• 제목/요약/키워드: Digital-To-Analog Converter

검색결과 567건 처리시간 0.026초

ADC 효과를 고려한 In-Band Full-Duplex 시스템의 신호 분석 및 성능 평가 (Performance Evaluation and Signal Analysis of In-Band Full-Duplex System with ADC Effect)

  • 안창영;유흥균
    • 한국통신학회논문지
    • /
    • 제40권11호
    • /
    • pp.2131-2141
    • /
    • 2015
  • 본 논문에서는 IBFD(in-band full duplex)시스템에서 ADC(analog to digital converter) 효과가 고려되었을 경우의 신호 특성을 분석하고 전체적인 시스템의 성능을 평가 및 분석한다. 우선, 본 논문에서는 IBFD 시스템의 일반적인 개념에 대하여 알아본다. 그 다음 ADC 효과가 고려될 경우 ADC에 인가되는 잔류 자기간섭 신호의 크기에 따른 ADC 전후의 수신 신호 특성의 변화에 대하여 분석한다. 여기에서 1차적으로 ADC의 양자화 단계 크기가 목표 신호보다 작은 조건을 계산을 통해 파악하고 분석한다. 최종적으로 ADC 효과가 고려된 IBFD 시스템을 설계하고 성능 평가를 수행하였다. 시뮬레이션의 결과로 ADC 입력에 인가된 자기간섭 신호의 크기에 따라 양자화 단계의 크기가 목표 신호의 크기보다 작도록 ADC의 비트를 결정하여야 목표 신호에서 정보를 추출할 수 있음을 확인하였다. 또한 좋은 성능을 유지하며 효율적인 통신을 하기 위해서는 양자화 단계 크기가 대략 목표 신호 크기의 1/3보다 작아야 하는 것을 확인하였다.

소동물 영상화 및 환경 방사선 검출을 위한 감마카메라 개발 (Development of Gamma Camera System for Small Animal Imaging and Environmental Radiation Detection)

  • 백철하
    • 한국콘텐츠학회논문지
    • /
    • 제14권2호
    • /
    • pp.475-481
    • /
    • 2014
  • 이 연구의 목적은 감마선 검출 시스템을 개발하여 평행구멍형 조준기와 바늘구멍 조준기를 이용하여, 각각 소동물용 감마영상 획득과 환경 방사선 검출 영상을 획득하는 것이다. 본 연구에서는 크기가 $50{\times}50mm$ 이며, 6 mm 두께의 CsI(Tl) 섬광체와 $50{\times}50mm$ 크기의 Hamamatsu H8500C 위치민감형 광전자증배관, 저항분배회로, 전치증폭기, 성형증폭기, NIM 모듈 및 아날로그 디지털 변환기로 구성된 감마카메라를 개발하였다. 또한. 바늘구멍 감마카메라와 전하결합소자 카메라를 결합하여 환경모니터링에 적용할 수 있는 장비를 개발하였다. 본 연구 결과는 평행 구멍형 조준기와 바늘구멍 조준기를 이용한 감마카메라를 각각 소동물용 감마영상 획득과 환경방사선 측정에 적용 할 수 있음을 보여주었다. 이 시스템은 소 동물전용 감마카메라와 환경방사선 측정 시스템으로 활용 될 수 있을 것이다.

센서용 Incremental 델타-시그마 아날로그 디지털 변환기 설계 (Incremental Delta-Sigma Analog to Digital Converter for Sensor)

  • 정진영;최단비;노정진
    • 전자공학회논문지
    • /
    • 제49권10호
    • /
    • pp.148-158
    • /
    • 2012
  • 본 논문에서는 센서용 incremental 델타-시그마 아날로그 디지털 변환기를 설계 하였다. 회로는 크게 pre-amplifier, S & H (sample and hold) 회로, MUX와 델타-시그마 모듈레이터, 그리고 데시메이션 필터로 구성 되어 있다. 델타-시그마 모듈레이터는 3차 1-bit 구조이고 $0.18{\mu}m$ CMOS 공정을 사용 하였다. 설계된 회로는 테스트 결과 5 kHz 신호 대역에서 signal-to-noise and distortion ratio (SNDR)는 87.8 dB의 성능을 가지고, differential nonlinearity (DNL)은 ${\pm}0.25$ LSB (16-bit 기준), integral nonlinearity (INL)은 ${\pm}0.2$ LSB 이다. 델타-시그마 모듈레이터 전체 소비 전력은 $941.6{\mu}W$ 이다. 최종 16-bits 출력을 얻기 위하여 리셋을 인가하는 N cycle을 200 으로 결정하였다.

자기-자이로 유도 장치를 위한 MEMS형 자이로의 민감도 최적화 (Sensitivity Optimization of MEMS Gyroscope for Magnet-gyro Guidance System)

  • 이인성;김재용;정은국;정경훈;김정민;김성신
    • 로봇학회논문지
    • /
    • 제8권1호
    • /
    • pp.29-36
    • /
    • 2013
  • This paper presents a sensitivity optimization of a MEMS (microelectromechanical systems) gyroscope for a magnet-gyro system. The magnet-gyro system, which is a guidance system for a AGV (automatic or automated guided vehicle), uses a magnet positioning system and a yaw gyroscope. The magnet positioning system measures magnetism of a cylindrical magnet embedded on the floor, and AGV is guided by the motion direction angle calculated with the measured magnetism. If the magnet positioning system does not measure the magnetism, the AGV is guided by using angular velocity measured with the gyroscope. The gyroscope used for the magnet-gyro system is usually MEMS type. Because the MEMS gyroscope is made from the process technology in semiconductor device fabrication, it has small size, low-power and low price. However, the MEMS gyroscope has drift phenomenon caused by noise and calculation error. Precision ADC (analog to digital converter) and accurate sensitivity are needed to minimize the drift phenomenon. Therefore, this paper proposes the method of the sensitivity optimization of the MEMS gyroscope using DEAS (dynamic encoding algorithm for searches). For experiment, we used the AGV mounted with a laser navigation system which is able to measure accurate position of the AGV and compared result by the sensitivity value calculated by the proposed method with result by the sensitivity in specification of the MEMS gyroscope. In experimental results, we verified that the sensitivity value through the proposed method can calculate more accurate motion direction angle of the AGV.

초음파를 이용한 해저면 판독 시스템에 관한 연구 (A Study on Seabed Interpretation System Using Supersonic Waves)

  • 김재갑;김원중;황두진
    • 한국정보통신학회논문지
    • /
    • 제5권2호
    • /
    • pp.385-391
    • /
    • 2001
  • 본 연구는 해저면의 뻘, 모래, 자갈, 패류 등을 초음파를 이용하여 형태별로 신호패턴을 데이터베이스로 구축한 후, 바다 현장에서 어군탐지기에 수신된 아날로그 신호를 A/D변환기를 사용하여 디지털 신호로 변환하고, 이 신호를 컴퓨터에서 가공, 분석한 후 DB에 있는 신호패턴과 실시간으로 비교하여 해저면 목표물을 인식할 수 있는 판독시스템을 개발하는 것이다. 지금까지 연구한 결과를 바탕으로 많은 실험을 거친 후(수조 및 현장 실험 등) 침전물의 데이터를 세밀히 샘플링하여 분석하면 해저면의 저질 상태 및 침전물들의 정확한 정보를 알아낼 수 있다. 또한, 수중에서 어종별로 어체에서 반사되는 초음파 특성과, 해저면에서 뻘과 딱딱한 패류 껍질, 모래, 자갈 등에서 반사되는 초음파 특성 등을 1차 신호와 2차, 3차 신호들에 대한 성분을 분석하여, 해저 목표물을 나타내는 1차 신호의 필요한 값은 추출하고, 그 외의 2차, 3차 신호는 필터링 시키는 해저면 판독시스템을 개발하는 것이다.

  • PDF

저면적 12비트 연속 근사형 레지스터 아날로그-디지털 변환기 (The Low Area 12-bit SAR ADC)

  • 성명우;최근호;김신곤;;;;최승우;;류지열;노석호;길근필
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 추계학술대회
    • /
    • pp.861-862
    • /
    • 2015
  • In this paper we present a low area 12-bit SAR ADC (Successive Approximation Register Analog-to-Digital Converter). The proposed circuit is fabricated using Magnachip/SK Hynix 1-Poly 6-Metal $0.18-{\mu}m$ CMOS process, and it is powered by a 1.8-V supply. Total chip area is reduced by replacing the MIM capacitors with MOS capacitors instead of the capacitors consisting of overall part in chip area. The proposed circuit showed improved power dissipation of 1.9mW, and chip area of $0.45mm^2$ as compared to conventional research results at the power supply of 1.8V. The designed circuit also showed high SNDR (Signal-to-Noise Distortion Ratio) of 70.51dB, and excellent effective number of bits of 11.4bits.

  • PDF

A Range-Scaled 13b 100 MS/s 0.13 um CMOS SHA-Free ADC Based on a Single Reference

  • Hwang, Dong-Hyun;Song, Jung-Eun;Nam, Sang-Pil;Kim, Hyo-Jin;An, Tai-Ji;Kim, Kwang-Soo;Lee, Seung-Hoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제13권2호
    • /
    • pp.98-107
    • /
    • 2013
  • This work describes a 13b 100 MS/s 0.13 um CMOS four-stage pipeline ADC for 3G communication systems. The proposed SHA-free ADC employs a range-scaling technique based on switched-capacitor circuits to properly handle a wide input range of $2V_{P-P}$ using a single on-chip reference of $1V_{P-P}$. The proposed range scaling makes the reference buffers keep a sufficient voltage headroom and doubles the offset tolerance of a latched comparator in the flash ADC1 with a doubled input range. A two-step reference selection technique in the back-end 5b flash ADC reduces both power dissipation and chip area by 50%. The prototype ADC in a 0.13 um CMOS demonstrates the measured differential and integral nonlinearities within 0.57 LSB and 0.99 LSB, respectively. The ADC shows a maximum signal-to-noise-and-distortion ratio of 64.6 dB and a maximum spurious-free dynamic range of 74.0 dB at 100 MS/s, respectively. The ADC with an active die area of 1.2 $mm^2$ consumes 145.6 mW including high-speed reference buffers and 91 mW excluding buffers at 100 MS/s and a 1.3 V supply voltage.

인지 무선 네트워크에서 상관관계를 갖는 다중 신호를 위한 협력 베이지안 압축 스펙트럼 센싱 (Cooperative Bayesian Compressed Spectrum Sensing for Correlated Signals in Cognitive Radio Networks)

  • 정홍규;김광열;신요안
    • 한국통신학회논문지
    • /
    • 제38B권9호
    • /
    • pp.765-774
    • /
    • 2013
  • 본 논문에서는 분산된 광대역 인지 무선 네트워크 환경에서 상관관계를 갖는 다중 신호를 위한 협력 압축 스펙트럼 센싱 기법을 제안한다. 압축 센싱 (Compressed Sensing)은 나이퀴스트율 (Nyquist Rate) 이하로 샘플링된 신호를 높은 확률로 복구할 수 있는 신호처리 기법으로 기존의 광대역 스펙트럼 센싱을 위해서 필요로 했던 고속의 아날로그-디지털 변환기 구현 문제를 해결할 수 있다. 압축 센싱에서는 압축된 신호를 원본 신호로 정확하게 복구하는 복구 알고리즘을 설계하는 것이 하나의 핵심 문제이다. 본 논문에서는 나이퀴스트율 이하로 압축된 신호의 복구 성능을 높이기 위하여 연속된 다중 입력 신호로 구성된 Multiple Measurement Vector 모델을 이용하였고, 입력 신호 사이의 시간적 상관관계를 이용하는 협력 베이지안 복구 알고리즘을 제안한다.

저전력 오디오 응용을 위한 Class-C 인버터 사용 단일 비트 3차 피드포워드 델타 시그마 모듈레이터 (A Single-Bit 3rd-Order Feedforward Delta Sigma Modulator Using Class-C Inverters for Low Power Audio Applications)

  • 황준섭;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제15권5호
    • /
    • pp.335-342
    • /
    • 2022
  • 본 논문에서는 오디오 애플리케이션을 위한 단일 비트 3차 피드포워드 델타 시그마 변조기를 제안한다. 제안된 변조기는 저전압 및 저전력 애플리케이션을 위한 클래스-C 인버터를 기반으로 한다. 고정밀 요구 사항을 위해 레귤레이티드 캐스코드 구조의 클래스-C 인버터는 DC 이득을 증가시키고 저전압 서브쓰레스홀드 증폭기 역할을 한다. 제안된 클래스-C 인버터 기반 변조기는 180nm CMOS 공정으로 설계 및 시뮬레이션되었다. 성능 손실이 없으면서 낮은 공급 전압 호환성을 가지도록 제안된 클래스-C 인버터 기반 스위치드 커패시터 변조기는 높은 전력 효율을 달성하였다. 본 설계는 20kHz의 신호 대역폭 및 4MHz의 샘플링 주파수에서 동작시켜 93.9dB의 SNDR, 108dB의 SNR, 102dB의 SFDR 및 102dB의 DR를 달성하면서 0.8V 전원 전압에서 280μW의 전력 소비만 사용한다.

단일 비트 전자-광학 시그마-델타 변조기의 성능 및 지터 효과 분석 (Performance and Jitter Effects Analysis of Single Bit Electro-Optical Sigma-Delta Modulators)

  • 남창호;나성웅
    • 한국전자파학회논문지
    • /
    • 제23권6호
    • /
    • pp.706-715
    • /
    • 2012
  • 전자-광학 시그마-델타 변조기는 안테나로부터 수신된 광대역 초고주파 신호를 직접 디지털 신호로 변환하는 디지털 수신기의 핵심 구성품이다. 전자-광학 시그마-델타 변조기는 펄스 레이저와 두 개의 마하-젠더 간섭계(Mach-Zehnder Interferometer: MZI)를 통하여 입력 신호를 초과 샘플링하고, 격자 섬유 누적기(Fiber-Lattice Accumulator: FLA)를 통하여 잡음을 감소시킨다. 고해상도의 출력 신호를 얻기 위해 양자화기 출력에는 데시메이션 필터링 과정이 추가된다. 변조기 설계시 지터는 변조기 입력 신호를 원 신호로 복원하는데 큰 영향을 미치는 요소이다. 본 논문에서는 전자-광학 1차 단일 비트 시그마-델타 변조기의 구현 과정 및 성능을 시뮬레이션을 통하여 분석한다. 전자-광학 시그마-델타 변조기 입력 신호와 출력 신호를 시간 영역에서 분석하고, 복원된 신호에 대하여 비동기 스펙트럼 평균화 방식을 사용하여 주파수 영역의 성능을 분석한다. 지터(Jitter)가 있는 레이저 신호와 지터가 없는 레이저 신호에 대하여 시그마-델타 변조기의 성능을 비교 및 분석하여, 시간 지터가 변조기 성능에 영향을 미치는 지터값을 참고치(펄스 반복 주파수가 100 GHz인 경우, 시간 지터는 100 fs 이하)로서 제시한다. 이러한 지터값은 레이저 생성기 제작시나 변조기 설계시 참고 규격치로 이용된다.