• 제목/요약/키워드: Digital Switch

검색결과 269건 처리시간 0.022초

RSFQ 논리회로의 개발과 회로설계에 대한 지연시간 고려 (Development of RSFQ Logic Circuits and Delay Time Considerations in Circuit Design)

  • 강준희;김진영
    • Progress in Superconductivity
    • /
    • 제9권2호
    • /
    • pp.157-161
    • /
    • 2008
  • Due to high speed operations and ultra low power consumptions RSFQ logic circuit is a very good candidate for future electronic device. The focus of the RSFQ circuit development has been on the advancement of analog-to-digital converters and microprocessors. Recent works on RSFQ ALU development showed the successful operation of an 1-bit block of ALU at 40 GHz. Recently, the study of an RSFQ analog-to-digital converter has been extended to the development of a single chip RF digital receiver. Compared to the voltage logic circuits, RSFQ circuits operate based on the pulse logic. This naturally leads the circuit structure of RSFQ circuit to be pipelined. Delay time on each pipelined stage determines the ultimate operating speed of the circuit. In simulations, a two junction Josephson transmission line's delay time was about 10 ps, a splitter's 14.5 ps, a switch's 13 ps, a half adder's 67 ps. Optimization of the 4-bit ALU circuit has been made with delay time consideration to operate comfortably at 10 GHz or above.

  • PDF

3상 전압형 인버터의 디지털 PWM 제어에 관한 연구 (A study on digital PWM control of $3{\Phi}$ voltage-type inverter)

  • 설남오;김영민
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1998년도 하계학술대회 논문집 B
    • /
    • pp.585-587
    • /
    • 1998
  • It is suggested that the PWM inverter is controlled by Digital Software Programming. VVVF(Variable Voltage Variable Frequency) inverter control being used by PWM control for driving the motor with speed-varying, makes the PWM pattern with calculating the output voltage and frequency, and with controlling the carrier and signal, so actually this method is difficult to correspond with driving the motor by using voltage-varying and frequency-varying. Therefore this research suggested the new algorithm controlled by micro processor which is already stored by various PWM form of output voltage by using fundamental data of the carrier and signal. The PWM wave can be controlled with real time by using extra hardware and digital software and to speed up program processing, the control signals to switch the power semi-conductor of three phase PWM inverter, simultaneously use the output signal by microprocessor and extra hardware, and control signal by software. In the end, this method was proved by applying to Three Phase Voltage-type Inverter.

  • PDF

Digital volume control 집적회로의 설계 및 제작 (Design and Fabrication of Digital Volum Control IC)

  • 장영욱;김영생;신명철
    • 대한전자공학회논문지
    • /
    • 제23권6호
    • /
    • pp.747-753
    • /
    • 1986
  • This paper describes the design and fabrication of a digital volume control integrated circuit which replaces a mechanical volume control. The integrated circuit can be controlled volume by up/down switch. It has been fabricated by SST bipolar standard process. Its chip size is 2.5x2.5 mm\ulcorner As a result, we succeeded in fabrication of integrated circuit which satisfied DC characteristics and proper operation of volume control.

  • PDF

인터넷 전문은행의 성공 요건, 금융 소비자의 전환의도에 영향 주는 요인 분석: 카카오뱅크를 중심으로 (Study on Factors Affecting Financial Customer's Switching Intention to Internet only bank: Focus on Kakao bank)

  • 곽나연;유혜인;이중정
    • 디지털융복합연구
    • /
    • 제16권2호
    • /
    • pp.157-167
    • /
    • 2018
  • 인터넷 전문은행은 2017년 국내에 처음 도입된 이후 빠르게 확산되고 있지만 그 한계점에 대한 이슈 역시 계속 대두되고 있다. 특히 점차 경쟁이 심화되는 핀테크 시장에서 인터넷 전문은행의 지속적 성장을 위해 금융소비자에 대한 이해가 중요하다. 이에 본 연구는 인터넷 전문은행에 대한 소비자 태도 실증을 위해 서비스 전환의도 분석에 다수 활용된 PPM 이론을 적용하여 금융소비자의 서비스 전환의도를 확인하였다. 연구 목적 달성을 위해 카카오뱅크 사용자를 대상으로 설문을 진행하여 수거한 총 132부의 데이터를 Smart PLS 3.0을 통해 분석을 수행하였다. 결론적으로 푸시효과와 풀효과가 주거래은행 전환의도에 정(+)의 영향을 미치는 것을 확인하고, 무어링효과가 주거래 전환의도에 미치는 영향에 사용자의 카카오 뱅크 사용정도가 영향을 미치는 것을 확인하였다. 본 연구를 통해 기존 서비스 전환 연구에 활용되던 PPM이론의 활용 범위를 핀테크 서비스로 확장 하였으며, 실무적으로 인터넷 전문은행 확산 전략 수립에 유효한 시사점을 제공할 것이다. 또한 향후 이를 바탕으로 인터넷 전문은행의 다양한 소비자 태도를 설명하는 연구로 활용 할 수 있을 것이다.

대용랑 ZVS Full Bridge DC/DC 컨버터에 있어서 Digital-To-Phase Shift PWM 발생회로 (Digital-To-Phase-Shift PWM Circuit for High Power ZVS Full Bridge DC/DC Converter)

  • 김은수;김태진;변영복;박순구;김윤호;이재학
    • 대한전기학회논문지:전기기기및에너지변환시스템부문B
    • /
    • 제49권1호
    • /
    • pp.54-61
    • /
    • 2000
  • Conventionally, ZVS FB DC/DC converter was controlled by monolithic IC UC3879, which includes the functions of oscillator, error amplifier and phase-shift circuit. Also, microprocessor and DSP have been widely used for the remote control and for the immediate waveform control in ZVS FB DC/DC converter. However the conventional microprocessor controller is complex and difficult to control because the controller consists of analog and digital parts. In the case of the control of FB DC/DC converter, the output is required of driving a direct signal to the switch drive circuits by the digital controller. So, this paper presents the method and realization of designing the digital-to-phase shift PWM circuit controlled by DSP (TMX320C32) in a 2,500A, 40㎾ ZVS FB DC/DC converter.

  • PDF

나로우주센터 초고화질(UHD) 고속 디지털카메라 시스템에 대한 구성방안 연구 (A Study On The Configuration Of UHD High Speed Digital Camera System In the Naro Space Center)

  • 박두진;노영환
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2017년도 추계학술대회
    • /
    • pp.536-538
    • /
    • 2017
  • 나로우주센터에서는 한국형우주발사체(KSLV-II)의 이륙순간 발사체 주요부분에 대한 초고화질(UHD) 고속영상 획득 및 영상분석을 위해서 발사대 주변과 발사대 타워에 초고화질 고속 디지털카메라 시스템을 설치할 계획이다. 본 논문에서 현재 나로우주센터에서 운용중인 고속 디지털카메라 시스템의 구성과 한국형우주발사체 발사임무 수행을 위한 초고화질(UHD) 고속 디지털카메라 시스템의 구성을 비교하여 기술하였다.

  • PDF

링망을 이용한 병렬 멀티캐스트 패킷스위치에서의 멀티캐스트 셀 스케줄링에 관한 연구 (The study on Multicast Cell Scheduling for Parallel Multicast packet switch with Ring Network)

  • 김진천
    • 한국정보통신학회논문지
    • /
    • 제4권5호
    • /
    • pp.1037-1050
    • /
    • 2000
  • 오늘날의 통신서비스들은 음성이나 데이터 서비스와 같은 전통적인 서비스뿐만 아니라 비디오 서비스와 같은 대량의 데이터를 전송해야만 하는 멀티미디어 서비스를 포함한다. 이러한 요구를 수용하기 위해서 BISDN(Broadband Integated Services Digital Network)이 개발되었고 이의 기반 기술로 ATM이 채택되었다. 다양한 멀티미디어 응용들 중에서 VOD(Video On Demand), 화상회의등은 데이터를 동시에 여러 목적지로 보내는 멀티캐스트 특성이 있다. 그러므로 멀티캐스트 능력은 멀티미디어 통신에서 매우 중요하다. 본 논문에서는 링망을 이용한 병렬 멀티캐스트 패킷스위치(Parallel Multicast Packet Switch with Ring Network: PMRN)에서의 분리된 HOL을 이용한 멀티캐스트 셀 스케줄링 기법을 제안한다. 이 기법은 입력버퍼의 앞단 에 멀티캐스트 셀과 유니캐스트 셀을 위한 분리된 HOL을 두고 non-FIFO방식을 사용함으로서 입력버퍼 내에서 전송 가능한 멀티캐스트 셀과 유니캐스트 셀을 동시에 스케줄링할 수 있도록 하여 입력버퍼 내에서의 지연을 감소시키고 링망과 일대일 연결 네트워크의 이용율을 높이며 스위치의 처리율을 높일 수 있다.

  • PDF

ATM 스위치에서 지연카운터를 이용한 우선순위 제어 기법 (Priority Control Using Delay Counter for ATM Switch)

  • 김변곤
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1998년도 학술발표대회 논문집 제17권 1호
    • /
    • pp.339-342
    • /
    • 1998
  • The various services that a broadband integrated services digital network (B-ISDN) carries, have a wide range of delay, delay jitter and cell loss probability requirements. Design of appropriate control schemes for B-ISDN is an extremely important and challenging problem. In this paper, we proposes a priority control scheme with a delay counter and a cell counter per each class type. The priority control for required service quality is performed with delay/loss factor obstained by comparing window counter with cell counter. The performance of proposed control scheme is estimated by computer simulation.

  • PDF

고속 DIO시스템을 위한 라이브러리 소프트웨어 및 응용프로그램 개발 (Development of Library and Application Software for a Fast DIO System)

  • 조규상;이종운
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 제36회 하계학술대회 논문집 D
    • /
    • pp.3034-3036
    • /
    • 2005
  • High speed PC-based digital I/O system, PCI-bus master and slave. set is developed, which features are distributed structure, input/output function interchangeability by switch settings, and high speed(20Mbps). Library and application software for a DIO system that have a secure and a convenient functionality are developed.

  • PDF

고속 DIO시스템의 하드웨어 설계 및 제작 (Design and Implementation of a Fast DIO System Hardware)

  • 조규상;이종운
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 제36회 하계학술대회 논문집 D
    • /
    • pp.3031-3033
    • /
    • 2005
  • High speed PC-based digital I/O system hardware, PCI-bus master and slave set is developed, which features are distributed structure, input/output function interchangeability by switch setting, high speed 20Mbps to update 1000 points in less than 1 ms, etc.

  • PDF