• 제목/요약/키워드: Demodulator

검색결과 204건 처리시간 0.027초

QPSK 복조기를 위한 Carrier recovery loop의 NCO 설계 (Design of NCO in Carrier recovery loop for QPSK Demodulator)

  • 하창우;이완범;김형균;김환용
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 제13회 신호처리 합동 학술대회 논문집
    • /
    • pp.907-910
    • /
    • 2000
  • QPSK 복조기는 위상 오차에 따른 문제점을 극복하기 위해 수신단에서는 반송파의 주파수와 위상을 tracking 하는 Carrier recovery loop부분이 필요하다〔1〕. Carrier recovery loop는 multiplier, arm filter, matched filter, decimator, loop filter, NCO로 구성이 된다〔2〕.기존 Carrier recovery loop의 NCO는 sine과 cosine의 lookup table을 갖는 구조로 되어있어, 전력소모가 크다는 문제점을 가지고 있다. 따라서 본 논문에서는 lookup table을 사용하지 않는 저 전력 구조의 QPSK복조기의 Carrier recovery loop의 NCO를 설계했다.

  • PDF

Reckoning of the Agricultural Vehicle in the Field Using Acoustic Ranging

  • Inooka, Hikaru;Kim, HiSik
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2001년도 ICCAS
    • /
    • pp.94.4-94
    • /
    • 2001
  • An acoustic ranging system was applied for reckoning the location of an agricultural vehicle in the field. The system has a number of fixed stations and a mobile station such as an agricultural vehicle. The mobile station comprises a radio frequency modulator-demodulator (RF MODEM), a buzzer, and a personal computer. The fixed station comprises an (RF MODEM), a microphone, an amplifier for the microphone, and a personal computer with a soundboard. The mobile station transmits a 7-bit ASCII code and, activates the buzzer simultaneously. The propagation delay time at the fixed station is caused by the difference ...

  • PDF

저잡음 및 넓은 자동 이득 제어 영역을 갖는 IF 증폭기의 설계 (The development of IF amplifier having low noise and wide AGC range)

  • 이흥배;엄두찬;김용석;정연철
    • 전자공학회논문지B
    • /
    • 제31B권10호
    • /
    • pp.73-81
    • /
    • 1994
  • It is AGC(Automatic Gain Control) amplifier to decide characteristics of IF(Intermediate Frequency) processing IC. When demodulated IF signal by PLL type demodulator, the amplitude of input singla should be maintained at a certain amplitude. The AGC amplifier is an important factor to achieve this condition. The AGC amplifier needs the wide dynamic range, the wide AGC range and better noise characteristics. We designed the AGC amplifier to satisfy these characteristics.

  • PDF

심벌동기와 반송파동기를 가진 버스트 수신기의 설계 (Design of burst receiver with symbol timing and carrier synchronization)

  • 남옥우
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2001년도 종합학술발표회 논문집 Vol.11 No.1
    • /
    • pp.44-48
    • /
    • 2001
  • In this paper we describe the design of symbol timing and carrier synchronization algorithms for burst receiver. The demodulator consists of digital down converter, matched filter and synchronization circuits. For symbol timing recovery we use modified Gardner algorithm. And we use decision directed method for carrier phase recovery. For the sake of performance analysis, we compare simulation results with the board implemented by FPGA which is APEX20KE series chip for Alter. The performance results show it works quite well up to the condition that a frequency offset equal to 0.1% of symbol rate.

  • PDF

유럽향 2세대 Wide TV용 PALplus 디지털 디코더 시스템의 개발 (Development of PALplus Digital Decoder System for the European 2nd Generation Wide TV)

  • 김정훈;이민승;정태홍;송동일;이명호
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 1997년도 학술대회
    • /
    • pp.101-106
    • /
    • 1997
  • Palplus system is a new European 16:9 wide screen TV format which has a full compatibility with standard PAL and the system has a advantage of improving picture quality by the reduction of cross color and cross luminance as well as making use of the full horizontal luminance bandwidth of the PAL system. We implemented European 16:9 PALplus Digital decoder(625/50/2:1) system using SVP(Serial Video Processor) IC and discrete helper demodulator.

  • PDF

OFDM 수신기의 CORDIC 기반 주파수 동기를 위한 선형적인 위상 표현 방법 (Phase Representation with Linearity for CORDIC based Frequency Synchronization in OFDM Receivers)

  • 김시현
    • 대한전자공학회논문지SP
    • /
    • 제47권3호
    • /
    • pp.81-86
    • /
    • 2010
  • CORDIC (COordinate Rotation DIgital Computer) 은 간단한 하드웨어로 벡터의 위상으로의 변환이나 회전 등의 위상 연산을 할 수 있으므로 OFDM 수신 시스템에서의 주파수 동기부를 설계할 때 효과적으로 사용될 수 있다. 그러나 CORDIC 알고리듬에서 위상을 표현하는 방향 시퀀스 (direction sequence, DS) 가 선형적이지 않기 때문에 사용상의 많은 제약이 존재한다. 본 논문에서는 근사적 선형성을 지닌 LBDS (linearized binary direction sequence) 표현 방법을 제안하고, LBDS의 최대 위상오차에 대해 분석한다. 또한 DS로부터 LBDS로 변환하는 하드웨어와 그 역변환 하드웨어의 구조를 제안한다. LBDS를 채택하면 위상 추정, 주파수 오차 루프 필터링, 위상 보정 역회전 등 주파수 동기의 전 과정에 CORDIC과 일반적인 산술 연산기를 사용할 수 있다. T-DMB 복조기에 사용될 수 있는 22비트 LBDS에 대한 예도 기술된다.

유럽형 지상파/케이블/위성 멀티모드 HD 방송 수신이 가능한 통합 수신기 구현 (Implementation of Integrated Receiver for Terrestrial/Cable/Satellite HD Broadcasting Services)

  • 이연성;권기원;김동구
    • 한국통신학회논문지
    • /
    • 제40권11호
    • /
    • pp.2113-2120
    • /
    • 2015
  • 본 논문에서는 유럽형 2세대 디지털 지상파, 케이블, 위성 방송을 하나의 수신기로 수신할 수 있는 통합 수신기의 구현 방법을 제안한다. 통합 수신기는 튜너부, 수신기 엔진, 프레임 프로세서, A/V 복호기로 구성된다. 수신기 엔진은 DVB-T2, DVB-C2, DVB-S2에 대한 복조 및 채널 복호 기능을 수행하고, 프레임 프로세서는 디인터 리빙 및 프레임 디코딩 기능을 수행한다. 수신기 엔진은 2개의 FPGA로 구현되었고, 프레임 프로세서는 DSP 기반 임베디드 소프트웨어로 구현되었다. 구현된 통합 수신기를 검증하기 위해 실험실 환경에서 동작 실험을 진행하였고, DVB-T2, DVB-C2, DVB-S2 방송을 송신하기 위해 PC기반의 상용 송신기가 사용되었다. 실험 결과 다양한 동작 모드에서 수신 요구 사항을 모두 만족하였다.

무선 적외선 데이터 전송을 위한 4-Mbps 송${\cdot}$수신기 칩의 설계 (Design of 4-Mbps Transceiver Chip for Wireless Infrared Data Transmission)

  • 김광오;최정열;최중호
    • 전자공학회논문지C
    • /
    • 제36C권2호
    • /
    • pp.54-61
    • /
    • 1999
  • 본 논문은 무선 적외선 데이터 전송을 위한 4-Mbps 송 . 수신기 칩의 설계에 관한 것이다. 수신부는 아날로그 프런트-엔드, 클럭 복원 및 프레임 발생 회로, 복조기로 이루어져 있으며 송신부는 변조기와 발광 다이오드 구동기로 이루어져 있다. 여러 단의 증폭기로 구성된 아날로그 프런트-엔드는 DC 크기 및 오프셋 성분을 보상함으로써 다양한 적외선 송 . 수신 환경으로의 적용을 가능하게 하였다. 데이터 변. 복조는 4-Mbps 데이터 전송 방식인 4PPM (pulse position modulation) 방식을 사용하여 IrDA 규격과 호환성을 맞추었다. 설계한 $0.8-{\mu}m$ 2-poly, 2-metal CMOS 표준공정을 사용하여 제작하였으며, ${\pm}2.5V$의 전원 전압에 대하여 소비 전력은 122mW이다.

  • PDF

I&Q Demodulator를 이용한 RF 고정 위상 제어기 설계 (Design of a RF fixed phase control circuit using I&Q Demodulator)

  • 박웅희;장익수;허준원;강인호
    • 전자공학회논문지D
    • /
    • 제36D권1호
    • /
    • pp.8-14
    • /
    • 1999
  • 고주파에서 사용되는 능동소자들은 입력전력의 세기에 의하여 위상변화량이 달라지게 된다. 특히 증폭기에 사용되는 트랜지스터는 효율을 고려하여 포화영역 근처에서 사용하게 되면, 입력전력의 변화에 따른 위상 변화량이 크게 나타난다. 본 연구는 능동소자를 통과할 때 발생하는 위상변화량을 고정시키는 회로에 관한 것이다. 회로내의 임의의 가변 위상 벼노한기를 이용하여 위상을 변화시킬 시, 입력부에서 커플링 한 기준신호의 위상과 출력부의 비교신호의 위상을 비교하여 회로내의 또 다른 자동 위상 변환기를 동작하여 자동적으로 고정된 위상 변화량을 가진 신호가 출력되는 회로를 제작하였다. 약 10dB 동작 범위에서 위상이 고정됨과 2개 이상의 신호 입력과 FM 신호 입력시에도 전체회로를 통한 위상 변화량이 측정되고 또한 고정될 수 있음을 확인하였다. 실험주파수는 1960 MHz이고, 실험 기판은 두께가 31mil이고 비유전율 3.2인 테플론을 이용하였다.

  • PDF