• 제목/요약/키워드: Demodulator

검색결과 204건 처리시간 0.027초

액체의 전기 전도도 측정을 위한 저잡음 검출기 설계 (Low-Noise Detector Design for Measuring the Electric Conductivity of Liquids)

  • 김남태
    • 전자공학회논문지
    • /
    • 제49권9호
    • /
    • pp.287-292
    • /
    • 2012
  • 본 논문에서는 액체의 전기 전도도를 저잡음으로 검출하기 위하여 동기복조를 이용하는 전도도 검출기를 설계한다. 이를 위하여 검출기는 반송파 발생기, 전도도 검출 셀, 전류-전압 변환기 및 동기 복조기로 구성하며, 복조기의 대역폭을 조정하여 검출기의 신호 대 잡음비(SNR)를 개선함으로써, 액체의 극미한 전도도도 용이하게 측정할 수 있도록 한다. 이의 응용 예로써, 반도체 공정의 공기감시용 전도도 검출기를 동기복조를 이용하여 설계하며, 실험을 통하여 설계의 타당성을 확인한다. 실험 결과, 검출기는 설계 성능에 부합하는 특성을 나타내므로, 동기복조를 이용한 전도도 검출기는 액체의 극미한 전도도 측정에 유용하게 사용될 수 있음을 입증하였다.

고속 적외선 광 송수신 IC 설계 (A Design of High Speed Infrared Optical Data Link IC)

  • 임신일;조희랑;채용웅;유종선
    • 한국통신학회논문지
    • /
    • 제26권12B호
    • /
    • pp.1695-1702
    • /
    • 2001
  • 본 논문에서는 4 Mb/s 부터 100 Mb/s 의 IrDA(Infrared Data Association) 응용이 가능한 CMOS infrared (IR) wireless data link IC의 설계 방법에 대해 기술한다. 이 모듈은 60 dB에서 100 dB가지의 이득 범위를 가지는 variable gain transimpedance amplifier, AGC(automatic gain control) 회로, AOC(automatic offset control) loop, 4 PPM (pulse position modulation) modulator/demodulator와 DLL(delay locked loops)로 구성된다. 본 적외선 광송수신 IC는 0.25 um 1-poly 5-metal CMOS 공정을 이용하여 제작되었다. 2.5 V 전원 전압에서 동작시켰으며 100 Mb/s에서 출력단 버퍼를 제외하고 25 mW의 진력을 소모한다. 칩의 크기는 1.5 mm $\times$ 1 mm이다.

  • PDF

256-QAM 복조를 위한 NDD 클럭복원회로의 성능해석 (The Performance of a Non-Decision Directed Clock Recovery Circuit for 256 QAM Demodulator)

  • 장일순;조웅기;정차근;조경록
    • 한국통신학회논문지
    • /
    • 제25권1A호
    • /
    • pp.27-33
    • /
    • 2000
  • Gardner 알고리즘 PAM 통신 방식에서 대표적인 NDD (Non-Decision Directed) 심볼동기방식으로 사용되고 있으나, Multi-level PAM의 경우 패턴 노이즈가 증가하는 단점이 있으며 이를 보상하기 위해서는 진처리 필터를 이용하여 타이밍 지터를 감소시킬수 있다는 것이 알려져 왔다. 본 논문에서는 완전 디지털 256-QAM 복조기의 심볼 동기회로에서 채널의 rolloff 값이 낮은 값으로 대역 제한된 경우, 타이밍 지터의 양을 줄이고 PLL의 locking을 개선시키기 위해 전처리 필터를 사용한 NDD 알고리즘의 통계적 특성을 분석하고 이를 컴퓨터 시뮬레이션으로 검증하고 전처리 필터의 최적 파라미터 값을 도출한다.

  • PDF

CORDIC을 이용한 디지탈 Quadrature 복조기의 VLSI 구현 (VLSI Implementation of CORDIC-Based Digital Quadrature Demodulator)

  • 남승현;성원용
    • 한국통신학회논문지
    • /
    • 제23권7호
    • /
    • pp.1718-1731
    • /
    • 1998
  • 디지탈 quadrature 복조기는 디지탈 통신 시스템에서 변조된 신호의 정확한 위상 복조를 위해 꼭 필요하다. 기존의 방법들은 주로 DDFS(Direct Digital Frequency Synthsizer)를 이용하여 캐리어를 발생시킨 후에 승산기를 이용하여 복조를 수행하였다. 그리고, DDFS에는 주로 ROM(Read Only Memory)을 사용하였는데, 높은 속도와 정확도를 요구하는 경우 ROM의 속도와 크기가 제한이 될 수있다. 이러한 점을 극복하기 위하여 CORDIC(COordinate Rotation Digital Computer) 알고리듬을 사용하여 주파수 합성은 물론 캐리어 복조까지 수행하는 방식을 제안하였다. 최적의 하드웨어 구현을 위해 제한된 단어길이에 의한 영향을 분석하였으며, 하드웨어 비용면에서 ROM을 사용하는 방법과 비교한 결과 약 1/3 정도로 면적이 줄었다. 제안된 구조를 이요한 전주문형 VLSI 구현 결과를 보인다.

  • PDF

COFDM 복조기에서의 채널상태정보를 이용한 디매퍼의 설계 (A Design of the Demapper Using Channel State Information for COFDM Demodulator)

  • 강경진;이원철
    • 전자공학회논문지S
    • /
    • 제36S권10호
    • /
    • pp.21-29
    • /
    • 1999
  • 본 논문은 DVB-T(Digital Video Broadcasting-Terrestrial) 방송 시스템에서 사용되고 있는 전송방식인 COFDM 복조기에서의 디매퍼의 성능 개선 방법에 관한 것이다. BER의 관점에서 보는 시스템의 성능을 높이기 위하여 pilots정보를 바탕으로 채널상태정보를 생성시켜 이를 이용하는 디매핑 방법을 제안하였다. 채널상태정보는 수신된 캐리어들 중의 pilots 캐리어로부터 얻을 수 있는데, 이것은 바로 수신된 데이터 캐리어의 SNR로 정의된다. DVB-T의 표준 fading 채널 환경의 실험을 통한 BER을 측정한 결과 각종 모드에서 기존의 soft decision방법보다 우수한 성능을 나타내었다.

  • PDF

항공 계기착륙 디지털 송수신 모듈 설계 (Design of Digital Transmitter and Receiver Modules in ILS)

  • 최종호
    • 한국정보전자통신기술학회논문지
    • /
    • 제4권4호
    • /
    • pp.264-271
    • /
    • 2011
  • 항공기의 계기착륙을 유도하는 시스템인 ILS(Instrument Landing System)는 1947년 ICAO(International Civil Aviation Organization)에서 국제표준으로 채택되어 현재는 상용시스템으로 출시되고 있다. 본 논문에서는 통합형 ILS 디지털 송수신 모듈의 설계방법을 제안하였다. 새롭게 제안한 것은 FPGA를 이용한 디지털 이중 AM 변복조기, 샘플링 클럭 생성을 위한 DDS(Direct Digital Synthesizer), DDC(Digital Down converter) 구조의 복조기, DSP 칩을 이용한 AM 스펙트럼 분석기의 디지털 설계 기법이다. 제안한 설계 방법의 유용성을 모듈 개발 및 실험을 통해 확인한 결과, 성능이 우수한 상용 시스템으로의 활용이 가능함을 확인하였다.

전력선 채널 Impulsive Noise에 의한 OFDM Demodulator 출력 SNR 열화에 관한 연구 (A Study for SNR Degradation of OFDM Demodulator Output by Impulsive Noise in Power Line Communication Channel)

  • 오휘명;최성수;김영선;김관호;황금찬
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 제38회 하계학술대회
    • /
    • pp.1880-1881
    • /
    • 2007
  • 전력선 통신 채널에는 특징적으로 충격 잡음이 존재하며, 전력선 통신 시스템의 성능 열화에도 많은 영향을 준다. 이는 일반적인 배경 잡음에 비해 많게는 수십 dB 이상의 레벨을 가지면서, 임의 시간적으로 발생함으로써 추정 및 제어 또한 어렵기 때문이며, 전력선 통신 시스템이 Mbps급으로 고속화 되면서 주파수 대역이 확장되고, 확장된 대역상에 다중 반송파를 이용하여 대용량의 데이터를 전송하는 변복조기법들이 적용됨에 따라, 시간 영역에서 비교적 짧은 시간 동안 존재하는 충격 잡음이 주파수 영역에서 사용 주파수 전체 대역상에 영향을 줌으로써 시스템 전체 성능 저하의 큰 요인이 되고 있다. 본 논문에서는 이러한 충격 잡음이 고속 전력선 통신 시스템에서 사용되는 OFDM(또는 DMT) 방식 수신기의 복조기 출력단 SNR에 미치는 영향을 분석 및 단순화하고, 시뮬레이션을 통해 검증한다.

  • PDF

A 13.56 MHz Radio Frequency Identification Transponder Analog Front End Using a Dynamically Enabled Digital Phase Locked Loop

  • Choi, Moon-Ho;Yang, Byung-Do;Kim, Nam-Soo;Kim, Yeong-Seuk;Lee, Soo-Joo;Na, Kee-Yeol
    • Transactions on Electrical and Electronic Materials
    • /
    • 제11권1호
    • /
    • pp.20-23
    • /
    • 2010
  • The analog front end (AFE) of a radio frequency identification transponder using the ISO 14443 type A standard with a 100% amplitude shift keying (ASK) modulation is proposed in this paper and verified by circuit simulations and measurements. This AFE circuit, using a 13.56 MHz carrier frequency, consists of a rectifier, a modulator, a demodulator, a regulator, a power on reset, and a dynamically enabled digital phase locked loop (DPLL). The DPLL, with a charge pump enable circuit, was used to recover the clock of a 100% modulated ASK signal during the pause period. A high voltage lateral double diffused metal-oxide semiconductor transistor was used to protect the rectifier and the clock recovery circuit from high voltages. The proposed AFE was fabricated using the $0.18\;{\mu}m$ standard CMOS process, with an AFE core size of $350\;{\mu}m\;{\times}\;230\;{\mu}m$. The measurement results show that the DPLL, using a demodulator output signal, generates a constant 1.695 MHz clock during the pause period of the 100% ASK signal.

주파수분할 다중방식에 의한 심전신호 및 부가정보신호 무선전송 (Radiotelemetry for ECG and Event Signals Using FDM)

  • 이훈규;박동철
    • 대한의용생체공학회:의공학회지
    • /
    • 제21권4호
    • /
    • pp.345-351
    • /
    • 2000
  • 본 연구는 심전신호와 부가정보 신호의 다중신호를 주파수분할 다중방식과 주파수변조에 의해 무선전송하기 위함이다. 심전신호는 전극으로부터 유도되고 아날로그 증폭기에 의해 증폭된다. 전극 전착부실, 간호사 호출 및 저전압 배터리 신호의 부가정보 신호는 서로 주파수가 중복되지 않도록 발진되고 주파수분할 다중방식에 의해 합성되어 주파수 변조된다. 주파수 변조된 신호는 콜피츠회로에 의해 발진된 기본 반송파로 주파수 변조되고 체배되어 송신 반송주파수로 변환된다. 수신된 신호는 슈퍼헤테로다인 방식에 의해 중간주파수로 변환되고 쿼드래처 복조기에 의해 주파수 변조된 신호는 복조된다. 펄스카운터와 저역통과필터에 의해 심전신호와 부가정보 신호들은 복조된다.

  • PDF

RTL-SDR을 이용한 스테레오 주파수 변조 방송의 실시간 수신기 구현 (Implementation of Real-time Stereo Frequency Demodulator Using RTL-SDR)

  • 김영주
    • 방송공학회논문지
    • /
    • 제24권3호
    • /
    • pp.485-494
    • /
    • 2019
  • 주파수 변조 방식의 방송 주파수에 동조되는 안테나와 Realtek 사(社)의 RTL2832 칩을 이용하는 디지털 TV용 튜너와 아날로그-디지털 변환기로 구성되는 universal serial bus (USB) 동글을 이용하여 스테레오 주파수 변조 방송의 실시간 수신기를 컴퓨터의 소프트웨어로 구현한다. 아날로그 방송 신호가 USB 동글에서 디지털 신호로 변환되고 이진 데이터를 컴퓨터에서 매트랩 및 파이선 프로그래밍 언어의 신호처리 기법을 이용하여 저역 통과 필터, 대역 통과 필터, 주파수 판별기, 양측파대 진폭 복조, 위상 고정 루프. 샘플링 변환, 디앰퍼시스 등의 기능 블록을 설계한다. 최종적으로 수신기의 실시간 구현을 위하여 파이선 및 C++로 구성되는 그누라디오 (GNU Radio)를 이용하여 수신기 알고리즘을 소프트웨어로 구현한다.