• 제목/요약/키워드: Delay line

검색결과 793건 처리시간 0.023초

광섬유 격자를 이용한 재순환 광섬유 지연선로 필터 (Optical Fiber Delay-Line Filter with Recirculation Loop Structure Using a Fiber Grating)

  • 김성철;권서원;이상배;권상삼;이병호
    • 전자공학회논문지D
    • /
    • 제36D권5호
    • /
    • pp.80-87
    • /
    • 1999
  • 본 논문에서 새로운 구조의 재순환 광섬유 지연선로 제안한다. 필터의 구조는 재순환 광섬유 루프에 광섬유 격자를 부분 반사거울로 사용하며, 이를 통해 새로운 필터의 주파수 응답을 얻을 수 있음을 보였다. 필터에서 사용된 광결합기의 결합계수와 광섬유 격자의 반사율, 광증폭기의 이득 등의 필터 변수를 조절함으로써 필터의 주파수 응답을 조절할 수 있음을 이론적으로 계산하였고 실험을 통하여 증명하였다.

  • PDF

Negative Group Delay Circuit with Improved Signal Attenuation and Multiple Pole Characteristics

  • Chaudhary, Girdhari;Jeong, Junhyung;Kim, Phirun;Jeong, Yongchae
    • Journal of electromagnetic engineering and science
    • /
    • 제15권2호
    • /
    • pp.76-81
    • /
    • 2015
  • This paper presents a design of a transmission line negative group delay (NGD) circuit with multiple pole characteristics. By inserting an additional transmission line into a conventional NGD circuit, the proposed circuit provides further design parameters to obtain wideband group delay (GD) and to help reduce signal attenuation. As a result, the number of gain compensating amplifiers can be reduced, which can contribute to stable operation when integrated into RF systems. The multiple pole characteristics can provide wider NGD bandwidth and can be obtained by connecting resonators with slightly different center frequencies separated by quarter-wavelength transmission lines. For experimental validation, an NGD circuit with two poles GD characteristic is designed, simulated, and measured.

선택적 매치라인 충전기법에 사용되는 고성능 매치라인 감지 증폭기 설계 (Design of a High-Performance Match-Line Sense Amplifier for Selective Match-Line charging Technique)

  • 최지훈;김정범
    • 한국전자통신학회논문지
    • /
    • 제18권5호
    • /
    • pp.769-776
    • /
    • 2023
  • 본 논문에서는 저 전력 CAM(: Content Addressable Memory)을 위한 MLSA(: Match-line Sense Amplifier)를 설계하였다. 설계한 회로는 MLSA와 사전충전 (precharge) 제어기를 통해 선택적 매치라인 충전기법으로 CAM 동작 중 미스매치 상태에서 발생하는 전력 소모를 감소시켰고, 검색동작 중 미스매치가 발생했을 때 사전 충전을 조기 종료시킴으로써 단락 전류로 인한 전력 소모를 추가적으로 감소시켰다. 기존 회로와 비교했을 때, 전력 소모와 전파 지연 시간이 6.92%, 23.30% 감소하였고, PDP(: Product-Delay-Product)와 EDP(: Energy Delay Product)가 29.92%, 52.31% 감소하는 우수한 성능을 보였다. 제안한 회로는 TSMC 65nm CMOS 공정을 사용하여 구현되었으며 SPECTRE 시뮬레이션을 통해 그 타당성을 입증하였다.

펄스 모드 발진기와 지연선로를 이용한 버블형 동작감지기 (Bubble-type Motion Detector Using a Pulsed-mode Oscillator and Delay Line)

  • 이익환;김동욱
    • 한국전자파학회논문지
    • /
    • 제26권3호
    • /
    • pp.342-348
    • /
    • 2015
  • 본 논문에서는 펄스 모드 발진기와 지연선로를 이용하여 새로운 감지 형태를 갖는 버블형 동작감지기를 제안하고, 설계 및 제작하였다. 제안된 동작감지기는 송신 신호의 펄스폭으로 버블 형태의 감지 영역을 형성하며, 지연선로에 의해 시간 지연되는 거리에 해당하는 물체에서 반사된 신호만을 감지하여 IF 신호를 만들어낸다. 제작된 동작감지기는 중심주파수 8 GHz, 펄스 폭 2 nsec, 펄스 주기 30 nsec를 갖는 펄스 모드 발진기를 신호원으로 사용하였으며, 7 nsec와 12 nsec의 지연 시간을 갖는 선로 2개를 사용하여 1 m, 3 m, 5 m의 위치에 버블막 형태의 감지 영역을 성공적으로 형성하여 물체를 감지하였다.

폴리머 단일 링 Add/Drop 필터와 지연 도파로로 구성된 튜닝 가능 광 신호 지연기 (Tunable Optical Delay Line Based on Polymer Single-Ring Add/Drop Filters and Delay Waveguides)

  • 김경래;문현승;정영철
    • 한국광학회지
    • /
    • 제27권5호
    • /
    • pp.174-180
    • /
    • 2016
  • 튜닝 가능한 광 신호 지연기를 설계, 제작 및 특성 측정을 하였다. 광 신호 지연기는 네 개의 폴리머 링 공진기 add/drop 필터들과 그 사이에 배치된 지연 도파로들로 구성되었다. 폴리머 도파로는 한변의 길이가 $1.8{\mu}m$ 인 정사각형 매립 구조이고, 코어와 클래딩의 굴절율은 각각 1.48과 1.37이다. 이와 같은 도파 구조로 인하여 매우 작은 반경의 곡선도파로를 활용함으로써, 콤팩트한 소자를 실현할 수 있다. 각각의 add/drop 필터의 링 공진기 상에 전극을 형성하여 열 광학 효과에 의한 튜닝이 가능하도록 하였다. 측정 결과, 각각의 add/drop 필터를 튜닝함으로써 지연 도파로의 수에 비례하는 지연 시간인 110 ps, 225 ps, and 330 ps를 확인할 수 있다.

펄스 인식 및 지연 간격 검출을 통한 인터리브 방식의 디지털 시간 지연 모듈 개발 (Development of DDL(Digital Delay Line) Module Using Interleave Method Based on Pulse Recognition and Delay Gap Detection)

  • 한일탁
    • 한국전자파학회논문지
    • /
    • 제22권6호
    • /
    • pp.577-583
    • /
    • 2011
  • 레이더의 설계에 있어 레이더 성능 평가는 중요한 단계 중 하나이다. 그러나 조우 표적을 가지고 성능 시험을 수행하는 데는 시간 및 비용과 같은 제약점이 따르기 때문에 가상의 표적을 모의할 수 있는 장치가 개발되어 레이더 성능 평가에 사용된다. 가상의 표적 모의 장치는 광 지연 선로 및 DRFM(Digital RF Memory)을 이용하여 구현되어 왔으나, 모의 거리 및 사용 용도의 차이로 인한 시험 시나리오 구현 등에 있어 제약점을 가지고 있다. 이에 본 논문에서는 임의의 레이더 송신 신호에 대하여 정밀 거리 모의가 가능하며, 시험 시나리오 구현이 용이한 레이더 반사 신호 모의 장치 개발을 목표로 구현된 디지털 시간 지연 모듈에 대하여 기술하였다. 개발된 디지털 시간 지연 모듈은 펄스 인식 및 지연 간격 검출 방법을 적용하여 왜곡이 없는 시간 지연을 모의하다. 자체시험 결과를 통하여 성능 입증하였으며 그 결과에 대하여 기술한다.

WiBro 시스템에서 상향링크와 하향링크 간 시간 동기 장치 구현 (A Realization of the Synchronization Module between the Up-Link and the Down-Link for the WiBro System)

  • 박형록;김재형;홍인기
    • 정보통신설비학회논문지
    • /
    • 제4권1호
    • /
    • pp.7-13
    • /
    • 2005
  • In this paper, we propose the time synchronization module on fiber optic repeater to use optic line delay for obtaining time synchronization between up-link and down-link, in the 2.3 GHz WiBro network using TDD/OFDM (Time Division Duplex/Orthogonal Frequency Division Multiplexing) Generally, when we use fiber optic repeater to remove the shade area, it occurs transmission delay which is caused by optic transmission between RAS (Radio Access Station) and fiber optic repeater and inner delay of fiber optic repeater. Because the WiBro system is adopting a TOO method and there exists the difference of switching time which is caused by these delay between up-link and down-link, it occurs ISI (Inter Symbol Interference), ICI (Inter Carrier Interference). These interference results in the reduction of the coverage. And the inconsistency between Up-Link and Down-Link switching time maybe gives rise to the interruption of communication. In order to prevent these cases, we propose synchronization module using analog optic line delay as the one of synchronizing up-link and down-link. And we propose the consideration factor for the designing time synchronization module and the feature of optic line of analog method. The measurement result of optic line time synchronization module of structure proposed is as follows, the delay error of $0.5{\mu}g$ and the insertion loss value below maximum 4.5dB in range of $0{\sim}40{\mu}s$. These results fully meet the specification of WiBro System.

  • PDF

A New On-line Dead-Time Compensation Method Based on Time Delay Control Technique

  • Kim Hyun-Soo;Kim Kyeong-Hwa;Youn Myung-Joong
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2001년도 Proceedings ICPE 01 2001 International Conference on Power Electronics
    • /
    • pp.155-159
    • /
    • 2001
  • In this paper, an on-line dead-time compensation method based on a time delay control approach is presented. The disturbance voltages caused by the dead time are estimated in an on-line manner by the time delay control without any additional circuits and off-line experimental measurements. And the estimated disturbance voltages are fed to voltage references in order to compensate the dead-time effects. The proposed method is applied to a PM synchronous motor drive system and implemented by using software of a digital signal processor (DSP) TMS320C31. Experiments are carried out for this system and the results well demonstrate the effectiveness of the proposed method.

  • PDF

Time-Delay Neural Network를 이용한 증류탑의 on-line 고장 진단 (On-line fault diagnosis of a distillation column using time-delay neural network)

  • 이상규;박선원
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1992년도 한국자동제어학술회의논문집(국내학술편); KOEX, Seoul; 19-21 Oct. 1992
    • /
    • pp.1109-1114
    • /
    • 1992
  • Modern chemical processes are becoming more complicated. The sophisticated chemical processes have needed the fault diagnosis pxpert systems that can detect and diagnose the fault diagnosis expert systems that can detect and diagnose the faults of some processes and give and advice to the operator in the event of process faults. We present the Time-Delay Neural Network(TDNN) approach for on-line fautl diagnosis. The on-line fault diagnosis system finds the exact origin of the fault of which the symptom is propagated continuously with time. The proposed method has been applied to a pilot distillation column to show the merits and applicability of the TDNN.

  • PDF

적응 Sidelobe Canceller에서의 Spatio-temporal 처리구조에 관한 연구 (A Study on the Spatio-Temporal Processing Structure in Adaptive SLC)

  • 김은정;문성빈;이병섭;김진호;홍동희
    • 한국전자파학회논문지
    • /
    • 제11권3호
    • /
    • pp.329-336
    • /
    • 2000
  • SLC에 관련된 중요한 문제는 서로 다른 방향에서의 간섭이 증가할수록 SLC의 성능이 저하된다는 것이다. 일반적으로 적응 배열 안테나를 이용하는 SLC에서는 보조소자의 수에 따라 제거할 수 있는 간섭이 제한되어 DOF를 증가시키기 위해서는 보조소자의 수를 늘려야 한다. 그러나 하나의 소자로도 tapped delay line을 이용하 여 다중 간섭을 제거할 수 있다. 그러므로 적응 배열 안테나를 거친 출력을 다시 tapped delay line을 가진 적응 필터를 통과시키는 spatia-temporal 구조를 제안하고 이 구조는 적응 배열 안테나의 소자 수를 증가시키지 않고 보다 빠른 수렴속도와 DOF의 증가를 얻을 수 있다.

  • PDF