• 제목/요약/키워드: Data-dependent jitter

검색결과 4건 처리시간 0.016초

A Combined Clock and Data Recovery Circuit with Adaptive Cancellation of Data-Dependent Jitter

  • Lee, Jin-Hee;Kim, Su-Hwan;Jeong, Deog-Kyoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제8권3호
    • /
    • pp.193-199
    • /
    • 2008
  • A combined clock and data recovery (CDR) circuit with adaptive cancellation of data-dependent jitter (DDJ) is constructed in all-digital architecture which is amenable to deep submicron technology. The DDJ canceller uses an adaptive FIR filter to compen-sate for any unknown channel characteristic. The proposed CDR decreases jitter in the recovered clock since the DDJ canceller significantly cancels out incoming jitter caused by inter-symbol interference.

Data Bit Jitter가 Data 동기회로의 Bit Slip Rate에 미치는 영향에 관한 연구 (Effect of Data Bit Jitter on the Bit Slip Rate of the Data Tracking Loop)

  • 최형진
    • 한국통신학회논문지
    • /
    • 제15권5호
    • /
    • pp.353-363
    • /
    • 1990
  • 본 논문은 Data Bit Jitter(DBJ)가 Data 동기수신회로의 Bit Slip Rate(BSR) 에 미치는 영향에 관하여 고찰하였다. 특히 이 논문에서는 BSR치를 계산하는데 필요한 특성 jitter parameter 들을 부각시켰으며 또한 DBJ에 관한 새로운 규격설정을 제시하였다. 새로이 제시된 방법에 의하면 종래의 방법에 비하여 복잡해진 점은 있으나, 반면 보다 현실적이고 보다 더 정확하게 DBJ의 BSR에 관한 영향을 예측할 수 있는 장점이 있다고 생각된다. 새로이 제시된 방법에서는 수신기에 의존하는 parameter들이 부각되었으며 jitter spectrum의 각 부분(저주파, 고주파 부분등)에 대한 적절한 비중이 고려되었다.

  • PDF

신호패턴 종속잡음 채널을 위한 신호검출 (Signal Detection for Pattern Dependent Noise Channel)

  • 전태현
    • 한국지능시스템학회논문지
    • /
    • 제14권5호
    • /
    • pp.583-586
    • /
    • 2004
  • 고밀도의 저장기록장치 채널의 주요 신호검출 오류의 원인은 천이 지터잡음이다. 이러한 채널환경에서 최적의 신호검출기 구현을 위해서는 고도의 복잡도가 요구되는데 이는 지터잡음이 신호와 상관관계가 있고 잡음간에도 상관관계가 존재하기 때문이다. 본 논문에서는 계산량과 하드웨어 복잡도 관점에서 효율적인 두 가지 종류의 신호검출기에 대해서 설명한다. 이는 전통적인 비터비 복호기의 가지값을 변화시킨 형태이며 같은 이진데이터 값의 반복을 제한하는 부호와 함께 결합하여 일반적인 PR 채널에 적용된다 기존의 비터비 알고리즘의 복잡도와 비교하면 비터비 트렐리스에서 각각의 가지값을 계산할 때 추가적으로 하나의 곱셈기 혹은 덧셈기의 증가가 요구된다.

백플레인용 10Gbps 아날로그 어댑티브 이퀄라이저 (A 10Gb/s Analog Adaptive Equalizer for Backplanes)

  • 유귀성;한건희;박성민
    • 대한전자공학회논문지SD
    • /
    • 제44권9호
    • /
    • pp.34-39
    • /
    • 2007
  • 백플레인 채널 시리얼 링크는 심각한 신호왜곡 현상을 겪는다. 특히, 채널 자체의 특성에 의해 발생하는 이득손실, 주파수에 따른 손실, 반사파 등의 불완전성으로 더욱 심해진다. 이 중 주파수에 따른 손실의 경우 신호파형에 ISI를 일으키므로, 이를 줄이기 위해 어댑티브 이퀄라이저 회로를 사용한다. 본 논문에서는 0.18um CMOS공정을 이용하여 구현한 아날로그 형태의 10Gb/s 어댑티브 이퀄라이저 회로를 소개한다. 제안한 이퀄라이저 회로는 34인치의 긴 백플레인 채널(혹은 트랜스미션 라인)의 불완전성에도 불구하고, 매우 높은 동작속도(10Gb/s)를 유지한다. 포스트 레이아웃 시뮬레이션 결과, 제안한 회로는 10mW의 전력소모와 $8ps_{p-p}$의 지터 특성을 가지며, $0.56mm^2$의 칩 사이즈를 갖는다.