• 제목/요약/키워드: DDC 통신

검색결과 20건 처리시간 0.025초

Optimal equivalent-time sampling for periodic complex signals with digital down-conversion

  • Kyung-Won Kim;Heon-Kook Kwon;Myung-Don Kim
    • ETRI Journal
    • /
    • 제46권2호
    • /
    • pp.238-249
    • /
    • 2024
  • Equivalent-time sampling can improve measurement or sensing systems because it enables a broader frequency band and higher delay resolution for periodic signals with lower sampling rates than a Nyquist receiver. Meanwhile, a digital down-conversion (DDC) technique can be implemented using a straightforward radio frequency (RF) circuit. It avoids timing skew and in-phase/quadrature gain imbalance instead of requiring a high-speed analog-to-digital converter to sample an intermediate frequency (IF) signal. Therefore, when equivalent-time sampling and DDC techniques are combined, a significant synergy can be achieved. This study provides a parameter design methodology for optimal equivalent-time sampling using DDC.

항공 계기착륙 디지털 송수신 모듈 설계 (Design of Digital Transmitter and Receiver Modules in ILS)

  • 최종호
    • 한국정보전자통신기술학회논문지
    • /
    • 제4권4호
    • /
    • pp.264-271
    • /
    • 2011
  • 항공기의 계기착륙을 유도하는 시스템인 ILS(Instrument Landing System)는 1947년 ICAO(International Civil Aviation Organization)에서 국제표준으로 채택되어 현재는 상용시스템으로 출시되고 있다. 본 논문에서는 통합형 ILS 디지털 송수신 모듈의 설계방법을 제안하였다. 새롭게 제안한 것은 FPGA를 이용한 디지털 이중 AM 변복조기, 샘플링 클럭 생성을 위한 DDS(Direct Digital Synthesizer), DDC(Digital Down converter) 구조의 복조기, DSP 칩을 이용한 AM 스펙트럼 분석기의 디지털 설계 기법이다. 제안한 설계 방법의 유용성을 모듈 개발 및 실험을 통해 확인한 결과, 성능이 우수한 상용 시스템으로의 활용이 가능함을 확인하였다.

국지성 호우 관측을 위한 FPGA 기반의 전파강수계 신호처리 설계 (Design of FPGA-based Signal Processing of EWRG for Localized Heavy Rainfall Observation)

  • 최정호;이배규;박형삼;박정민;임상훈
    • 한국정보통신학회논문지
    • /
    • 제24권9호
    • /
    • pp.1215-1223
    • /
    • 2020
  • 최근 서울 경기를 비롯한 전국에서 국지성 집중호우, 태풍 등 악천후 관련 자연재해가 증가함에 따라 이에 대한 방재 및 물관리 대책이 필요한 실정이다. 이러한 수재해를 관측하기 위해 사용되는 우량계는 지상의 강우를 연속적·직접적으로 측정할 수 있는 장점이 있는 반면, 우량계 미설치 영역에 대한 공간적인 강우 분포를 정확하게 제공할 수 없다. 이러한 문제를 해결하고자 강수의 공간분포를 측정할 수 있는 전자파 기반 센서인 전파강수계(EWRG, Electromagnetic Wave Rain Gauge)를 개발하였다. 본 논문에서는 전파강수계의 FPGA 기반 신호처리 설계 방법을 제안한다. 전파강수계의 신호처리는 크게 LFM 파형의 ADC 및 DDC와 펄스압축, 상관 계수 및 강수 파라미터 산정으로 설계하였다. 본 연구를 통해 LFM 파형과 펄스압축 신호를 이론적으로 분석하였으며, 전파강수계 신호처리 설계를 위해서 FPGA 기반의 신호처리 설계 및 검증을 수행하였다.

CCD를 이용한 다치논린회로의 설계에 관한 Tabular법 (Tabular Methods for the Design of Multivalued Logic Circuits Using CCD)

  • 송홍복;정만영
    • 한국통신학회논문지
    • /
    • 제13권5호
    • /
    • pp.411-421
    • /
    • 1988
  • 본 논문에서는 Tabular法을 이용한 CCD(charge-coupled device) 4値論理回路를 설계하는 방법을 제시하였다. 첫 번째 4値 논리함수를 수산(手算) 및 컴퓨터 프로그래밍에 의해서 분해하고 이것을 기초로 하여 Tabular法에 의한 CCD 4値회로를 실현시키는 알고리즘을 유도하였다. 이 알고리즘에 의해서 2變數 4値 논리함수를 분해(分解)해서 4개의 기본게이트에 의해서 CCD회로를 실현시켰다. 본 논문의 방법에 의하면 기존방법에 비해 동일한 함수를 실현시키는데 소자수(素子數)와 코스트가 상당히 감소됨이 밝혀졌다.

  • PDF

소형 추적 레이더를 위한 신호처리기 설계 기술 연구 (A Design Study of Signal Processor for Small Tracking Radar)

  • 최진규;박창현;김윤진;김홍락;권준범;김광희
    • 한국인터넷방송통신학회논문지
    • /
    • 제20권5호
    • /
    • pp.71-77
    • /
    • 2020
  • 최근 추적 레이더는 다양한 환경에서 여러 가지 제약을 받지 않고 운용이 가능한 소형 추적 레이더 개발의 필요성을 확인하였다. 또한 소형 추적 레이더의 성능은 기존 추적 레이더와 동등 이상을 요구한다. 이런 소형 추적 레이더는 기존 추적 레이더의 소형화와 저전력화를 통해 구현할 수 있다. 본 논문에서는 소형 추적 레이더를 위한 신호처리기의 역할과 기능을 정의하고, 소형 추적 레이더를 위한 신호처리기를 구현하기 위해 필요한 디바이스 사용의 최소화를 통한 소형화와 소비 전력의 효율을 높이기 위한 방안을 제안하였다. 소형화에 대한 방안으로 상용 DDC, 통신 controller등의 디바이스 기능을 FPGA에 구현하여 소형 추적 레이더를 위한 신호처리기를 설계하였다. 또한 효율이 좋은 Switching regulator를 사용한 전원부의 설계로 저전력 신호처리기를 설계하였다. 마지막으로 구현한 소형 추적 레이더를 위한 신호처리기의 성능시험과 소형 추적 레이더에 신호처리기를 적용한 도플러 추적 시험, 거리 추적 시험으로 신호처리기를 검증하였다.

빌딩 자동제어용 센서 및 신호의 듀플리케이터(Duplicator) 개발 (Development of Sensor and Signal Duplicator for Building Automation)

  • 장경욱;이용민;이승호
    • 전기전자학회논문지
    • /
    • 제20권2호
    • /
    • pp.184-187
    • /
    • 2016
  • 본 논문에서는 빌딩 자동제어용 센서 및 신호의 듀플리케이터(Duplicator)를 개발한다. 개발된 듀플리케이터는 빌딩 자동제어에 사용되는 여러 개의 센서를 원거리에 있는 빌딩자동화기기에 직접 연결하지 않고 데이터 수집장치와 데이터 송신장치간의 논리적 통신방식을 사용하여 센서 데이터를 그대로 복원한다. 이때 센서의 신호가 원거리로 전송될 때 발생될 수 있는 전기적인 오차를 줄일 수 있고 자동제어의 시공원가를 절감시킬 수 있다. 또한 논리적 통신방식으로 개방형 프로토콜을 사용하기 때문에 상용 HMI와 호환이 되어 확장성을 보장한다. 개발된 듀플리케이터의 성능을 평가하기 위하여 실제 환경에서 시운전을 수행하여 정상 동작함을 보였다. 또한 측정 오차율, 동작 온도, 동작 습도 등에 대하여 공인 시험기관의 장비를 사용하여 실험한 결과 우수한 성능을 나타내었다.

OFDM 기반의 WLAN을 지원하는 디지털 IF단 설계 (Implementation of Digital IF design for a OFDM based WLAN)

  • 박찬훈;신동우;최연경;양훈기;양성현;박종철
    • 한국정보통신학회논문지
    • /
    • 제15권8호
    • /
    • pp.1687-1694
    • /
    • 2011
  • 본 논문에서는 OFDM 기반의 WLAN을 지원하는 Digital IF 단을 설계하고 시뮬레이션을 통해서 시스템 성능을 조사한다. 이를 위해서 ADC 샘플률, NCO 주파수 및 데시메이션률 결정과정을 보이고 주워진 데시메이션률을 얻기 위한 CIC필터 및 MHBF 설계과정을 제시한다. 데시메이션 과정에서 발생되는 진폭왜곡 보상을 위해 시스템 복잡도를 최소화하면서 요구성능을 만족시키는 ISOP 필터 및 FIR 필터를 설계하는 과정을 제시한다. 최종적으로 설계된 DDC 블록에 대해서 BER 관점으로 성능을 조사한 후 이론적인 변복조 시스템과의 성능 차이를 보인다.

소형 밀리미터파 추적 레이더를 위한 광대역 신호처리 기술 연구 (Research on Broadband Signal Processing Techniques for the Small Millimeter Wave Tracking Radar)

  • 최진규;나경일;신영철;홍순일;박창현;김윤진;김홍락;주지한;김소수
    • 한국인터넷방송통신학회논문지
    • /
    • 제21권6호
    • /
    • pp.49-55
    • /
    • 2021
  • 최근 소형 추적 레이더는 다양한 환경에서 표적을 획득하고, 추적하여 한 번의 타격으로 표적의 시스템을 무능화 시킬 수 있는 높은 거리해상도를 갖는 소형 밀리미터파 추적 레이더 개발을 요구한다. 높은 거리해상도를 갖는 소형 밀리미터파 추적 레이더는 넓은 대역폭의 신호를 실시간으로 처리하고, 소형 추적 레이더의 성능 요구 조건을 충족할 수 있는 신호처리기의 구현이 필요하다. 본 논문에서는 소형 밀리미터파 추적 레이더의 신호처리기 역할과 기능을 수행할 수 있는 신호처리기를 설계하였다. 소형 밀리미터파 추적 레이더를 위한 신호처리기는 8채널에서 입력되는 OOOMHz의 중심주파수와 OOOMHz 대역폭의 신호를 실시간으로 처리하기를 요구한다. 신호처리기의 요구사항을 만족하기 위해 고성능 프로세서 및 ADC (Analog-to-digital converter) 적용과 FPGA (Field Programmable Gate Array)를 활용한 DDC (Digital Down Converter), FFT (Fast Fourier Transform) 등의 전처리 연산을 적용하여 신호처리기를 설계하였다. 마지막으로 소형 밀리미터파 추적 레이더를 위한 신호처리기의 성능시험을 통하여 구현한 신호처리기를 검증하였다.

웨이브렛 변환계수의 트리구졸르 이용한 방송용 HD-VCR의 부호화 기법 (Tree structured wavelet transform coding scheme for digital HD-VCR)

  • 김용규;정현민;이병래;강현철
    • 한국통신학회논문지
    • /
    • 제22권8호
    • /
    • pp.1790-1802
    • /
    • 1997
  • 웨이브렛 변환을 이용하여 방송용 HD-VCR(high definition video cassette recorder)의 요구조건들을 충족시키는 부호화 기법을 제안한다. 고정 비트율(constant bit rate)을 얻기 위하여, 앞 화면(frame)의 부호화 결과를 토대로 현재 화면의 양자화 간격을 결정하는 전망 제어 기법(forward rate control)과, 독립부호(IDC : independently decodable code) 와 종속부호(DOC: dependently dccodable code)로 구성되는 2단계 부호기(2 level codcr) 기법을 제안한다. 에러(error)의 확산을 최소화시키기 위하여, 전체 변환영상을 변환블록(transform block)으로 재구성하고, 각 변환 블록을 트리구조(tree structure)로 표현하여 독립적으로 부호화한다. 실험 결과 제안한 부호화 기법은 기존의 DCT(discrete cosine transform)를 사용한 부호화 기법 보다 같은 압축률에서 블록현상(block effect)이 없는 우수한 화질을 나타냈다. 제안한 전방 제어 기법과, 2단계 부호기를 이용하여 매우 정교한 비트량 제어(rate control)를 구현하였다.

  • PDF

VDL Mode-2 D8PSK 모뎀 설계 및 개발 (Design and Development of VDL Mode-2 D8PSK Modem)

  • 김종만;최승덕;은창수
    • 한국통신학회논문지
    • /
    • 제34권11C호
    • /
    • pp.1085-1097
    • /
    • 2009
  • 본 논문에서는 VDL 모드-2 규격을 따르는 송신기와 수신기의 구조 및 설계방법 그리고 개발한 모뎀의 성능시험 결과에 대해 기술한다. VDL 모드-2에서 송신기 필터는 올림 코사인 필터를 사용하고 수신기에서는 일반 저역 통과 필터(LPF)를 사용(비 정합필터)하기 때문에 ISI 경감 효과는 없으나 스펙트럼 특성은 더 좋다. 이는 정합필터를 적용했을 경우보다 1~2 dB 정도의 BER 성능은 저하되나 협 대역 통신에서 이웃 채널에 간섭을 최소화하는 것이 더 중요하기 때문이다. 송신기에서 변조신호 생성 시 발생되는 아날로그 방식의 단점(I/Q 이득 불균형, DC 오프셋 등)을 최소화하기 위해 디지털 방식으로 생성하였으며 수신기도 디지털 IF 샘플링 기법을 통하여 디지털 하향변환기를 적용하였다. 본 논문은 기 제안된 일부 구조 및 알고리듬을 포함하며 모뎀 구성에 필요한 전반적인 구조와 설계 방법 그리고 모의실험 결과가 추가되었다. 개발된 모뎀은 VDR 장비에 통합되어 각종 기능 실험과 환경시험을 거친 후 지상통신시험을 실시하였고 비행통신시험결과 시속 870 km/h로 310 km까지 메시지 송수신이 정상적으로 이루어짐을 확인하였다.