• 제목/요약/키워드: DC-DC 변환회로

검색결과 212건 처리시간 0.029초

모듈형 3상 계통연계 태양광 발전용 PCS의 DC link 커패시터 수명진단을 위한 비침투 Capacitance 연산법 (Non-invasive Capacitance Calculation Method for Life Estimation of DC Link Capacitor of Module Type 3-Phase PCS for UIPV System)

  • 김홍성;길서종;윤여영;정재기
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2009년도 정기총회 및 추계학술대회 논문집
    • /
    • pp.219-221
    • /
    • 2009
  • 태양전지 어레이(PV-array)로부터 발전되는 DC 전력을 AC로 변환시켜 계통으로 발전시키는 역할을 하는 태양광 발전 시스템용 PCS의 스위칭 회로 Topology로는 일반적으로 3상 풀브리지 회로가 사용된다. 이러한 3상 풀브리지 회로 시스템의 수명예측을 위해 DC link 단의 커패시터의 커패시턴스를 계산하여 커패시턴스의 감소정도를 이용하여 전체 시스템의 수명을 예측하게 된다. 이러한 커패시터의 상태를 추정하기 위해서는 시스템을 정지시킨 후 커패시터를 분리하여 커패시턴스를 측정하는 방법, 특정 주파수의 전류(일반적으로 저주파)를 주입하고 주입한 전류의 주파수에 해당하는 전류 및 전압을 검출하여 capacitance 연산하는 방식등이 이용된다. 시스템을 정지시킨 후 커패시터를 분리하여 커패시턴스를 측정하는 방법은 번거로우며, 전류 주입을 이용한 방식은 불필요한 고조파 전류가 계통으로 침투하는 단점을 가진다. 그러므로 본 연구에서는 모듈타입 PCS 이용시 계통으로 고조파 침투가 없는 비침투 커패시턴스 계산 알고리즘을 제안한다.

  • PDF

역률 개선 제어용 집적회로의 설계 (An Integrated Circuit design for Power Factor Correction)

  • 이준성
    • 전자공학회논문지
    • /
    • 제51권5호
    • /
    • pp.219-225
    • /
    • 2014
  • 본 논문에서는 가정용 교류 전원을 DC 전원으로 변환하여 가전기기에 사용할 수 있는 역률 개선 회로를 설계하였다. 역률은 공급되는 교류 전원의 전압과 전압의 위상차 뿐만 아니라 특정구간에서 발생되는 급격한 전류 파형의 불균형 등과도 관련이 있다. 설계된 본 회로는 부하에 공급되는 교류전력의 전류 파형은 전압파형과 위상차가 적으면서 정현파에 가깝게 공급하는 기능을 제공한다. 자체 발진하는 10[kHz]~100[kHz] 내외의 주파수로 AC 전원에 연결된 코일을 스위칭 한 후 코일전류를 부하에 공급하는 기능을 위한 회로, AC 파형의 zero crossing 지점을 찾는 기능을 함께 수행하는 multiplier 회로, UVLO, OVP, BGR 등의 회로를 한 개의 IC에 집적할 수 있도록 설계하였다. 제작공정은 최소선폭 $0.5[{\mu}m]$, 내압 20[V], 2P_2M CMOS 공정을 사용하여 설계하였고 시뮬레이션을 통하여 전체 기능을 검증하였다.

0 ~ 100 % 시비율을 갖는 새로운 모드 가변형 비대칭 풀 브리지 DC/DC 컨버터 (A New Mode Changable Asymmetric Full Bridge DC/DC Converter having 0 ~ 100 % Duty Ratio)

  • 신용생;노정욱;홍성수;한상규
    • 전력전자학회논문지
    • /
    • 제15권2호
    • /
    • pp.103-110
    • /
    • 2010
  • 본 논문에서는 대용량급 전력변환회로를 대상으로, 기존 위상천이 풀 브리지 컨버터의 환류 전류 문제를 해결하기 위하여 새로운 모드 가변형 비대칭 풀 브리지 컨버터를 제안한다. 제안된 회로는 구동시비율 D에 따라 50% 이하에서는 비대칭 풀 브리지 컨버터로 동작하며, 50% 이상에서는 능동 클램프 풀 브리지 컨버터로 동작하게 된다. 따라서 제안된 회로는 정상상태시 약 50% 시비율로 동작되므로 기존 위상천이 풀 브리지 컨버터의 문제점인 환류전류를 제거 할 수 있으며, 이를 통하여 도통 손실을 줄일 수 있다. 또한, 넓은 부하범위에서 영전압 스위칭 동작이 가능하며, 출력 전류 리플도 매우 작은 장점이 있다. 특히 순간정전시 능동 클램프 컨버터로 동작 모드가 변하여 50~100% 시비율로 동작되므로 넓은 입력전압범위에 대해 대응이 가능하다. 본 논문에서는 제안된 회로의 동작원리 및 PSIM simulation을 수행하였으며, 1.2kW급 시작품을 제작하여 제안된 회로의 타당성을 검증하였다.

SA-DCT 성능 향상을 위한 적응적 1차원 변환 순서선택방법 (Adaptive 1-D Transforms Order Selection Methods for Performance Improvement of SA-DCT)

  • 송준호;문주희;정재원
    • 대한전자공학회논문지SP
    • /
    • 제39권4호
    • /
    • pp.442-454
    • /
    • 2002
  • 물체 단위의 동영상 컨텐츠(contents) 저작 부호화를 가능하게 하는 SA-DCT (Shape-Adaptive Discrete Cosine Transform)는 기존의 블록 DCT와는 달리 수평과 수직 방향의 1차원 변환을 수행하는 순서에 따라 서로 다른 변환 결과를 보인다. 변환 대상 블록의 수평과 수직 방향 중 상관 관계가 크거나 변환시 화소의 이동이 작은 방향으로 먼저 1차원 변환을 수행함으로써 최종 2차원 변환된 계수들의 에너지 분포가 DC 계수를 중심으로 보다 집중화 됨을 알 수 있었다. 본 논문에서는 공간 상관도가 높은 방향으로 먼저 1차원 변환을 적용하므로써 보다 높은 에너지 집중화가 이루어짐을 실험적으로 확인한다. 그리고 1차원 변환 방향 순서를 매 블록별로 적응적으로 결정하기 위하여 두가지 방법을 제안한다. 하나의 방법은 주변 블록과 현재 블록의 DC 값들의 경사도를 이용하는 간접적 방법이며, 또다른 방법은 블록의 2차원 변환 데이터를 부호화하여 발생되는 비트수를 비교하는 직접적 방법이다. 제안 방법들을 MPEG-4 동영상 부호화기에 적용하여 모의 실험한 결과, 제안된 적응적 SA-DCT 방법이 기존의 SA-DCT에 비하여 경계 블록에서 최대 10.87%의 부호화 비트 감소 효과가 있음을 알 수 있었다.

고속 CMOS A/D 변환기를 위한 기준전압 흔들림 감쇄 회로 (A DC Reference Fluctuation Reduction Circuit for High-Speed CMOS A/D Converter)

  • 박상규;황상훈;송민규
    • 대한전자공학회논문지SD
    • /
    • 제43권6호
    • /
    • pp.53-61
    • /
    • 2006
  • 고속 Flash, Pipelining type의 CMOS A/D 변환기에서 Sampling frequency가 고주파로 올라감에 따라 Clock Feed-through 현상, Kick-back 현상 등의 영향으로 DC Reference voltage 흔들림 현상이 심화되고 있다. 뿐만 아니라 측정 시 외부 Noise가 Reference voltage에 적지 않은 영향을 미친다는 것을 감안 할 때 High speed A/D converter에서 Reference fluctuation 감쇄회로는 반드시 필요하다. 기존의 방식은 단순히 커패시터를 이용했으나 면적이 크고 효과가 좋지 않다는 단점이 있다. 본 논문에서는 Transmission Gate를 이용한 reference fluctuation 감쇄 회로를 제안하고 흔들림 현상이 크게 개선되었음을 정량적 분석 및 측정을 통하여 증명하였다. 제안하는 회로의 측정을 위해 6bit의 해상도를 갖는 2GSPS CMOS A/D 변환기를 설계 및 제작하였다. 제작된 A/D 변환기를 이용하여 Reference 전압이 40mV의 흔들림이 있음에도 원하는 범위 내에서 동작함을 측정하였다. 본 연구에서는 1.8V $0.18{\mu}m$ 1-poly 5-metal N-well CMOS 공정을 사용하였고, 소비전력은 145mW로 Full Flash 변환기에 비해 낮았다. 실제 제작된 칩의 SNDR은 약 36.25dB로 측정되었고, INL과 DNL은 각각 ${\pm}0.5$ LSB 이하로 나타났다. 유효칩 면적은 $997um\times1040um$ 이었다.

병렬제어를 적용한 8kW급 영전압/영전류 풀 브릿지 DC-DC 컨버터 개발 (Development of 8kW ZVZCS Full Bridge DC-DC Converter by Parallel Operation)

  • 노민식
    • 전력전자학회논문지
    • /
    • 제12권5호
    • /
    • pp.400-408
    • /
    • 2007
  • 본 논문에서의 병렬제어를 이용한 8kW급 대용량 영전압/영전류 풀 브릿지 DC-DC 컨버터의 개발 결과를 보인다. 본 논문에서는 효율적인 시스템 구성을 위해 4-병렬 단위 모듈 운전을 제안한다. 각 단위모듈은 위상 천이 풀 브릿지를 채택하고, ZVZCS 운전을 위해 간단한 보조 회로를 2차측에 추가하였다. ZCS를 위한 보조 회로 동작 로직은 환류 모드 구간에서 1차측 전류를 제거하도록 구현하였다. 또한 병렬 운전시의 출력 전류의 균등 제어를 위해 위상천이로직을 활용한 Charge Control 방식을 적용하였다. 전압 제어기는 DSP TMS320LF2406을 활용하여 4 모듈의 출력전류 및 출력전압을 A/D로 입력받아 구현하였다. 개발된 컨버터는 차량에 설치되는 고속 발전기용 전력 변환기에 장착되었으며, 구축된 모니터링 시스템으로 고속 발전기의 실제 운전 조건에서 데이터를 획득하여, 분석을 통해 그 성능을 입증하였다.

고성능 AC-DC 변환기를 이용한 저전압 진동에너지 하베스팅 회로 (A Low-voltage Vibrational Energy Harvesting Circuit using a High-performance AC-DC converter)

  • 공효상;한장호;최진욱;윤은정;유종근
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.533-536
    • /
    • 2016
  • 본 논문에서는 진동 에너지를 이용한 MPPT 제어기능을 갖는 에너지 하베스팅 회로를 설계하였다. Body-bias technique과 bulk-driven technique을 이용하여 저전압에서도 높은 효율특성을 갖는 고성능 AC-DC 변환기를 제안하고 진동에너지 하베스팅 회로 설계에 적용하였다. MPPT (Maximum Power Point Tracking) 제어는 진동소자의 개방회로전압과 MPP 전압간의 관계를 이용하였으며, 진동소자의 개방회로전압을 주기적으로 샘플링 함으로써 이를 이용해 MPPT 기준전압을 생성하고, 이를 기준으로 부하로의 에너지 공급을 제어한다. $0.35{\mu}m$ CMOS 공정으로 설계된 회로의 칩 면적은 $1.21mm{\times}0.98mm$이다.

  • PDF

평면형 다중접합 열전변환기의 특성 (Characteristics of a Planar Multijunction Thermal Converter)

  • 조현덕;김진섭;이종현;이정희;박세일;권성원
    • 대한전자공학회논문지SD
    • /
    • 제38권10호
    • /
    • pp.699-705
    • /
    • 2001
  • 교류의 실용 표준기로 사용하기 위해 TC 1에서 TC 6까지 6개의 평면형 열전변환기를 설계 및 제작하였다. 공기중 및 진공중의 전압 감응도는 TC 6의 경우 열손실이 가장 작아 약 4.03 mV/mW 및 약 6.38 mV/mW의 가장 큰 값을 나타내었다. 열시정수는 히터의 열관성이 가장 부족한 TC 6을 측정하여 약 8 ms를 얻었다. FRDC(fast reversed DC) 방법에 의한 교류-직류 전압 및 전류 변환오차는 40 Hz∼10 ㎑ 주파수 범위에서 1 V 및 5 mA의 정현파 실효전압 및 실효전류를 인가하였을 때 약 ±0.41∼±0.85 ppm 및 약 ±0.15∼±1.16 ppm으로서 실용표준으로 사용하기에 적합하였다.

  • PDF

펄스폭 변조를 이용한 고효율 삼중 모드 부스트 변환기 (High Efficiency Triple Mode Boost DC-DC Converter Using Pulse-Width Modulation)

  • 이승형;한상우;김종선
    • 전자공학회논문지
    • /
    • 제52권2호
    • /
    • pp.89-96
    • /
    • 2015
  • 본 논문에서는 휴대용 기기를 위한 고효율 삼중 모드 부스트 변환기를 나타낸다. 제안하는 부스트 변환기는 펄스폭변조 방식를 사용하며 부하 전류에 따라 펄스 스키핑 모드 (Pulse Skipping Mode, PSM), 불연속 전류 모드(Discontinuous Conduction Mode, DCM) 및 연속 전류 모드 (Continuous Conduction Mode, CCM)의 세 가지 동작 모드를 갖는 것을 특징으로 한다. 또한, 전류 불연속 모드에서 역 전류 흐름 및 인덕터의 공진에 의한 발진 현상을 효과적으로 방지하기 위해 발진 억제기 (Ringing suppressor)를 적용하여 효율을 극대화 시켰다. 제안하는 부스트 변환기는 동부 $0.18{\mu}m$ BCD 공정을 사용하여 구현되었다. 단일 셀 리튬-이온 배터리로부터 2.5V-4.2V의 가변 입력전압을 받아서 4.8V의 고정 전압을 출력하며 최대 300mA의 부하전류를 공급할 수 있다. 이 때 최대 리플 전압은 3.1mV이며, 연속 전류 모드에서 92%, 불연속 전류 모드에서 87% 이상의 높은 효율을 나타낸다. 또한, 펄스 스키핑 모드를 통해 적은 부하전류 조건하에서도 60% 이상의 효율을 가지며 모드 변경 구간에서의 효율 감소가 최소화되는 것을 특징으로 한다.

이중 펄스 폭을 적용한 PFM 부스트 변환기 설계 (Design of PFM Boost Converter with Dual Pulse Width Control)

  • 최지산;조용민;이태헌;윤광섭
    • 한국통신학회논문지
    • /
    • 제40권9호
    • /
    • pp.1693-1698
    • /
    • 2015
  • 본 논문은 이중 펄스 폭을 지닌 PFM(Pulse-Frequency Modulator) 부스트 변환기를 제안한다. 부스트 변환기의 구동 회로 구조는 밴드 갭 기준 전압 발생 회로와 이를 이용해 여러 가지의 기준 전압을 생성하는 기준 전압 발생 회로, 소프트 시동 회로, 에러 증폭기, 고속 전압 비교기, 인덕터 전류 센싱 회로, 펄스 폭 발생 회로로 구성되어있다. 변환기는 부하 전류 상태에 따라 서로 다른 최대 인덕터 전류 값을 갖도록 구성해 부하 범위를 넓히고, 출력 전압 리플을 감소하도록 했다. 제안된 PFM 부스트 변환기는 입력 전압으로 3.7V를 받고, 18V의 출력 전압을 생성한다. 구동 가능한 부하 전류는 0.1~300mA의 범위를 가진다. 모의실험 결과 저 부하 전류 동작 구간에서 0.43%, 고 부하 전류 동작 구간에서는 0.79%의 출력 전압 리플을 보였다. 변환기는 저 부하 구간에서 85%의 효율을 나타내며 20mA에서 86.4%로 최대의 효율을 나타냈다.