• 제목/요약/키워드: Current Reuse Technique

검색결과 20건 처리시간 0.032초

전류 재사용 Gm-boosting 기술을 이용한 MedRadio 대역에서의 170㎼ 저잡음 증폭기 (A 170㎼ Low Noise Amplifier Using Current Reuse Gm-boosting Technique for MedRadio Applications)

  • 김인수;권구덕
    • 전자공학회논문지
    • /
    • 제54권2호
    • /
    • pp.53-57
    • /
    • 2017
  • 본 논문에서는 의료 기기용 401MHz - 406MHz MedRadio 대역에서 사용하는 저잡음 증폭기를 제안한다. 제안한 저잡음 증폭기는 전류 재사용 gm-boosting 기술을 이용한 공통 게이트 증폭기 구조를 채택하여 기존의 gm-boosted 공통 게이트 증폭기에 비해 동일한 전력소모에서 더 높은 전압 이득과 더 낮은 잡음 지수 특성을 얻었다. 제안한 전류 재사용 gm-boosted 저잡음 증폭기는 $0.13{\mu}m$ CMOS 공정을 사용하여 설계하였고, 22 dB의 전압 이득, 2.95 dB의 잡음 지수, -17 dBm의 IIP3 특성을 보이며, 공급 전압 0.5 V에서 $170{\mu}W$의 전력을 소비한다.

전류 재사용 기법을 이용한 저전력 CMOS LNA 설계 (Design of Low Power CMOS LNA for using Current Reuse Technique)

  • 조인신;염기수
    • 한국정보통신학회논문지
    • /
    • 제10권8호
    • /
    • pp.1465-1470
    • /
    • 2006
  • 본 논문에서는 단거리 무선 통신의 새로운 국제 표준으로 부상하고 있는 2.4 GHz ZigBee 응용을 위한 저전력 CMOS LNA(Low Noise Amplifier)를 설계하였다. 제안한 구조는 전류 재사용 기법을 이용한 2단 cascade구조이며 회로의 설계에서 TSMC $0.18{\mu}m$ CMOS 공정을 사용하였다. 전류 재사용단은 두 단의 증폭기 전류를 공유함으로써 LNA의 전력 소모를 적게 하는 효과를 얻을 수 있다. 본 논문에서는 LNA설계 과정을 소개하고 ADS(Advanced Design System)를 이용한 모의실험 결과를 제시하여 검증하였다. 모의실험 결과, 1.0V의 전압이 인가될 때 1.38mW의 매우 낮은 전력 소모를 확인하였으며 이는 지금까지 발표된 LNA 중 가장 낮은 값이다. 또한 13.83dB의 최대 이득, -20.37dB의 입력 반사 손실, -22.48dB의 출력 반사 손실 그리 고 1.13dB의 최소 잡음 지수를 보였다.

2.45GHz CMOS Up-conversion Mixer & LO Buffer Design

  • Park, Jin-Young;Lee, Sang-Gug;Hyun, Seok-Bong;Park, Kyung-Hwan;Park, Seong-Su
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제2권1호
    • /
    • pp.30-40
    • /
    • 2002
  • A 2.45GHz double-balanced modified Gilbert-type CMOS up-conversion mixer design is introduced, where the PMOS current-reuse bleeding technique is demonstrated to be efficient in improving conversion gain, linearity, and noise performance. An LO buffer is included in the mixer design to perform single-ended to differential conversion of the LO signal on chip. Simulation results of the design based on careful modeling of all active and passive components are examined to explain in detail about the characteristic improvement and degradation provided by the proposed design. Two kinds of chips were fabricated using a standard $0.35\mu\textrm$ CMOS process, one of which is the mixer chip without the LO buffer and the other is the one with it. The measured characteristics of the fabricated chips are quite excellent in terms of conversion gain, linearity, and noise, and they are in close match to the simulation results, which demonstrates the adequacy of the modeling approach based on the macro models for all the active and passive devices used in the design. Above all the benefits provided by the current-reuse bleeding technique, the improvement in noise performance seems most valuable.

노후 공동주택의 구조성능 개선을 위한 구조계획기법 제안 (A Structural Planning Technique to Improve Structural Efficiency of Deteriorated Apartment Houses)

  • 박경현;문선미;이성복;윤영호;양지수
    • 한국콘크리트학회:학술대회논문집
    • /
    • 한국콘크리트학회 2000년도 가을 학술발표회 논문집(II)
    • /
    • pp.1079-1084
    • /
    • 2000
  • The apartment houses which were constructed in a large quantity are currently being deteriorated and the reuse of them is directly related to the economic and environmental problem of the nation. Therefore, this research approaches to structural planning other than to the materials and/or the repair for the reuse of these deteriorated buildings. The research suggests the structural planning technique which includes the idea for the reinforcement of the structure in a part to improve the structural efficiency by investigating the current condition which includes the structural type of the buildings, examining the plan for the improvement of the structural efficiency, establishing the model of the space reorganization associated to the capability changes for the scale, the use, and the facilities, and checking of the structural efficiency through the structural analysis for the building structure suggested to be replaced.

Cycle-accurate NPU 시뮬레이터 및 데이터 접근 방식에 따른 NPU 성능평가 (Cycle-accurate NPU Simulator and Performance Evaluation According to Data Access Strategies)

  • 권구윤;박상우;서태원
    • 대한임베디드공학회논문지
    • /
    • 제17권4호
    • /
    • pp.217-228
    • /
    • 2022
  • Currently, there are increasing demands for applying deep neural networks (DNNs) in the embedded domain such as classification and object detection. The DNN processing in embedded domain often requires custom hardware such as NPU for acceleration due to the constraints in power, performance, and area. Processing DNN models requires a large amount of data, and its seamless transfer to NPU is crucial for performance. In this paper, we developed a cycle-accurate NPU simulator to evaluate diverse NPU microarchitectures. In addition, we propose a novel technique for reducing the number of memory accesses when processing convolutional layers in convolutional neural networks (CNNs) on the NPU. The main idea is to reuse data with memory interleaving, which recycles the overlapping data between previous and current input windows. Data memory interleaving makes it possible to quickly read consecutive data in unaligned locations. We implemented the proposed technique to the cycle-accurate NPU simulator and measured the performance with LeNet-5, VGGNet-16, and ResNet-50. The experiment shows up to 2.08x speedup in processing one convolutional layer, compared to the baseline.

삭제된 노드의 재사용을 이용한 Fast XML 인코딩 기법 (Fast XML Encoding Scheme Using Reuse of Deleted Nodes)

  • 고혜경
    • 문화기술의 융합
    • /
    • 제9권3호
    • /
    • pp.835-843
    • /
    • 2023
  • XML 데이터의 구조를 고려할 때 경로 및 트리 패턴 매칭 알고리즘은 XML 질의 처리에 중요한 역할을 하고 있다. 노드 간의 결정 또는 관계를 용이하게 하기 위해 XML 트리의 노드는 일반적으로 두 노드 간의 조상-후손 관계를 신속하게 설정할 수 있는 방식으로 레이블링된다. 그러나 이러한 기법은 순서에 따른 업데이트로 삽입이 발생할 경우 기존 노드에 레이블을 다시 지정하거나 특정 값을 다시 계산해야 하는 단점이 발생한다. 따라서 현재 레이블링 기법들에서는 레이블을 업데이트 하는 비용이 매우 높다. 본 논문에서는 재레이블링 또는 재계산 없이 순서에 민감한 XML 문서의 업데이트를 지원하는 Fast XML 인코딩 기법이라는 새로운 레이블링을 제안한다. 또한 XML 트리의 동일한 위치에서 삭제된 레이블을 재사용하여 레이블의 길이를 제어한다. 제안한 재사용 알고리즘은 삭제된 모든 레이블을 동일한 위치에 삽입할 때 레이블의 길이를 줄일 수 있다. 실험 결과에서 제안된 기법은 순서에 민감한 질의 및 업데이트를 효율적으로 처리할 수 있다.

A Design Technique of Component Framework Based on Framework Reference Model

  • Cho Eun-Sook
    • 한국멀티미디어학회논문지
    • /
    • 제9권6호
    • /
    • pp.750-761
    • /
    • 2006
  • As CBD technologies and researches have been matured, component framework as a larger reuse unit than component is being introduced. Especially issues related with adaptation and integration of components in CBD are being raised as a new research topic. The component framework is given as a solution to resolve these issues. However, current approaches don't suggest a sound and comprehensive reference model and development process applying reference model. In order to develop practical and stable component framework, reference model and concrete guidelines are essential elements. In this paper, we propose a generic reference model integrating existing reference models and a design technique of component framework based on it. Especially, we propose concrete and pragmatic guidelines such as how to design component framework architecture's view and style, how to design commonality and variability of component framework, how to design macro workflows among components, and so on. We believe that the proposed reference model becomes basis for component framework development, and the proposed design technique will support reliable and effective development of the component framework.

  • PDF

Java Beans 기술을 이용한 효과적 공학 교육용 Applet 개발에 관한 연구 (Development of Educationally Effective Engineering Applets using Java Beans Technology)

  • 허원
    • 공학교육연구
    • /
    • 제4권2호
    • /
    • pp.27-34
    • /
    • 2001
  • 효과적 가상 교육 시스템의 구축을 위해서 많은 공학과 자연과학 분야의 가상 교육 시스템은 자바 애플릿을 개발하여 제공한다. 본 논문에서는 이러한 자바 애플릿을 빠르고 효과적으로 개발하기 위해 Java Beans 기술을 사용, 애플릿 개발에 반복적으로 사용되는 기능을 가진 컴포넌트로 개발하였으며 이러한 Java Beans 컴포넌트들을 조합하여 교육 효과를 높일 수 있는 5가지 기본적인 애플릿의 패턴을 제시하였다. 이 개발 환경을 이용하여 전기회로, 전기기기, 공업 수학 등의 공학 과목들의 교육용 애플릿을 개발하는데 효과적으로 사용하고 있으며 개발 애플릿에 대한 개발 시간을 정량적으로 고찰하여 제시하였다.

  • PDF

의료기기용 MedRadio 대역 저전력 저잡음 증폭기 (A MedRadio-Band Low Power Low Noise Amplifier for Medical Devices)

  • 김태종;권구덕
    • 전자공학회논문지
    • /
    • 제53권9호
    • /
    • pp.62-66
    • /
    • 2016
  • 본 논문에서는 의료기기용 MedRadio 대역의 저전력 저잡음 증폭기를 제안한다. 제안한 저잡음 증폭기는 전류 재사용 저항 피드백 증폭기 구조를 채택하여 $g_m$을 증폭시키고 소스 인덕터 없이 입력 매칭을 가능하도록 하였다. 추가적으로 제안한 직렬 저항, 인덕터, 커패시터 입력 매칭 네트워크의 Q-factor를 통해 저잡음 증폭기의 전압 이득을 증가시켜 잡음 지수를 최소화 했다. 로드저항이 없는 구조를 채택하여 낮은 전원 전압으로 전력 소모를 줄였다. 제안한 MedRadio 대역 저전력 저잡음 증폭기는 $0.13{\mu}m$ CMOS 공정을 사용하여 설계하였고, 전원 전압 1 V에서 0.18 mA의 전류를 소모하면서 0.85 dB의 잡음 지수, 30 dB의 전압 이득, -7.9 dBm의 IIP3의 성능을 보인다.

A High Data Rate, High Output Power 60 GHz OOK Modulator in 90 nm CMOS

  • Byeon, Chul Woo;Park, Chul Soon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제17권3호
    • /
    • pp.341-346
    • /
    • 2017
  • In this paper, we present a 60 GHz on-off keying (OOK) modulator in a 90 nm CMOS. The modulator employs a current-reuse technique and a switching modulation for low DC power dissipation, high on/off isolation, and high data rate. The measured gain of the modulator, on/off isolation, and output 1-dB compression point is 9.1 dB, 24.3 dB, and 5.1 dBm, respectively, at 60 GHz. The modulator consumes power consumption of 18 mW, and is capable of handling data rates of 8 Gb/s at bit error rate of less than $10^{-6}$ for $231^{-1}$ PRBS over a distance of 10-cm with an OOK receiver module.