• 제목/요약/키워드: Converter control

검색결과 3,157건 처리시간 0.043초

SWRO-PRO 복합해수담수화 신공정기술의 연구 (The study of a novel SWRO-PRO hybrid desalination technology)

  • 김지숙;여인호;이원일;박태신;박용균
    • 상하수도학회지
    • /
    • 제32권4호
    • /
    • pp.317-324
    • /
    • 2018
  • SWRO-PRO hybrid desalination technology is recently getting more attention especially in large desalination markets such as USA, Middle East, Japan, Singapore, etc. because of its promising potential to recover a considerable amount of osmotic energy from brine (a high-concentration solution of salt, 60,000 - 80,000 mg/L) and also to minimize the impact of the discharged brine into a marine ecosystem. By the research and development of the core technologies of the SWRO-PRO desalination system in a national desalination research project (Global MVP) supported by Ministry of Land, Infrastructure, and Transport (MOLIT) and Korea Agency for Infrastructure Technology Advancement (KAIA), it is anticipated that around 25% of total energy consumption rate (generally 3 to $4kWh/m^3$) of the SWRO desalination can be reduced by recovering the brine's osmotic energy utilizing wastewater treatment effluent as a PRO feed solution and an isobaric pressure exchanger (PX, ERI) as a PRO energy converter. However, there are still several challenges needed to be overcome in order to ultimately commercialize the novel SWRO-PRO process. They include system optimization and integration, development of efficient PRO membrane and module, development of PRO membrane fouling control technology, development of design and operation technology for the system scaling-up, development of diverse business models, and so on. In this paper, the current status and progress of the pilot study of the newly developed SWRO-PRO hybrid desalination technology is discussed.

CPLD를 이용한 Monochrome/color 실시간 변환기 설계 및 구현 (Design and Implementation of CPLD-Based Monochrome to Color Real Time Converter)

  • 윤재무;강웅기;진태석;이장명
    • 전자공학회논문지SC
    • /
    • 제40권6호
    • /
    • pp.78-86
    • /
    • 2003
  • 텍스트 모드에서 흑백 데이터를 컬러 데이터로 변환시킬 때 하드웨어적인 방법을 이용하여 실시간적으로 변환할 수 있는 회로를 설계 및 구현하였다. Color Palette ROM에 화면을 구성하는 모든 페이지에 해당되는 색상 정보를 저장한다. 이 색상 정보는 8비트 단위로 출력이 되며 하위 4비트는 전경색, 상위 4비트는 배경색을 가지도록 지정한다. Address Reduction ROM을 두어 중복되는 어드레스를 배제하여 Color Palette ROM의 용량을 1/16로 감소시킬 수 있도록 하였으며, 다수 개의 D-FF을 두어 어드레스와 데이터 그리고 페이지 정보를 임시로 저장한 후에, Counter를 통해 실시간에 8회의 처리과정을 거친 후 Multiplex에서 전경색과 배경색을 구분하여 컬러 비디오 컨트롤러에 색상 정보를 보내도록 설계하였다. 기존의 흑백 LCD 디스플레이를 사용하고 있는 각종 제어장치 설비를 컬러로 변환함에 있어서 용이한 실시간 인터페이스로 활용될 것이다.

A 12 bit 750 kS/s 0.13 mW Dual-sampling SAR ADC

  • Abbasizadeh, Hamed;Lee, Dong-Soo;Yoo, Sang-Sun;Kim, Joon-Tae;Lee, Kang-Yoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권6호
    • /
    • pp.760-770
    • /
    • 2016
  • A 12-bit 750 kS/s Dual-Sampling Successive Approximation Register Analog-to-Digital Converter (SAR ADC) technique with reduced Capacitive DAC (CDAC) is presented in this paper. By adopting the Adaptive Power Control (APC) technique for the two-stage latched type comparator and using bootstrap switch, power consumption can be reduced and overall system efficiency can be optimized. Bootstrapped switches also are used to enhance the sampling linearity at a high input frequency. The proposed SAR ADC reduces the average switching energy compared with conventional SAR ADC by adopting reduced the Most Significant Bit (MSB) cycling step with Dual-Sampling of the analog signal. This technique holds the signal at both comparator input asymmetrically in sample mode. Therefore, the MSB can be calculated without consuming any switching energy. The prototype SAR ADC was implemented in $0.18-{\mu}m$ CMOS technology and occupies $0.728mm^2$. The measurement results show the proposed ADC achieves an Effective Number-of-Bits (ENOB) of 10.73 at a sampling frequency of 750 kS/s and clock frequency of 25 MHz. It consumes only 0.13 mW from a 5.0-V supply and achieves the INL and DNL of +2.78/-2.45 LSB and +0.36/-0.73 LSB respectively, SINAD of 66.35 dB, and a Figures-of-Merit (FoM) of a 102 fJ/conversion-step.

A Calculation Method for the Nonlinear Crowbar Circuit of DFIG Wind Generation based on Frequency Domain Analysis

  • Luo, Hao;Lin, Mingyao;Cao, Yang;Guo, Wei;Hao, Li;Wang, Peng
    • Journal of Power Electronics
    • /
    • 제16권5호
    • /
    • pp.1884-1893
    • /
    • 2016
  • The ride-through control of a doubly-fed induction generator (DFIG) for the voltage sags on wind farms utilizing crowbar circuits by which the rotor side converter (RSC) is disabled has being reported in many literatures. An analysis and calculation of the transient current when the RSC is switched off are of significance for carrying out the low voltage ride through (LVRT) of a DFIG. The mathematical derivation is highlighted in this paper. The zero-state and zero-input responses of the transient current in the frequency domain through a Laplace transformation are investigated, and the transient components in the time domain are achieved. With the characteristics worked out from the linear resolving without modeling simplification, the selection of the resistance in the linear crowbar circuit and the value conversion from a linear circuit to a nonlinear one is proposed to setup the attenuation rate. In terms of grid code requirements, the theoretical analysis for the time constant of the transient components attenuation insures the controllability when the excitation of the RSC is resumed and it guarantees the reserved time for the response of the reactive power compensation. Simulations are executed in MATLAB/SIMPOWER and experiments are carried out to validate the theoretical analysis. They indicate that the calculation method is effective for selection of the resistance in a crowbar circuit for LVRT operations.

3상 Z-소스 하이브리드 능동전력필터 시스템 (Three-Phase Z-Source Hybrid Active Power Filter System)

  • 임영철;김재현;정영국
    • 전력전자학회논문지
    • /
    • 제15권1호
    • /
    • pp.75-85
    • /
    • 2010
  • 본 연구에서는 비선형 부하에서 발생되는 기본파 무효전력 및 고조파를 보상하기 위한 종전의 전압형 및 전류형 PWM 능동전력필터를 대체 할 수 있는 Z-소스 인버터 토폴로지의 하이브리드 능동전력필터에 대하여 고찰하였다. Z-소스 토폴로지의 능동전력필터의 보상 DC전원으로는 PEMFC가 사용되며, Z-소스 인버터의 shoot-through 듀티비의 조절에 의하여 낮은 연료전지의 전압을 높은 보상 전압으로 부스트 한다. 제안된 시스템은 병렬형 Z-소스 능동전력필터와 7차 고조파 (420Hz) 동조 필터로 구성되며, 이 구성에 의하여 Z-소스 능동전력필터의 스위치 디바이스의 전압 스트레스는 감소된다. 제안된 Z-소스 하이브리드 능동전력필터의 보상 알고리즘으로는 전류 동기 검출법이 사용되었다. 3상 220V/60Hz, 25A급 비선형 다이오드 부하 조건하에서 PSIM 시뮬레이션을 수행하였으며, 정상상태 및 과도상태에서의 제안된 시스템의 보상 성능을 파악하였다.

GPS 수신 시스템에서 디지탈 지연동기 루프 회로 설계 및 분석 (The Circuit Design and Analysis of the Digital Delay-Lock Loop in GPS Receiver System)

  • 금홍식;정은택;이상곤;권태환;유흥균
    • 한국통신학회논문지
    • /
    • 제19권8호
    • /
    • pp.1464-1474
    • /
    • 1994
  • GPS(Global Positional System)는 인공위성을 이용하여 언제, 어디서나 자신의 위치를 정확히 측정할 수 있는 항법 시스템이다. 본 논문에서는 이 GPS 신호에서 항법 데이터를 복원하는 수신기의 지연동기 루프를 이론적으로 해석하고, 디지털 로직으로 설계하였다. 또한 동기과정의 논리동작을 분석하였다. 설계한 시스템은 수신된 C/A(coarse/acquisition) 코드와 수신기에서 발생된 C/A 코드와의 상관값을 구하는 상관기, 선택된 위성의 C/A 코드를 발생시키는 C/A코드 발생기, 그리고 C/A코드의 위상과 클럭속도를 조절할 수 있도록 C/A 코드 발생기의 클럭을 만드는 직접 디지탈 클럭 발생기로 구성된다. 제안한 디지탈 지연동기루프 시스템을 해석한 결과, 시스템 입력 신호전력이 -113.98dB이상이면 시스템이 90%이상의 검파 능력을 갖음을 확인하였다. 디지탈동기루프이 입력신호 즉, A/D 컴버터 전단의 입력신호 크기에 따라 디지탈 동기 루프의 성능 그래프와 문턱전압의 크기에 따른 성능분석의 그래프를 시뮬레이션을 통하여 분석하였다. 그리고 설계된 디지탈 지연동기루프를 로직 시뮬레이션한 결과, GPS 항법 데이타를 정확히 복원함을 확인하였다. 개선됨을 알 수 있었다.

  • PDF

Synthetic Jet 마이크로 에어펌프의 개발 (Development of Synthetic Jet Micro Air Pump)

  • 최종필;김광수;서영호;구보성;장재혁;김병희
    • 소성∙가공
    • /
    • 제17권8호
    • /
    • pp.594-599
    • /
    • 2008
  • This paper presents a micro air pump based on the synthetic jet to supply reactant at the cathode side for micro fuel cells. The synthetic jet is a zero mass flux device that converts electrical energy into the momentum. The synthetic jet actuation is usually generated by a traditional PZT-driven actuator, which consists of a small cylindrical cavity, orifices and PZT diaphragms. Therefore, it is very important that the design parameters are optimized because of the simple configuration. To design the synthetic jet micro air pump, a numerical analysis has been conducted for flow characteristics with respect to various geometries. From results of numerical analysis, the micro air pump has been fabricated by the PDMS replication process. The most important design factors of the micro air pump in micro fuel cells are the small size and low power consumption. To satisfy the design targets, we used SP4423 micro chip that is high voltage output DC-AC converter to control the PZT. The SP4423 micro chips can operate from $2.2{\sim}6V$ power supply(or battery) and is capable of supplying up to 200V signals. So it is possible to make small size controller and low power consumption under 0.1W. The size of micro air pump was $16{\times}13{\times}3mm^3$ and the performance test was conducted. With a voltage of 3V at 800Hz, the air pump's flow rate was 2.4cc/min and its power consumption was only 0.15W.

유기전압비를 이용한 디지털형 변압기 보호계전기 개발 및 성능시험에 관한 연구 (A Study on The Development and Function Test of Digital Transformer Protection Relay Using The Induced Voltage)

  • 정성교;이재경;김한도;최대길;강용철;강상희
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 추계학술대회 논문집 전력기술부문
    • /
    • pp.216-218
    • /
    • 2001
  • The transformer role is very important in power system operation and control; also its price is very expensive. Therefore many kinds of the efforts for transformer protection have been executed. So for as, current differential relay(87) has been mainly used for transformer protection. But current differential relaying method has several troubles as followings. Differential current can be occurred by transformers inrush current between winding1 and winding2 of transformer when transformer is initially energized. Also harmonic restrained element used in current differential relaying method is one of the causes of relays mal-operation because recently harmonics in power system gradually increase by power switching devices(SVC, FACTS, DSC, etc). Therefore many kinds of effort have been executed to solve the trouble of current differential relay and one of them is method using ratio of increment of flux linkages(RIFL) of the primary and secondary windings. This paper introduces a novel protective relay for power transformers using RIFL of the primary and secondary windings. Novel protective relay successfully discriminates between transformer internal faults and normal operation conditions including inrush and this paper includes real time test results using RTDS(Real Time Digital Simulator) for novel protective relay. A novel protective relay was designed using the TMS320C32 digital signal processor and consisted of DSP module. A/D converter module, DI/DO module, MMI interface module and LCD display module and developed by Xelpower co., Ltd.

  • PDF

Ku-대역 광대역 디지탈 위성방송용 저 잡음하향변환기 개발 (Implementation of Wideband Low Noise Down-Converter for Ku-Band Digital Satellite Broadcasting)

  • 홍도형;이경보;이영철
    • 한국전자파학회논문지
    • /
    • 제27권2호
    • /
    • pp.115-122
    • /
    • 2016
  • 본 논문에서는 디지털 위성방송을 수신하기 위하여 Ku-대역 광대역 하향변환기를 설계하였다. 설계된 저 잡음 하향변환기는 잡음 정합에 의한 3단 저 잡음 증폭회로와 10.7~12.75 GHz의 입력신호를 VCO-PLL에 의한 저 위상잡음을 나타내는 4개의 국부발진주파수(9.75, 10, 10.75 및 11.3 GHz)를 형성하고, 디지털 제어에 의하여 4-대역의 IF 주파수 채널을 선택할 수 있도록 설계하였다. 개발한 저 잡음 하향 변환기의 전체 변환이득 64 dB, 저 잡음 증폭기의 잡음지수는 0.7 dB, 출력신호의 P1dB는 15 dBm, band 1 반송주파수 9.75 GHz에서 위상잡음은 -85 dBc@10 kHz를 나타내었다. 설계한 광대역 디지털 위성방송용 하향변환기(LNB)는 국제적으로 이동하는 선박 등의 위성방송용으로 사용가능하다.

FPGA를 이용한 100 kHz 스위칭 주파수의 3상 3-level과 2-level의 SVPWM의 구현 (Three-phase 3-level and 2-level SVPWM Implementation with 100 kHz Switching Frequency using FPGA)

  • 문경록;이동명
    • 전기전자학회논문지
    • /
    • 제24권1호
    • /
    • pp.19-24
    • /
    • 2020
  • 본 논문은 FPGA의 언어 중 하나인 Verilog HDL을 사용한 100 kHz 스위칭의 3-레벨, 2-레벨 SVPWM 기법을 구현에 대한 것이다. 인버터에 주로 사용되는 IGBT소자의 경우 주로 20 kHz 근방에서 스위칭 주파수를 가진다. 최근 차세대 전력 반도체 소자의 연구 개발로 100 kHz 이상의 스위칭을 구현하여 전력변환기를 소형화하고, 고조파의 주입에 따른 여러 가지 새로운 알고리즘의 적용이 가능하게 되었다. IGBT를 이용하는 기존의 시스템에서는 DSP를 이용한 제어가 이루어지는 것이 통상적이나, 100 kHz 스위칭을 위한 제어기 구성으로는 FPGA를 이용한 제어기의 적용이 요구된다. 따라서 본 논문에서는 FPGA를 사용하여 2-레벨 인버터와 3-레벨 인버터에 적용되는 SVPWM의 이론과 FPGA 구현에 대하여 설명하고 SVPWM의 출력 파형을 통해 구현 성능을 확인한다. 한편, 본 논문에서는 3-레벨 인버터에서 SVPWM 구현 시 기존의 방식에서 반송파 2개를 사용하는 방법을 대신하여 반송파 1개만을 사용하는 기법으로 3-레벨 SVPWM을 구현한다.