• 제목/요약/키워드: Compensation Circuit

검색결과 445건 처리시간 0.026초

PWM/PFM 모드를 이용한 모바일용 벅 변환기 설계 (Design of the DC-DC Buck Converter for Mobile Application Using PWM/PFM Mode)

  • 박리민;정학진;유태경;윤광섭
    • 한국통신학회논문지
    • /
    • 제35권11B호
    • /
    • pp.1667-1675
    • /
    • 2010
  • 본 논문에서는 무선 휴대 장치의 전력공급을 위해 적용 가능한 고효율 PWM/PFM 모드 DC-DC벅 변환기를 제안한다. 휴대성 확보를 위한 간소화된 보상회로를 사용하고, 휴대장치의 대기 모드 및 저부하에서 높은 효율을 갖도록 설계하였다. 휴대 장치 동작 시간의 대부분을 차지하는 대기모드(저부하: 60mA이하) 및 저부하에서의 고효율 동작을 해서 PFM 동작 모드의 제어를 위해서 상대머신을 설계하였다. 칩 측정 결과 동작모드별로 PWM은 93%, PFM은 92.3%의 최대효율을 확인하였다. 측정된 출력 리플전압은 10mV 이하로 나타났다. 제안된 벅 변환기는 $0.35{\mu}m$ CMOS 공정으로 제작하였으며, 3.3V ~ 2.5V의 입력전압을 받아서 1.8V의 전압을 출력하였다.

WCDMA 통신용 I-Q 채널 12비트 1GS/s CMOS DAC (I-Q Channel 12bit 1GS/s CMOS DAC for WCDMA)

  • 서성욱;신선화;주찬양;김수재;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제45권1호
    • /
    • pp.56-63
    • /
    • 2008
  • 본 논문에서는 WCDMA 통신용 송신기에 적용 가능한 12비트 1GS/s 전류구동 방식의 혼합형 DAC를 설계하였다. 제안된 DAC는 혼합형 구조로써 하위 4비트는 이진 가중치 구조, 중간비트와 상위비트는 4비트 온도계 디코더 구조로 12비트를 구성하였다. 제안된 DAC는 혼합형 구조에서 발생되는 지연시간에 따른 성능 저하를 개선하기 위해 지연시간보정 회로를 사용하였다. 지연시간보정 회로는 위상주파수 검출기, 전하펌프, 제어회로로 구성되어 이진 가중치 구조와 온도계 디코더 구조에서 발생하는 지연시간을 감소시킨다. 제안한 DAC는 CMOS $0.18{\mu}m$ 1-poly 6-metal n-well 공정을 사용하여 제작되었고 측정된 INL/DNL은 ${\pm}0.93LS/$ 0.62LSB 이하로 나타났다. 입력 주파수 1MHz에서 SFDR은 약 60dB로 측정되었고 SNDR은 51dB로 측정되었다. 단일 DAC의 전력소모는 46.2mW로 나타났다.

A New AMOLED Pixel Circuit Employing a-Si:H TFTs for High Aperture Ratio

  • Shin, Hee-Sun;Lee, Jae-Hoon;Jung, Sang-Hoon;Kim, Chang-Yeon;Han, Min-Koo
    • Journal of Information Display
    • /
    • 제6권2호
    • /
    • pp.12-15
    • /
    • 2005
  • We propose a new pixel design for active matrix organic light emitting diode (AM-OLED) displays using hydrogenated amorphous silicon thin-film transistors (a-Si:H TFTs). The pixel circuit is composed of five TFTs and one capacitor, and employs only one additional control signal line. It is verified by SPICE simulation results that the proposed pixel compensates the threshold voltage shift of the a-Si:H TFTs and OLED.

공정, 전압, 온도 보상 회로를 이용한 On-Chip CMOS Oscillator (On-Chip CMOS Oscillator using PVT Compensated Circuit)

  • 한도희;권익진
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.593-594
    • /
    • 2008
  • In this article, process voltage temperature (PVT) compensated on-chip oscillator is implemented by using proportional to absolute temperature (PTAT) circuit and process compensator. Process compensator circuit based on current subtracter and PTAT circuit are proposed for compensation of oscillation frequency to cope with process variation and temperature variation. All circuit can operate in the range of $3.5{\sim}5\;V$ supply voltage. It can be applied to PVT insensitive low frequency clock reference generator.

  • PDF

온도보상된 유전체공진기 필터를 이용한 10Gbit/s 클럭추출회로 (10 Gbit/s Timing recovery circuit using temperature compensated dielectric resonantor filter)

  • 송재호;유태환;박문수
    • 전자공학회논문지A
    • /
    • 제33A권4호
    • /
    • pp.78-83
    • /
    • 1996
  • A timing recovery circuit of 10 Gbit/s optical receiver is described. The circuit consists of a passive NRZ-to-PRZ circuit, a dielectric resonator filter (DRF) and a narrow band amplifier, which for the first time adopted a temperature compensation technique using the tempareature characteristics of DR. The experimental results showed an output clock phase variation of less than ${\pm}$6 degree over the operating temperature range form 0$^{\circ}C$ to 75$^{\circ}C$ and measured maximum rms jitters of less than 2 phs with the resonance detunings of up to ${\pm}$10 MHz. These experimental results show that the circuit is a suitable for 10 Gbit/s lightwave transmission system.

  • PDF

High Performance and Low Cost Single Switch Current-fed Energy Recovery Circuits for AC Plasma Display Panels

  • Han Sang-Kyoo;Youn Myung-Joong
    • Journal of Power Electronics
    • /
    • 제6권3호
    • /
    • pp.253-263
    • /
    • 2006
  • A high performance and low cost single switch current fed energy recovery circuit (ERC) for an alternating current (AC) plasma display panel (PDP) is proposed. Since it is composed of only one power switch compared with the conventional circuit consisting of four power switches and two large energy recovery capacitors, the ERC features a simpler structure and lower cost. Furthermore, since all power switches can be switched under soft switching operating conditions, the proposed circuit has desirable merits such as increased reliability and low switching loss. Specifically, there are no serious voltage notches across the PDP with the aid of gas discharge current compensation, which can greatly reduce the current stress of all inverter switches, and provide those switches with the turn on timing margin. To confirm the validity of proposed circuit, its operation and performance were verified on a prototype for 7-inch test PDP.

전압 강하 변환기용 CMOS 구동 회로 (A CMOS Voltage Driver for Voltage Down Converter)

  • 임신일;서연곤
    • 한국통신학회논문지
    • /
    • 제25권5B호
    • /
    • pp.974-984
    • /
    • 2000
  • 전압 강하 변환기의 구동 회로를 제안하였다. 구동 회로의 load regulation 특성을 개선하기 위하여 적응 바이어스(adaptive biasing) 개념을 제안하였고 이 개념을 도입한 NMOS 구동 회로를 설계하였다. 적응 바이어스 전류 구동 개념이 적용된 NMOS 구동 회로는 구동단에서의 밀러(Miller) 효과가 없으므로 위상 여유가 크고 안정된 주파수 특성을 보여주고 있다. NMOS 구동단은 같은 구동 전류를 흘려줄 경우 PMOS 구동단에 비해 훨씬 적은 트랜지스터 크기 비로 설계 제작이 가능하므로 칩 면적을 크게 줄일 수 있으며 PMOS 구동단에서의 같은 보상 커패시터나 보상 추로 회로가 없다. 제안된 회로는 0.8 $\mu\textrm{m}$ CMOS 공정 기술을 이용하여 구현되었으며 설계가 간단하고, 대기 전력(quiescent power)이 60 ㎼로 측정되었다. 전체 크기는 150 $\mu\textrm{m}$$\times$ 360 $\mu\textrm{m}$이고 100$\mu\textrm{A}$부터 50 ㎃ 까지의 구동 전류 변화 조건하에서 5.6 ㎷의 load regulation 값을 얻었다.

  • PDF

Driving technologies for AMOLEDs

  • Matsueda, Yojiro;Kim, Hong-Kwon;Chung, Ho-Kyoon
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2006년도 6th International Meeting on Information Display
    • /
    • pp.393-398
    • /
    • 2006
  • This paper classifies driving technologies for AMOLEDs by the driving TFT conditions in pixels. A saturation region operation type driving TFT circuit provides good stability of OLED because of constant current drive. However, complicated compensation circuits are necessary to avoid effect of the TFT characteristics deviation. On the other hand, a linear region operation type driving TFT circuit provides better uniformity of the display image and lower power consumption. However, the stability of OLED is critical because of constant voltage drive.

  • PDF

SMALL-SIGNAL MODEL FOR A CONTROLLED ON-TIME BOOST POWER FACTOR CORRECTION CIRCUIT

  • Kang, Yonghan;Choi, Byungcho
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 1998년도 Proceedings ICPE 98 1998 International Conference on Power Electronics
    • /
    • pp.642-647
    • /
    • 1998
  • A new small-signal model for the controlled on-time boost power factor correction (PFC) circuit is presented. The proposed small-signal model is valid up to high frequencies over lKHz. The model can be used in designing the voltage feedback compensation of PFC circuits, the control bandwidth of which is maximized with auxiliary means of removing the low-frequency ripple from the output. The accuracy of the model is confirmed by a 200W experimental hardware

  • PDF

고전압 연산 증폭기의 설계 및 구현 (Design and Realization of High Voltage Operational Amplifier)

  • 김기은;정해용;조재한;박종식
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 합동 추계학술대회 논문집 정보 및 제어부문
    • /
    • pp.517-520
    • /
    • 2002
  • This paper has been studied Operational Amplification Circuit that has high power specification of 90 W is designed. In the input differential amplifier stage, the current source for circuit bias is designed to protect device from high voltage source. the criving state has the voltage gain more than input differential stage. With temperature compensation design, output stage works stable in different to temperature.

  • PDF