• 제목/요약/키워드: Compensation Circuit

검색결과 442건 처리시간 0.027초

Improvement of Output Linearity of Matrix Converters with a General R-C Commutation Circuit

  • Choi, Nam-Sup;Li, Yulong;Han, Byung-Moon;Nho, Eui-Cheol;Ko, Jong-Sun
    • Journal of Power Electronics
    • /
    • 제9권2호
    • /
    • pp.232-242
    • /
    • 2009
  • In this paper, a matrix converter with improved low frequency output performance is proposed by achieving a one-step commutation owing to a general commutation circuit applicable to n-phase to m-phase matrix converters. The commutation circuit consists of simple resister and capacitor components, leading to a very stable, reliable and robust operation. Also, it requires no extra sensing information to achieve commutation, allowing for a one-step commutation like a conventional dead time commutation. With the dead time commutation strategy applied, the distortion caused by commutation delay is analyzed and compensated, therefore leading to better output linear behavior. In this paper, detailed commutation procedures of the R-C commutation circuit are analyzed. A selection of specific semiconductor switches and commutation circuit components is also provided. Finally, the effectiveness of the proposed commutation method is verified through a two-phase to single-phase matrix converter and the feasibility of the compensation approach is shown by an open loop space vector modulated three-phase matrix converter with a passive load.

홀드 업 타임 보상회로를 가진 IT 기기용 Front-end PSFB DC/DC 컨버터 (Phase-Shifted Full Bridge(PSFB) DC/DC Converter with a Hold-up Time Compensation Circuit for Information Technology (IT) Devices)

  • 이강현
    • 전력전자학회논문지
    • /
    • 제18권5호
    • /
    • pp.501-506
    • /
    • 2013
  • A hold-up time compensation circuit is proposed to get high efficiency of the front-end phase-shifted full bridge DC/DC converter. The proposed circuit can make the phase-shifted full bridge front-end DC/DC converter built with 0.5 duty ratio so that the conduction loss of the primary side and voltage stress across rectifier in the secondary side are reduced and the higher efficiency can be obtained. Furthermore, the requirement of an output filter significantly can diminish due to the perfect filtered waveform. A 12V/100A prototype has been made and experimental results are given to verify the theoretic analysis and detailed features.

USN응용과 범용목적에 적용가능한 센서 신호처리기 (Sensor signal processing device for USN application and general purpose)

  • 박찬원;김일환;전삼석
    • 센서학회지
    • /
    • 제19권3호
    • /
    • pp.230-237
    • /
    • 2010
  • In sensor signal conditioning and processing, offset and drift characteristics of an operational amplifier are an important factor when the amplifier is used for a precise sensor signal amplifier. In order to use it in high accuracy, an expensive trimming or a complex compensation circuit is required. This paper presents the improved sensor signal conditioning and processing device for ubiquitous sensor network(USN) application or general purpose by developing a hardware of the circuit for reducing the offset voltage and drift characteristics, and a software for its control and sensor signal processing. We realize better offset voltage and drift characteristics of the signal conditioning circuit using low cost operational amplifiers. The experimental results show that this technique is effective in improving the performance of the sensor signal processing device.

n-채널 OLED 구동 박막 트랜지스터의 문턱전압 변동을 보상할 수 있는 OLED 화소회로 (An OLED Pixel Circuit Compensating Threshold Voltage Variation of n-channel OLED·Driving TFT)

  • 정훈주
    • 한국정보전자통신기술학회논문지
    • /
    • 제15권3호
    • /
    • pp.205-210
    • /
    • 2022
  • 본 논문은 OLED 구동 박막 트랜지스터의 문턱전압 변동에 의한 AMOLED 디스플레이의 휘도 불균일도를 개선하기 위해 n-채널 박막 트랜지스터만을 사용한 새로운 OLED 화소회로를 제안하였다. 제안한 OLED 화소회로는 6개의 n-채널 박막 트랜지스터와 2개의 커패시터로 구성하였다. 제안한 OLED 화소회로의 동작은 커패시터 초기화 구간, OLED 구동 박막 트랜지스터의 문턱전압을 감지하는 구간, 영상 데이터 전압 기입 구간 및 OLED 발광 구간으로 구성되어 있다. SmartSpice 시뮬레이션 결과, OLED·구동 박막 트랜지스터의 문턱전압이 1.5±0.3 V 변동 시 제안한 OLED 화소회로는 OLED 전류 1 nA에서 최대 전류 오차가 5.18 %이고 OLED 음극 전압이 0.1 V 상승 시 제안한 OLED 화소회로가 기존 OLED 화소회로보다 OLED·전류 변화가 매우 적었다. 그러므로, 기존 OLED 화소회로보다 제안한 화소회로가 문턱전압 변동 및 OLED 음극 전압 상승에 뛰어난 보상 특성을 가진다는 것을 확인하였다.

온칩 시동회로를 갖는 CMOS DC-DC 벅 변환기 설계 (Design of monolithic DC-DC Buck converter with on chip soft-start circuit)

  • 박승찬;임동균;이상민;윤광섭
    • 한국통신학회논문지
    • /
    • 제34권7A호
    • /
    • pp.568-573
    • /
    • 2009
  • 본 논문에서 0.13um CMOS 공정으로 설계된 배터리 기반 휴대용 통신 시스템 구동용의 온칩 시동회로를 갖는 스텝다운 CMOS DC-DC 변환기를 제안하였다. 1MHz의 스위칭 주파수를 기반으로 설계된 벅 변환기에는 온칩 시동회로와 커패시터 멀티플라이어 기법을 이용한 보상회로를 포함시켰다. 칩 측정 결과 2.5V ${\sim}$3.3V의 입력 전압을 1.2V로 강압시키는데 최대 87.2%의 효율을 갖는다. 최대 부하 전류, 출력 전류 리플 및 전압 리플은 각각 500mA, 25mA, 24mV 이다.

피드포워드 보상회로를 이용한 광대역 광송신기 (Broadband Optical Transmitter using Feedforward Compensation Circuit)

  • 윤영설;이준재;문연태;김도균;최영완
    • 대한전자공학회논문지SD
    • /
    • 제44권4호
    • /
    • pp.1-9
    • /
    • 2007
  • 아날로그 광전송 시스템의 성능평가에 있어 광송신기의 선형성은 매우 중요한 파라미터이다. 본 논문에서는 피드포워드 보상회로를 적용한 광송신기에서 180도 하이브리드 커플러를 사용하여 위상천이기의 좁은 주파수 반응으로 인해 제한되었던 보상 대역폭을 확장한 새로운 방식의 광대역 아날로그 광송신기 특성에 대해 보고한다. 3차 혼변조 왜곡신호의 크기가 10 dB 이상 감소되는 보상 대역폭이 1.6 GHz를 중심으로 약 200 MHz 까지 확장됨을 확인하였다. 보상기법을 적용한 회로의 대역폭 측정은 네트워크 분석기를 활용하여 효율적으로 수행하였으며, 측정결과를 통해 그 효용성을 입증하였다. 디지털용으로 사용되는 저가의 레이저 다이오드를 사용하여 SFDR (Spurious-Free Dynamic Range)이 약 6 dB/Hz 개선됨을 실험적으로 확인하여 본 연구의 유효성을 검증하였다.

곡률보상 기능을 갖는 0.35㎛ CMOS 저전압 기준전류/전압 발생회로 (0.35㎛ CMOS Low-Voltage Current/Voltage Reference Circuits with Curvature Compensation)

  • 박은영;최범관;양희준;윤은정;유종근
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.527-530
    • /
    • 2016
  • 본 논문에서는 $0.35-{\mu}m$ standard CMOS 공정에서 낮은 전력을 소모하면서 낮은 전원전압에서 동작하는 곡률보상 기능을 갖는 기준전류/전압 발생 회로를 제안한다. 제안된 회로는 weak-inversion 영역에서 동작하는 MOS 트랜지스터들을 사용함으로써 1V 이하 전원전압에서 동작할 수 있다. 시뮬레이션 결과는 제안되는 곡률보상 기술을 사용하여 기존의 곡률보상 기능이 없는 BGR 회로들처럼 종 모양이 아닌 사인 곡선과 같은 모양을 나타내 작은 TC 값을 보여준다. 제안된 회로들은 모두 0.9V의 전원전압에서 동작한다. 먼저, 기준전압 발생 회로는 176nW 전력을 소모하며, 온도 계수는 $26.4ppm/^{\circ}C$이다. 기준전류 발생 회로는 194.3nW 전력을 소모하며, 온도 계수는 $13.3ppm/^{\circ}C$이다.

  • PDF

Transition Control of Standby and Operation Modes of Wireless Charging System for Inspection Robots

  • Liu, Han;Tan, Linlin;Huang, Xueliang;Czarkowski, Dariusz
    • Journal of Power Electronics
    • /
    • 제19권3호
    • /
    • pp.691-701
    • /
    • 2019
  • To solve the problems in the contact charging of inspection robots, a wireless charging system for inspection robots and a control strategy are introduced in this paper. Circuit models of a wireless power system with a compound compensation circuit and a three-phase Class-D resonant inverter are set up based on circuit theory. An output voltage control method based on the equal spread regulation of the phase difference between adjacent phases and the parameter correction method in the primary compound compensation circuit are proposed. The dynamic characteristics of the key parameters varying with the secondary coil position are obtained to further investigate the adaptive location scheme during the access and exit processes of moving robots. Combining the output voltage control method and the adaptive location scheme, a transition control strategy for the standby and operation modes of the wireless charging systems for inspection robots is put forward to realize the system characteristics including the low standby power in the standby mode and the high receiving power in the operation mode. Finally, experiments are designed and conducted to verify the correctness of the theoretical research.

가변 특성을 갖는 디지털 TV 휘도신호 처리용 디지털 필터 설계 (Design of a digital filter with variable characteristics for a luminance signal processing of digirtal TV)

  • 왕종현;이해정;유영갑;조경록
    • 한국통신학회논문지
    • /
    • 제21권1호
    • /
    • pp.67-79
    • /
    • 1996
  • This paper presents a composite luminance signal processing system for NTSC, PAL and SECAM standards. Eaxh of the three standards employs its own specifications of subcarmier bandwidth and luminance signal waveform. The proposed system, compatible to the specifications of the three standard and B/W TV, implements variable freqneucy characteristics by controlling filter coefficients. The major features of the system are a luminance/chroma separation unit and an aperture compensation unit. The luminance/chroma separation unit employes a notch filter selection a trap freqneyc to atenuate unwanted color signals in luminance signal bands. The aperture compensation unit comprises two subunits, to provide clear color definition for each of the three standards: a primary compensation circuit and a variable compensation circuits. The proposed system yields a 40 dB gain from the chroma/luminance separation and a 10 dB gain from the aperture compensation unit.

  • PDF

온칩된 커패시터 채배기법 적용 보상회로를 갖는 DC to DC 벅 변환기 설계 (Design of a Step-Down DC-DC converter with On-chip Capacitor multiplyed Compensation circuit)

  • 박승찬;임동균;윤광섭
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.537-538
    • /
    • 2008
  • A step-down DC-DC converter with On-chip Compensation for battery-operated portable electronic devices which are designed in 0.18um CMOS standard process. In an effort to improve low load efficiency, this paper proposes the PFM (Pulse Frequency modulation) voltage mode 1MHz switching frequency step-down DC-DC converter with on-chip compensation. Capacitor multiplier method can minimize error amplifier compensation block size by 20%. It allows the compensation block of DC-DC converter be easily integrated on a chip and occupy less layout area. But capacitor multiplier operation reduces DC-DC converter efficiency. As a result, this converter shows maximum efficiency over 87% for the output voltage of 1.8V (input voltage : 3.3V), maximum load current 500mA, and 0.14% output ripple voltage. The total core chip area is $mm^2$.

  • PDF