• 제목/요약/키워드: Chemical-mechanical polishing

검색결과 499건 처리시간 0.024초

극한 환경 MEMS용 옴익 접촉을 위한 다결정 3C-SiC 박막의 표면 처리 효과 (Effect of Surface Treatments of Polycrystalline 3C-SiC Thin Films on Ohmic Contact for Extreme Environment MEMS Applications)

  • 정귀상;온창민
    • 한국전기전자재료학회논문지
    • /
    • 제20권3호
    • /
    • pp.234-239
    • /
    • 2007
  • This paper describes the TiW ohmic contact characteristics under the surface treatment of the polycrystalline 3C-SiC thin film grown on $SiO_2/Si(100)$ wafers by APCVD. The poly 3C-SiC surface was polished by using CMP(chemical mechanical polishing) process and then oxidized by wet-oxidation process, and finally removed SiC oxide layers. A TiW thin film as a metalization process was deposited on the surface treated poly 3C-SiC layer and was annealed through a RTA(rapid thermal annealing) process. TiW/poly 3C-SiC was investigated to get mechanical, physical, and electrical characteristics using SEM, XRD, XPS, AFM, optical microscope, I-V characteristic, and four-point probe, respectively. Contact resistivity of the surface treated 3C-SiC was measured as the lowest $1.2{\times}10^{-5}{\Omega}cm^2$ at $900^{\circ}C$ for 45 sec. Therefore, the surface treatments of poly 3C-SiC are necessary to get better contact resistance for extreme environment MEMS applications.

Study of Via-Typed Air-Gap for Logic Devices Applications below 45 nm Node

  • Kim, Sang-Yong;Kim, Il-Soo;Jeong, Woo-Yang
    • Transactions on Electrical and Electronic Materials
    • /
    • 제12권4호
    • /
    • pp.131-134
    • /
    • 2011
  • Back-end-of-line using ultra low-k (ULK; k < 2.5) has been required to reduce resistive capacitance beyond 45 nmtechnologies, because micro-processing units need higher speed and density. There are two strategies to manufacture ULK inter-layer dielectric (ILD) materials using an air-gap (k = 1). The former ULK and calcinations of ILD degrade the mechanical strength and induce a high cost due to the complication of following process, such as chemical mechanical polishing and deposition of the barrier metal. In contrast, the air-gap based low-k ILD with a relatively higher density has been researched on the trench-type with activity, but it has limited application to high density devices due to its high air-gap into the next metal layer. The height of air-gap into the next metal layer was reduced by changing to the via-typed air-gap, up to about 50% compared to that of the trench-typed air-gap. The controllable ULK was easily fabricated using the via-typed air-gap. It is thought that the via-type air-gap made the better design margin like via-patterning in the area with the dense and narrow lines.

이종접합 박막태양전지 흡광층 CdTe 박막의 화학적기계적연마 특성 연구 (Study on chemical mechanical polishing characteristics of CdTe thin film absorption-layer for heterojunction thin film solar cell)

  • 박주선;임채현;류승한;김남훈;이우선
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 춘계학술대회 논문집
    • /
    • pp.49-49
    • /
    • 2009
  • 최근 범세계적인 그린에너지 정책에 관련해 화석연료를 대체할 수 있는 수소, 풍력, 태양광 등의 대체 에너지에 대한 관심이 고조되고 있다. 이러한 여러 대체에너지 중에서도 태양광을 전기에너지로 변환하는 태양전지에 관한 연구가 집중되고 있다. 태양전지는 구조적으로 단순하고 제조 공정도 비교적 간단하지만, 보다 널리 보급되기 위해서는 경제성 향상이라는 문제점을 해결해야 한다. 이를 위해서는 기존의 실리콘 태양전지를 대체할 수 있는 신물질에 대한 연구가 필요하며, 그 중에서도 반도체 기술을 이용한 박막형 태양전지는 기존의 실리콘 태양 전지가 가지고 있는 고비용이라는 문제점을 극복할 수 있을 것으로 기대를 모으고 있다. 박막형 태양전지의 박막 재료로는 CIGS, CdTe 등이 연구되어지고 있지만, 아직까지는 기존의 실리콘 태양전지에 비해 에너지변환효율이 낮은 이유로 인해 실용화가 많이 이루어지지 못하고 있는 것이 사실이다. 이러한 박막형 태양전지의 재료들 중에서도 CdTe는 이종접합 박막형 태양전지에 흡광층으로 사용되는 것으로 상온에서 1.45eV 정도의 밴드갭(band gap) 에너지를 갖는 II-VI족 화합물반도체로써 태양광 스펙트럼과 잘 맞는 이상적인 밴드랩 에너지와 높은 광흡수도 때문에 박막형 태양전지로 가장 주목을 받고 있다. CdTe 박막의 제조 방법으로는 진공증착법(vacuum evaporation), 전착법(electrodeposition), 스퍼터링법(sputtering) 등이 있지만 본 연구에서는 스퍼터링법을 이용하여 박막을 증착하였다. 이상과 같이 증착된 CdTe 박막을 화학적기계적연마(CMP, chemical mechanical polishing) 공정을 적용시킴으로써, 태양전지의 에너지변환효율에 직접적인 영향을 끼칠 수 있는 CdTe 박막의 물리적, 전기적 특성들의 변화를 연구하기 위한 선행 연구를 진행하였다. 특히 본 연구에서는 CdTe 박막의 화학적 기계적 연마 특성을 분석하여 정규화를 통한 모델링을 수행하였다. 또한 화학적기계적연마 공정 전과 후의 표면 특성을 관찰하기 위해 SEM(scanning electron microscopy)과 AFM(atomic forced microscope)를 이용하였으며, 구조적 특성 관찰을 XRD(X-ray diffraction)를 사용하여 실험을 수행하였다.

  • PDF

Application of Solvent Extraction to the Treatment of Industrial Wastes

  • Shibata, Junji;Yamamoto, Hideki
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 The 6th International Symposium of East Asian Resources Recycling Technology
    • /
    • pp.259-263
    • /
    • 2001
  • There are several steps such as slicing, lapping, chemical etching and mechanical polishing in the silicon wafer production process. The chemical etching step is necessary to remove damaged layer caused In the slicing and lapping steps. The typical etching liquor is the acid mixture comprising nitric acid, acetic acid and hydrofluoric acid. At present, the waste acid is treated by a neutralization method with a high alkali cost and balky solid residue. A solvent extraction method is applicable to separate and recover each acid. Acetic acid is first separated from the waste liquor using 2-ethlyhexyl alcohols as an extractant. Then, nitric acid is recovered using TBP(Tri-butyl phosphate) as an extractant. Finally hydrofluoric acid is separated with the TBP solvent extraction. The expected recovered acids in this process are 2㏖/l acetic acid, 6㏖/1 nitric acid and 6㏖/l hydrofluoric acid. The yields of this process are almost 100% for acetic acid and nitric acid. On the other hand, it is important to recover and reuse the metal values contained in various industrial wastes in a viewpoint of environmental preservation. Most of industrial products are made through the processes to separate impurities in raw materials, solid and liquid wastes being necessarily discharged as industrial wastes. Chemical methods such as solvent extraction, ion exchange and membrane, and physical methods such as heavy media separation, magnetic separation and electrostatic separation are considered as the methods for separation and recovery of the metal values from the wastes. Some examples of the application of solvent extraction to the treatment of wastes such as Ni-Co alloy scrap, Sm-Co alloy scrap, fly ash and flue dust, and liquid wastes such as plating solution, the rinse solution, etching solution and pickling solution are introduced.

  • PDF

고집적화 반도체 소자의 CMP 공정에서 Micro-Defect 관한 연굴 (A Study of Micro-defect on chemical Mechanical Polishing(CMP) Process in VLST Circuit)

  • 김상용;이경태;서용진;이우선;정헌상;김창일;장의구
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 하계학술대회 논문집 D
    • /
    • pp.1891-1894
    • /
    • 1999
  • We can classify the scratches after CMP process into micro-scratch and macro-scratches according to the scratch size, scratch intensity and defect map, etc. The micro-scratches on wafer after CMP process are discussed in this paper. From many causes, major factor that influences the formation of micro-scratch is known as particle size distribution of slurry.(1) It is indefinite what size or type of particle can cause micro-scratch on wafer surface, but there is possibility caused by large particle over 1um. The best way for controlling these large particle to inflow is to use the slurry filter on POU(Point of user). But the slurry filter(especially, depth-type filter) has sometimes the problem which makes more sever micro-scratches on wafer surface after CMP. We studied that depth-type slurry filter has what kind of week-points and the number of scratch could be reduced by lowering slurry flow rate and by using high spray bar which sprays DIW on polishing pad with high pressure.

  • PDF

웨이퍼 레벨 3D Integration을 위한 Ti/Cu CMP 공정 연구 (Ti/Cu CMP process for wafer level 3D integration)

  • 김은솔;이민재;김성동;김사라은경
    • 마이크로전자및패키징학회지
    • /
    • 제19권3호
    • /
    • pp.37-41
    • /
    • 2012
  • Cu 본딩을 이용한 웨이퍼 레벨 적층 기술은 고밀도 DRAM 이나 고성능 Logic 소자 적층 또는 이종소자 적층의 핵심 기술로 매우 중요시 되고 있다. Cu 본딩 공정을 최적화하기 위해서는 Cu chemical mechanical polishing(CMP)공정 개발이 필수적이며, 본딩층 평탄화를 위한 중요한 핵심 기술이라 하겠다. 특히 Logic 소자 응용에서는 ultra low-k 유전체와 호환성이 좋은 Ti barrier를 선호하는데, Ti barrier는 전기화학적으로 Cu CMP 슬러리에 영향을 받는 경우가 많다. 본 연구에서는 웨이퍼 레벨 Cu 본딩 기술을 위한 Ti/Cu 배선 구조의 Cu CMP 공정 기술을 연구하였다. 다마싱(damascene) 공정으로 Cu CMP 웨이퍼 시편을 제작하였고, 두 종류의 슬러리를 비교 분석 하였다. Cu 연마율(removal rate)과 슬러리에 대한 $SiO_2$와 Ti barrier의 선택비(selectivity)를 측정하였으며, 라인 폭과 금속 패턴 밀도에 대한 Cu dishing과 oxide erosion을 평가하였다.

Cu-to-Cu 웨이퍼 적층을 위한 Cu CMP 특성 분석 (Development of Cu CMP process for Cu-to-Cu wafer stacking)

  • 송인협;이민재;김성동;김사라은경
    • 마이크로전자및패키징학회지
    • /
    • 제20권4호
    • /
    • pp.81-85
    • /
    • 2013
  • 웨이퍼 적층 기술은 반도체 전 후 공정을 이용한 효과적인 방법으로 향후 3D 적층 시스템의 주도적인 발전방향이라고 할 수 있다. 웨이퍼 레벨 3D 적층 시스템을 제조하기 위해서는 TSV (Through Si Via), 웨이퍼 본딩, 그리고 웨이퍼 thinning의 단위공정 개발 및 웨이퍼 warpage, 열적 기계적 신뢰성, 전력전달, 등 시스템적인 요소에 대한 연구개발이 동시에 진행되어야 한다. 본 연구에서는 웨이퍼 본딩에 가장 중요한 역할을 하는 Cu CMP (chemical mechanical polishing) 공정에 대한 특성 분석을 진행하였다. 8인치 Si 웨이퍼에 다마신 공정으로 Cu 범프 웨이퍼를 제작하였고, Cu CMP 공정과 oxide CMP 공정을 이용하여 본딩 층 평탄화에 미치는 영향을 살펴보았다. CMP 공정 후 Cu dishing은 약 $180{\AA}$이었고, 웨이퍼 표면부터 Cu 범프 표면까지의 최종 높이는 약 $2000{\AA}$이었다.

반도체 작업환경 내 부산물로 생성되는 실리카 입자의 크기, 형상 및 결정 구조 (Size, Shape, and Crystal Structure of Silica Particles Generated as By-products in the Semiconductor Workplace)

  • 최광민;여진희;정명구;김관식;조수헌
    • 한국산업보건학회지
    • /
    • 제25권1호
    • /
    • pp.36-44
    • /
    • 2015
  • Objectives: This study aimed to elucidate the physicochemical properties of silica powder and airborne particles as by-products generated from fabrication processes to reduce unknown risk factors in the semiconductor manufacturing work environment. Materials and Methods: Sampling was conducted at 200 mm and 300 mm semiconductor wafer fabrication facilities. Thirty-two powder and airborne by-product samples, diffusion(10), chemical vapor deposition(10), chemical mechanical polishing(5), clean(5), etch process(2), were collected from inner chamber parts from process and 1st scrubber equipment during maintenance and process operation. The chemical composition, size, shape, and crystal structure of silica by-product particles were determined by using scanning electron microscopy and transmission electron microscopy techniques equipped with energy dispersive spectroscopy, and x-ray diffractometry. Results: All powder and airborne particle samples were composed of oxygen(O) and silicon(Si), which means silica particle. The by-product particles were nearly spherical $SiO_2$ and the particle size ranged 25 nm to $50{\mu}m$, and most of the particles were usually agglomerated within a particle size range from approximately 25 nm to 500 nm. In addition, the crystal structure of the silica powder particles was found to be an amorphous silica. Conclusions: The silica by-product particles generated from the semiconductor manufacturing processes are amorphous $SiO_2$, which is considered a less toxic form. These results should provide useful information for alternative strategies to improve the work environment and workers' health.

Study of Inhibition Characteristics of Slurry Additives in Copper CMP using Force Spectroscopy

  • Lee, Hyo-Sang;Philipossian Ara;Babu Suryadevara V.;Patri Udaya B.;Hong, Young-Ki;Economikos Laertis;Goldstein Michael
    • Transactions on Electrical and Electronic Materials
    • /
    • 제8권1호
    • /
    • pp.5-10
    • /
    • 2007
  • Using a reference slurry, ammonium dodecyl sulfate (ADS), an anionic and environmentally friendly surfactant, was investigated as an alternative to BTA for its inhibition and lubrication characteristics. Results demonstrated that the inhibition efficiency of ADS was superior to that of BTA. Coefficient of friction (COF) was the lowest when the slurry contained ADS. This suggested that adsorbed ADS on the surface provided lubricating action thereby reducing the wear between the contacting surfaces. Temperature results were consistent with the COF and removal rate data. ADS showed the lowest temperature rise again confirming the softening effect of the adsorbed surfactant layer and less energy dissipation due to friction. Spectral analysis of shear force showed that increasing the pad-wafer sliding velocity at constant wafer pressure shifted the high frequency spectral peaks to lower frequencies while increasing the variance of the frictional force. Addition of ADS reduced the fluctuating component of the shear force and the extent of the pre-existing stick-slip phenomena caused by the kinematics of the process and collision event between pad asperities with the wafer. By contrast, in the case of BTA, there were no such observed benefits but instead undesirable effects were seen at some polishing conditions. This work underscored the importance of real-time force spectroscopy in elucidating the adsorption, lubrication and inhibition of additives in slurries in CMP.

계면활성제가 첨가된 DHF의 Post-Oxide CMP 세정 공정에의 적용 연구 (Application of Surfactant added DHF to Post Oxide CMP Cleaning Process)

  • 류청;김유혁
    • 대한화학회지
    • /
    • 제47권6호
    • /
    • pp.608-613
    • /
    • 2003
  • Post-Oxide CMP(Chemical-Mechanical Polishing) 결과 실리콘 웨이퍼를 오염 시키고 있는 슬러리 입자의 세정 가능성을 조사하기 위하여DHF(Diluted HF)에 비이온성 계면 활성제인 PAAE(Polyoxyethylene Alkyl Aryl Ether), 비양성자성 용제인 DMSO(Dimethylsulfoxide) 와 초순수의 혼합물인 새로운 세정액을 제조하였다. 세정력을 평가하기 위해서 세정제 내에서 각각 다른 제타 포텐셜을 갖는 실리카($SiO_2$), 알루미나($Al_2O_3$)와 PSL(polystylene latex) 입자를 실리콘 웨이퍼 표면의 산화막에 인위적으로 오염시킨 후 실험에 이용하였다. 초음파하에서 세정액의 성능 평가 결과 본 세정기술은 효과적인 입자의 세정능력과 금속이온에 대한 세정 능력을 나타내고 있음을 확인하였다. 즉 기존의 APM($NH_4OH,\;H_2O_2$와 D.I.W의 혼합물)과 달리 상온에서 세정이 가능하고 세정과정이 단축 되었으며, 낮은 농도의 HF를 사용함으로써 최소의 에칭에 의하여 표면 거칠기를 감소시킬 수 있음을 보여주고 있다. 또한 주요 CMP 금속 배선 물질들에 대한 낮은 부식력으로 기존의 CMP 후 세정공정에 뿐만 아니라 차세대CMP 공정으로 각광 받고 있는 Copper CMP 에 대한 Brush 세정 공정의 보조 세정제로 본 세정제가 적용될 가능성이 있음을 확인하였다.