• 제목/요약/키워드: CSD

검색결과 225건 처리시간 0.023초

수직 공통패턴을 사용한 고속/저전력 CSD 선형위상 FIR 필터 구조 (A High-speed/Low-power CSD Linear Phase FIR Filter Structure Using Vertical Common Sub-expression)

  • 장영범;양세정
    • 한국통신학회논문지
    • /
    • 제27권4A호
    • /
    • pp.324-329
    • /
    • 2002
  • Digital If(Intermediate frequency) 처리단과 같은 고속과 저전력을 요구하는 필터에서 덧셈기만을 사용하여 CSD(Canonical Signed Digit)형의 필터계수들을 구현하는 구조가 널리 연구되고 있다. 본 논문에서는 CSD형의 선형위상 FIR(Finite Impulse Response) 필터에서 수직의 공통패턴을 공유하는 구조를 제안한다. 선형위상 FIR 필터를 CSD형의 코드를 사용하여 구현할 때에, 선형위상의 계수대칭의 특성 때문에 수평 공통패턴의 방식이 사용되어 왔다. 그러나 본 논문에서는 선형위상 필터는 근접해 있는 계수들끼리 근사의 값을 갖기 때문에 MSB가 같다는 것을 이용하여 수직 공통패턴을 사용하는 방식을 제안하였다. 제안된 방식은 구현의 정세도가 낮을수록, 구현하는 탭의 길이가 길수록 더욱 효과가 큼을 예제를 통하여 보였다. 따라서 제안된 방식은 고 고속/저전력 구현을 요하는 이동 통신용 필터에서 사용하기에 적합한 필터임을 보였다.

비컨 주기와 채널 탐색기간을 고려한 저전력 CSD의 설계 및 구현 (Design and Implementation of Low-power CSD Considering Beacon Period and Channel Scan Time)

  • 김택현;박세영;최훈;백윤주
    • 한국정보과학회논문지:컴퓨팅의 실제 및 레터
    • /
    • 제16권1호
    • /
    • pp.50-54
    • /
    • 2010
  • 컨테이너 보안 장치(CSD)는 기존 RFID Tag와 달리 컨테이너 내부에 장착하여 물리적 보안을 강화하였고 데이터를 이중으로 암호화함으로써 정보에 대한 보안을 강화한 장치이다. CSD는 배터리로 동작하기 때문에 전원을 효율적으로 사용해야 한다. 따라서 수면 기간과 채널 탐색기간을 반복하는 저전력 메커니즘이 필요하다. 그러나 이들 기간을 조절함에 따라 에너지의 효율성과 네트워크 연결성의 trade-off가 발생한다. 본 논문에서는 저전력 CSD를 구현함에 있어 비컨 주기와 채널 탐색 기간을 조절하여 이 문제를 해결하고자 하였다. 그 결과 95% 이상의 네트워크 연결성을 보장하고 일반적인 AA 배터리를 장착하여 최대 16일의 수명을 보장하는 것을 볼 수 있었다.

IEEE 표준 802.15.4b 기반컨테이너 보안장치(CSD) 시스템 구현 및 검증 (Design and Implementation of Container Security Device(CSD) based on IEEE standards 802.15.4b)

  • 이은규;손정락;최성필;문영식;김재중;최형림
    • 한국정보통신학회논문지
    • /
    • 제15권7호
    • /
    • pp.1613-1620
    • /
    • 2011
  • CSD는 미국 국토안보부(DHS)에서 제시한 IEEE Standard 802.15.4b를 토대로 하는 컨테이너 보안 장치로 ISO 668 표준 규격으로 제작된 컨테이너에 장착되어 컨테이너 도어의 개폐여부를 감지하는 장치이다. 본 연구에서 개발한 CSD(Container Security Device)의 주 기능은 컨테이너 도어 개폐 여부 감지와 컨테이너 내부 환경 상태 및 운송 도중 컨테이너에 가해지는 충격에 대한 이력 조회이다. 본 논문에서는 글로벌 물류 패러다임 변화를 토대로 컨테이너화물 안전수송에 질적 서비스 향상을 위하여 본 연구에서 개발한 ConTracer를 활용하여 구현된 시스템을 한국 일본 간 컨테이너 물류 경로에 시범 운영 테스트를 적용하여 ConTracer의 시스템 성능 평가를 검증하는데 초점을 두었다.

Common Sub-expression Sharing을 사용한 저면적 FFT 프로세서 구조 (Low-area FFT Processor Structure using Common Sub-expression Sharing)

  • 장영범;이동훈
    • 한국산학기술학회논문지
    • /
    • 제12권4호
    • /
    • pp.1867-1875
    • /
    • 2011
  • 이 논문에서는 저면적 256-point FFT 구조를 제안한다. 저면적 구현을 위하여 CSD(Canonic Signed Digit) 곱셈기 방식을 채택하여 구현하였다. CSD 곱셈기 방식을 효율적으로 적용하기 위해서는 곱셈연산의 가지 수가 적어야 하는데, 여러 알고리즘을 조사한 결과 Radix-$4^2$ 알고리즘이 곱셈연산의 가지 수가 적음을 발견하였다. 따라서 제안 구조는 Radix-$4^2$ DIF 알고리즘과 CSD 곱셈기 방식을 사용하였다. 즉 Radix-$4^2$ 알고리즘을 사용하여 4개의 스테이지에서 사용되는 곱셈연산의 가지 수를 최소화한 후에 각각의 곱셈연산 블록은 CSD 곱셈기를 사용하여 구현하였다. CSD 곱셈기 구현에서 공통패턴을 공유하여 덧셈기의 수를 줄일 수 있는 CSS(Common Sub-expression Sharing) 기술을 사용하여 구현면적을 더욱 감소시켰다. 제안된 FFT 구조를 Verilog-HDL 코딩 후 합성하여 구현한 결과, Radix-4를 사용한 구조와 비교하여 복소 곱셈기 부분의 29.9%의 cell area 감소를 보였고 전체적인 256-point FFT 구조에 대한 비교에서는 12.54% cell area 감소를 보였다.

Mechanism Development and Heading Control of Catamaran-type Sail Drone

  • Man, Dong-Woo;Kim, Hyun-Sik
    • 한국해양공학회지
    • /
    • 제35권5호
    • /
    • pp.360-368
    • /
    • 2021
  • The need for energy harvesting in marine environments is gradually increasing owing to the energy limitation of marine robots. To address this problem, a catamaran-type sail drone (CSD), which can harvest marine energies such as wind and solar, was proposed in a previous study. However, it was designed and manufactured without considering the stability, optimal hull-form, and maintenance. To resolve these problems, a CSD with two keels, a performance estimator, V-shape hulls, and modularized components is proposed and its mechanism is developed in this study. To verify the performance of the CSD, the performance estimation using smoothed-particle hydrodynamics (SPH) and the heading control using fuzzy logic controller (FLC) are performed. Simulation results show the attitude stability of the CSD and the experimental results show the straight path of the CSD according to wind conditions. Therefore, the CSD has potential applications as an energy harvesting system.

저오차 고정길이 그룹 CSD 곱셈기 설계 (Design of Low Error Fixed-Width Group CSD Multiplier)

  • 김용은;조경주;정진균
    • 대한전자공학회논문지SD
    • /
    • 제46권9호
    • /
    • pp.33-38
    • /
    • 2009
  • 그룹 CSD 곱셈기는 프로그래머블 곱셈기에 사용되는 곱셈계수의 종류가 미리 정해져있고, 곱셈계수의 수가 많지 않은 FFT와 같은 응용에 효율적으로 사용하기 위해 최근 제안된 곱셈기이다. FFT를 비롯한 많은 DSP 응용의 VLSI 구현에서는 W비트 입력과 W비트 계수와의 곱셈 시 (2W-1)비트로 늘어나는 곱셈 출력 중 일부 비트만을 취하여 다음 연산에 사용한다. 본 논문에서는 워드길이가 W비트인 입력으로부터 W비트를 출력하는 고정길이 그룹 CSD 곱셈기 설계 방법을 제안한다. 양자화 오차를 효율적으로 보상하기 위해 그룹 CSD 곱셈기의 인코딩 신호를 이용하여 에러보상 바이어스를 생성한다. Synopsys 시뮬레이션을 통해 제안된 고정길이 그룹 CSD 곱셈기는 기존의 고정길이 modified Booth 곱셈기와 비교하여 전력소모에서 최대 84%, 면적에서 최대 79%까지 감소시킬 수 있음을 보인다.

CFD-CSD 연계 기법을 이용한 로터 블레이드 공력 및 소음 해석 (AERODYNAMIC AND NOISE CALCULATIONS OF HELICOPTER ROTOR BLADES USING LOOSE CFD-CSD COUPLING METHODOLOGY)

  • 강희정;김도형;위성용
    • 한국전산유체공학회지
    • /
    • 제19권3호
    • /
    • pp.62-68
    • /
    • 2014
  • The aerodynamic and noise calculations were performed through the CFD-CSD loose coupling methodology. In the loose coupling process, the trimmed rotor airloads were predicted by the in-house CFD code based on unstructured overset meshes, and the trim of the rotorcraft and the aeroelastic deformation of rotor blades were accounted with the CAMRAD II rotorcraft comprehensive code. The set of codes was used to analyze the HART-II baseline test condition. The effect of grid resolution and time step was examined and the loose coupling approach was found to be stable and convergent for the case. Comparison of the resulting sectional airloads, structural deformations, the noise carpets and the wake geometry with experimentally measured data was presented and showed the good agreement.

OAK DSP Core 기반 CSD17C00에서의 G. 723.1 Speech Codec 의 구현 (Implementation of G.723.1 speech codec on OAK DSP Core based CSD17C00)

  • 성유나
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1998년도 학술발표대회 논문집 제17권 1호
    • /
    • pp.151-154
    • /
    • 1998
  • 이중 전송율(5.3 과 6.3kbit/s)을 제공하는 G.723.1 음성 코더는 공중망을 통한 H.324 POTS 영상 회의 규격의 음성 코더로 채택된 것으로, MPMLQ, ACELP 알고리즘에 근거한다. 본 논문에서는 Annex A를 포함한 G.723.1 음성 코더 알고리즘을 C&S Technology에서 개발한 음성 신호 처리를 위한 범용 DSP인 CSD17C00 칩을 이용하여 실시간 응용이 가능하도록 구현하였다. G.723.1 에 대한 양방향 평가가 Codec loopback을 통해 수행되었으며, ITU에서 제공한 테스트 절차에 따라 평가되었다. 또한, 본 논문에서 구현된 G.723.1 음성 코더는 27MIPS의 계산 속도를 갖으며, 프로그램 ROM의 크기는 8.85K Words이고, 10K 데이터 ROM과 4K 데이터 RAM을 필요로 하고 있다. 경쟁 제품과의 MOS 측정 음질 평가를 실시한 결과, CSD17C00에서의 음질 성능이 더 우수함을 입증 함으로써, 본 논문에서 보여준 CSD17C00을 기반으로 구현된 G.723.1 알고리즘의 실시간 구현기술의 타당성을 검증하게 되었다.

  • PDF

Comparison of structure, function and regulation of plant cold shock domain proteins to bacterial and animal cold shock domain proteins

  • Chaikam, Vijay;Karlson, Dale T.
    • BMB Reports
    • /
    • 제43권1호
    • /
    • pp.1-8
    • /
    • 2010
  • The cold shock domain (CSD) is among the most ancient and well conserved nucleic acid binding domains from bacteria to higher animals and plants. The CSD facilitates binding to RNA, ssDNA and dsDNA and most functions attributed to cold shock domain proteins are mediated by this nucleic acid binding activity. In prokaryotes, cold shock domain proteins only contain a single CSD and are termed cold shock proteins (Csps). In animal model systems, various auxiliary domains are present in addition to the CSD and are commonly named Y-box proteins. Similar to animal CSPs, plant CSPs contain auxiliary C-terminal domains in addition to their N-terminal CSD. Cold shock domain proteins have been shown to play important roles in development and stress adaptation in wide variety of organisms. In this review, the structure, function and regulation of plant CSPs are compared and contrasted to the characteristics of bacterial and animal CSPs.

이산시간 시스템에서 (J,J')-lossless 분해와 $H^{\infty}$ 제어 ((J,J')-lossless factorization and $H^{\infty}$ control in discrete-time systems)

  • 정은태;이재명;박홍배
    • 전자공학회논문지B
    • /
    • 제31B권5호
    • /
    • pp.65-72
    • /
    • 1994
  • 이산시간 시스템에서 선형분수변환(LPT : linear fractional transformation)으로 표현된 $H^{\infty}$ 제어문제를 체인스케터링표현(CSD : chain scattering description)으로 나타내어 (J,J')-ossless 소인수분해를 이용하여 준최적 $H^{\infty}$ 제어문제를 해결하였다. LFT를 CSD형태로 변환하기 위해서는 표준플랜트의 $P_{21}$의 역행렬이 존재하여야 한다. 본 논문에서는 $P_{21}$의 역행렬이 존재하지 않는 4-블럭문제에서도 LFT를 CSD로 변환하는 방법을 제시하고 이렇게 변환된 행렬을 (J,J')-lossless 소인수분해함으로서 모든 준최적 $H^{\infty}$ 제어기를 매개변수화하였다. 또한 제안한 방법은 단지 두개의 리카티 방정식을 풀므로서 이산시간 시스템의 준최적 $H^{\infty}$ 제어문제를 해결할 수 있음을 보였다.

  • PDF