The width of depletion region in a varactor diode can be modulated by varying a reverse bias voltage. Thus, the preferred characteristics of depletion capacitance can obtained by the change in the width of depletion region so that it can select only the desirable frequencies. In this paper, the TV tuner varactor diode fabricated by hyper-abrupt profile control technique is presented. This diode can be operated within 3.3 V of driving voltage with capability of UHF band tuning. To form the hyperabrupt profile, firstly, p+ high concentration shallow junction with $0.2{\mu}m$ of junction depth and $1E+20ions/cm^3$ of surface concentration was formed using $BF_2$ implantation source. Simulation results optimized important factors such as epitaxial thickness and dose quality, diffusion time of n+ layer. To form steep hyper-abrupt profile, Formed n+ profile implanted the $PH_3$ source at Si(100) n-type epitaxial layer that has resistivity of $1.4{\Omega}cm$ and thickness of $2.4{\mu}m$ using p+ high concentration Shallow junction. Aluminum containing to 1% of Si was used as a electrode metal. Area of electrode was $30,200{\mu}m^2$. The C-V and Q-V electric characteristics were investigated by using impedance Analyzer (HP4291B). By controlling of concentration profile by n+ dosage at p+ high concentration shallow junction, the device with maximum $L_F$ at -1.5 V and 21.5~3.47 pF at 0.3~3.3 V was fabricated. We got the appropriate device in driving voltage 3.3 V having hyper-abrupt junction that profile order (m factor) is about -3/2. The deviation of capacitance by hyper-abrupt junction with C0.3 V of initial capacitance is due to the deviation of thermal process, ion implantation and diffusion. The deviation of initial capacitance at 0.3 V can be reduced by control of thermal process tolerance using RTP on wafer.
실리콘 집적회로 제조시 sub-micron 의 contact 형성 공정은 질연막 형성 후 이의 식각 및 세정, c contact 실리사이드, 획산방지막, 배선 금속층의 형성 과정올 거치게 된다. 본 연구팀에서는 C.F야f2 헬리 콘 플라즈마훌 이용한 고선택비 contact 산화막 식각공정시 형성된 잔류막충과 오염 손상올 관찰하고 산소 플라즈마 처리와 후속 열처리에 따른 이들의 제거 정도를 관찰하여 이에 대한 결과를 발표하였다. 본 연구메서는 식각 및 후처리에 따라 잔류하는 잔류막과 손상층이 후속 공정인 contact 실리사이드 형 섬에 미치는 영향올 관찰하였다. C C.F바f2 웰리콘 풀라즈마률 이용한 식각시 공정 변수로는 수소가스 첨가, bias voltage 와 과식각 시간 의 효과를 관찰하였으며 다른 조건은 일정하게 하였다 .. Contact 실리사이드로는 Ti, Co-싫리사이드를 선 택하였으며 Piranha cleaning, 산소 플라즈마 처리, 산소 풀라즈마+600 'C annealing으로 각각 후처리된 시 편을 후처리하지 않은 시펀돌과 함께 실리사이드 형성용‘시펀으로 이용하였다 각각 일정 조건에서 동 일 두께의 실리사이드훌 형성시킨 후 4-point probe룰 이용하여 면저황올 측정하였다 후처리하지 않은 시편의 경무 실리사이드 형성은 아주 시펀의 일부분에서만 형성되었으며 후속 세정 및 얼처리훌 황에 따라 실리사이드의 면저항은 감소하여 식각 과정을 거치지 않은 깨끗한 실리콘 웨이퍼위에 실리사이드 를 형성시킨 값(control 값)에 접근하였다. 실리사이드의 면저항값은 식각시 노훌된 실리콘 표면 위에 형 성된 손상충보다는 잔류막에 큰 영향을 받았으며 수소 가스가 첨가된 식각 가스로 식각한 시편으로 형 성한 실리사이드의 면저항값이 손상이 상대적으로 적은 것으로 관찰된 수소훌 첨가하지 않은 식각 가 스로 식각한 시펀 위에 형성된 실리사이드의 면저황에 비해 낮은 값을 나타내었다. 실리사이드의 전기적 륙성에 미치는 손상층의 영향올 좀더 면밀히 관찰하고자 bare 실리콘 wafer 에 잔류막이 거의 없이 손상층을 유발시키는 식각 조건들 (100% HBr, 100%H2, 100%Ar, Cl싸fz)에 대하여 실 리콘 식각을 수행한 후 Co-실리사이드률 형성하여 이의 면저황을 측정한 걸과 100% Ar 가스로 식각된 시편을 이용하여 형성한 실리사이드의 면저항은 control 에 기까운 면저항값올 지니고 따라서 손상층이 실리사이드 형섬메 미치는 영향은 크지 않음을 알 수 있었다. 이상의 연구 결과훌 통해 손상층이 실리사이드의 형성이나 전기적 톡섬에 미치는 영황은 잔류막층 에 의한 영향보다 적다는 것을 알 수 았으며 잔류막층의 두께보다는 성분이나 걸합상태, 특히 식각 및 후처리 후 잔류하는 탄소 싱분과 C-Si 결함에 큰 영향올 받는 것올 알 수 있었다.
Single-walled carbon nanotubes (SWCNTs) were grown on a Si wafer by using thermal chemical vapor deposition (t-CVD). We investigated the effect of the catalyst deposition rate on the types of CNTs grown on the substrate. In general, smaller islands of catalyst occur by agglomeration of a catalyst layer upon annealing as the catalyst layer becomes thinner, which results in the growth of CNTs with smaller diameters. For the same thickness of catalyst, a slower deposition rate will cause a more uniformly thin catalyst layer, which will be agglomerated during annealing, producing smaller catalyst islands. Thus, we can expect that the smaller-diameter CNTs will grow on the catalyst deposited with a lower rate even for the same thickness of catalyst. The 0.5-nm-thick Fe served as a catalyst, underneath which Al was coated as a catalyst support as well as a diffusion barrier on the Si substrate. The catalyst layers were. coated by using thermal evaporation. The deposition rates of the Al and Fe layers varied to be 90, 180 sec/nm and 70, 140 sec/nm, respectively. We prepared the four different combinations of the deposition rates of the AI and Fe layers. CNTs were synthesized for 10 min by flowing 60 sccm of Ar and 60 sccm of $H_2$ as a carrier gas and 20 sccm of $C_2H_2$ as a feedstock at 95 torr and $810^{\circ}C$. The substrates were subject to annealing for 20 sec for every case to form small catalyst islands prior to CNT growth. As-grown CNTs were characterized by using field emission scanning electron microscopy, high resolution transmission electron microscopy, Raman spectroscopy, UV-Vis NIR spectroscopy, and atomic force microscopy. The fast deposition of both the Al and Fe layers gave rise to the growth of thin multiwalled CNTs with the height of ${\sim}680\;{\mu}m$ for 10 min while the slow deposition caused the growth of ${\sim}800\;{\mu}m$ high SWCNTs. Several radial breathing mode (RBM) peaks in the Raman spectra were observed at the Raman shifts of $113.3{\sim}281.3\;cm^{-1}$, implying the presence of SWCNTs (or double-walled CNTs) with the tube diameters 2.07~0.83 nm. The Raman spectra of the as-grown SWCNTs showed very low G/D peak intensity ratios, indicating their low defect concentrations.
Kim, Jung-Hye;Son, Dae-Ho;Kim, Dae-Hwan;Kang, Jin-Kyu;Ha, Ki-Ryong
한국진공학회:학술대회논문집
/
한국진공학회 2009년도 제38회 동계학술대회 초록집
/
pp.200-200
/
2010
In recent times, metal oxide semiconductors thin films transistor (TFT), such as zinc and indium based oxide TFTs, have attracted considerable attention because of their several advantageous electrical and optical properties. There are many deposition methods for fabrication of ZnO-based materials such as chemical vapor deposition, RF/DC sputtering and pulsed laser deposition. However, these vacuum process require expensive equipment and result in high manufacturing costs. Also, the methods is difficult to fabricate various multicomponent oxide semiconductor. Recently, several groups report solution processed metal oxide TFTs for low cost and non vacuum process. In this study, we have newly developed solution-processed TFTs based on Ti-related multi-component transparent oxide, i. e., InTiO as the active layer. We propose new multicomponent oxide, Titanium indium oxide(TiInO), to fabricate the high performance TFT through the sol-gel method. We investigated the influence of relative compositions of Ti on the electrical properties. Indium nitrate hydrate [$In(NO^3).xH_2O$] and Titanium isobutoxide [$C_{16}H_{36}O_4Ti$] were dissolved in acetylacetone. Then monoethanolamine (MEA) and acetic acid ($CH_3COOH$) were added to the solution. The molar concentration of indium was kept as 0.1 mol concentration and the amount of Ti was varied according to weighting percent (0, 5, 10%). The complex solutions become clear and homogeneous after stirring for 24 hours. Heavily boron (p+) doped Si wafer with 100nm thermally grown $SiO_2$ serve as the gate and gate dielectric of the TFT, respectively. TiInO thin films were deposited using the sol-gel solution by the spin-coating method. After coating, the films annealed in a tube furnace at $500^{\circ}C$ for 1hour under oxygen ambient. The 5% Ti-doped InO TFT had a field-effect mobility $1.15cm^2/V{\cdot}S$, a threshold voltage of 4.73 V, an on/off current ratio grater than $10^7$, and a subthreshold slop of 0.49 V/dec. The 10% Ti-doped InO TFT had a field-effect mobility $1.03\;cm^2/V{\cdot}S$, a threshold voltage of 1.87 V, an on/off current ration grater than $10^7$, and a subthreshold slop of 0.67 V/dec.
In this work, one dimension $In_2O_3$ nanostructures as detecting materials for indoor toxic gases were synthesized by an electrospinning process. The morphology of electrospun $In_2O_3$ nanofibers was controlled by electrolyte composition, applied voltage and working distance between a nozzle and a substrate. The synthesized $In_2O_3$ nanofibers-based paste with/without carbon black additives was prepared for the integration on a sensor device. The integration of $In_2O_3$ sensing materials was conducted by a hand-printing of the paste into the interdigit Au electrodes patterned on Si wafer. Gas sensing properties on CO and HCHO gases were characterized at $300^{\circ}C$. The evaluated sensing properties such as sensitivity, response time and recovery time were improved in $In_2O_3$ nanofiber pastes with carbon black, compared to the paste without carbon black.
Further scaling the semiconductor devices down to low dozens of nanometer needs the extremely shallow depth in junction and the intentional counter-doping in the silicon gate. Conventional ion beam ion implantation has some disadvantages and limitations for the future applications. In order to solve them, therefore, plasma source ion implantation technique has been considered as a promising new method for the high throughputs at low energy and the fabrication of the ultra-shallow junctions. In this paper, we study about the effects of DC bias and base pressure as a process parameter. The diluted mixture gas (5% $PH_3/H_2$) was used as a precursor source and chamber is used for vacuum pressure conditions. After ion doping into the Si wafer(100), the samples were annealed via rapid thermal annealing, of which annealed temperature ranges above the $950^{\circ}C$. The junction depth, calculated at dose level of $1{\times}10^{18}/cm^3$, was measured by secondary ion mass spectroscopy(SIMS) and sheet resistance by contact and non-contact mode. Surface morphology of samples was analyzed by scanning electron microscopy. As a result, we could accomplish the process conditions better than in advance.
소 분위기에서 플라즈마 표면 처리의 경우 기판 표면에 존재하는 수소와 탄소 유기물들이 산소와 반응하여 $H_2O$와 $CO_2$ 등으로 제거되며 표면에 오존 결합을 유도하여 표면 에너지를 증가시키는 것으로 알려져 있다. ZnO 나노구조물을 성장시키는 방법으로는 MOCVD (Metal-Organic Chemical Vapor Deposited), PLD (Pulsed Laser Deposition), VLS (Vapor-Liquid-Solid), Sputtering, 습식화학합성법(Wet Chemical Method) 방법 등이 있다. 그중에서도 습식화학합성법은 쉽게 구성요소를 제어할 수 있고, 저비용 공정과 낮은 온도에서 성장 가능하며 플렉서블 소자에도 적용이 가능하다. 그러므로 본 연구에서는 플라즈마 표면처리에 따라 표면에너지를 변화하여 습식화학합성법으로 성장시킨 ZnO nanorods의 밀도를 제어하고 photolithography 공정 없이 패터닝 가능성을 유 무를 판단하는 연구를 진행하였다. 기판은 Si wafer (100)를 사용하였으며 세척 후 표면에너지 증가를 위한 플라즈마 표면처리를 실시하였다. 분위기 가스는 Ar/$O_2$를 사용하였으며 입력전압 400 W에서 0, 5, 10, 15, 60초 동안 각각 실시하였다. ZnO nanorods의 seed layer를 도포하기 위하여 Zinc acetate dehydrate [Zn $(CH_3COO)_2{\cdot}2H_2O$, 0.03 M]를 ethanol 50 ml에 용해시킨 후 스핀코팅기를 이용하여 850 RPM, 15초로 5회 실시하였으며 $80^{\circ}C$에서 5분간 건조하였다. ZnO rods의 성장은 Zinc nitrate hexahydrate [$Zn(NO_3)_2{\cdot}6H_2O$, 0.025M], HMT [$C6H_{12}N_4$, 0.025M]를 deionized water 250 ml에 용해시켜 hotplate에 올리고 $300^{\circ}C$에서 녹인 후 $200^{\circ}C$에서 3시간 성장시켰다. ZnO nanorods의 성장 공정은(Fig. 1)과 같다. 먼저 플라즈마 처리한 시편의 표면에너지 측정을 위해 접촉각 측정 장치[KRUSS, DSA100]를 이용하였다. 그 결과 0, 5, 10, 15, 60 초로 플라즈마 표면 처리했던 시편이 각각 Fig. l, 2와 같이 $79^{\circ}$, $43^{\circ}$, $11^{\circ}$, $6^{\circ}$, $7.8^{\circ}$로 측정되었으며 이것을 각각 습식화학합성법으로 ZnO nanorods를 성장 시켰을 때 Fig. 3과 같이 밀도 차이를 확인할 수 있었다. 이러한 결과를 바탕으로 기판의 표면에너지를 제어하여 Fig. 4와 같이 나타나며 photolithography 공정없이 ZnO nanorods를 패터닝을 할 수 있었다. 본 연구에서는 플라즈마 표면 처리를 통하여 표면에너지의 변화를 제어함으로써 ZnO nanorods 성장의 밀도 차이를 나타냈었다. 이러한 저비용, 저온 공정으로 $O_2$, CO, $H_2$, $H_2O$와 같은 다양한 화학종에 반응하는 ZnO를 이용한 플렉시블 화학센서에 응용 및 사용될 수 있고, 플렉시블 디스플레이 및 3D 디스플레이 소자에 활용 가능하다.
광소자 기술은 정보 전달 및 저장 기술의 지속적인 증가 요구에 따라 발전을 거듭하여 왔다. 특히 광통신 및 저장 기술에서 광원으로 사용되는 레이저 다이오드는 안정되면서 쉽게 제작할 수 있어야 한다. 이온 주입 방법은 반도체 공정에서 광범위하게 사용되는 공정이며 이미 소자측면에서 안정성이 확보되었다고 볼 수 있으나 대부분 메모리 등의 실리콘 반도체에서 이용되어 왔다. 최근에는 화합물 반도체 분야에서도 적용하는 예가 증가되고 있으나 광원으로 사용되는 레이저 다이오드의 경우는 우수한 품질의 반도체 층이 요구되며 따라서 damage가 큰 이온 주입 방법을 이용한 연구는 아직 많이 이루어져 있지 않다. 본 연구에서는 레이저 다이오드 구조의 성장측에 국부적으로 Fe 이온을 주입하여 도파로를 형성하여 광을 구속하여 도파시키는 동시에 전기적으로도 도파로 부분으로만 다이오드가 형성되도록 하고자 한다. 먼저 p층의 전기적 절연에 필요한 조건을 확보하기 위하여 CBE를 사용하여 Fe가 doping 된 SI-InP wafer 위에 p-InP (Be:5x1017 cm-3)층을 1.2$mu extrm{m}$ 성장한 후 ohmic 층으로 p-InGaAs (Be:1x1019 cm-3)을 0.1$\mu\textrm{m}$ 성장한 시료에 고에너지 이온 주입 장치를 사용하여 Fe 이온을 1MeV, 1.6meV의 에너지에 각각 1x1014cm-2, 2x1014cm-2 의 dose로 전면에 implant 하였다. 이 시료를 tube furnace에서 500, 600, $700^{\circ}C$각각 10분씩 annealing 한 후 재성장을 확인하기 위하여 DCXRD을 측정하였다. 그림 1은 DCXRD rocking curve로 annealing 하기 전 후의 In rich에서 side peak의 감소를 확인 할 수 있었는데 이는 damage가 어느 정도 복구되었음을 의미한다. 또한 절연 특성을 확인하기 위하여 ohmic metal을 증착하여 Hall 효과를 측정하였다. 그림 2에 보이는 것과 같이 annealing 온도가 증가함에 따라 면저항이 크게 증가함을 볼 수 있으며 이온 주입하기 전의 시료에 비해 104 이상의 저항을 갖을 수 있다. 향후 이러한 결과를 바탕으로 1.55$\mu\textrm{m}$ LD 구조에서 발진 특성을 관찰할 계획이다.
Thin-film transistors (TFTs) that can be prepared at low temperatures have attracted much attention due to the great potential for flexible electronics. One of the mainstreams in this field is the use of organic semiconductors such as pentacene. But device performance of the organic TFTs is still limited by low field effect mobility or rapidly degraded after exposing to air in many cases. Another approach is amorphous oxide semiconductors. Amorphous oxide semiconductors (AOSs) have exactly attracted considerable attention because AOSs were fabricated at room temperature and used lots of application such as flexible display, electronic paper, large solar cells. Among the various AOSs, a-IGZO was considerable material because it has high mobility and uniform surface and good transparent. The high mobility is attributed to the result of the overlap of spherical s-orbital of the heavy pest-transition metal cations. This study is demonstrated the effect of thickness channel layer from 30nm to 200nm. when the thickness was increased, turn on voltage and subthreshold swing were decreased. a-IGZO TFTs have used a shadow mask to deposit channel and source/drain(S/D). a-IGZO were deposited on SiO2 wafer by rf magnetron sputtering. using power is 150W, working pressure is 3m Torr, and an O2/Ar(2/28 SCCM) atmosphere at room temperature. The electrodes were formed with Electron-beam evaporated Ti(30nm) and Au(70nm) structure. Finally, Al(150nm) as a gate metal was evaporated. TFT devices were heat treated in a furnace at $250^{\circ}C$ in nitrogen atmosphere for an hour. The electrical properties of the TFTs were measured using a probe-station to measure I-V characteristic. TFT whose thickness was 150nm exhibits a good subthreshold swing(S) of 0.72 V/decade and high on-off ratio of 1E+08. Field effect mobility, saturation effect mobility, and threshold voltage were evaluated 7.2, 5.8, 8V respectively.
최근 열선 화학 기상 증착법(HWCVD)은 낮은 온도에서 TFT용 Poly Si 중착을 할 수 있다는 점과 실리콘 박막을 빠른 속도로 증착할 수 있다는 점에서 각광을 받고 있다. 본 연구에서는 HWCVD를 이용하여 태양전지를 제조하고 그 특성을 평가하였다. 조건에 따른 실리콘 박막의 특성 변화를 알기 위해 corning glass 및 실리콘 wafer에 다양한 조건에서 단위 박막(intrinsic layer)을 증착하였고 이 결과를 바탕으로 p/i/n 구조의 태양전지를 제조하였다. Ta 열선 온도는 1700-2000도였고 가스 원료인 $SiH_4$와 수소의 비율을 조절하면서 그 영향을 관찰하였다. 태양전지의 경우 p충과 n충은 PECVD로 증착하였으며 단위박막 및 태양전지 i충 증착시 기판과 열선간의 거리는 7cm, 기판 온도는 $200^{\circ}C$와 $250^{\circ}C$로 고정하였고 작업압력은 30mTorr였다. 단위 박막 특성 평가를 위해 암/광 전도도, SEM, Raman Scattering, FT-IR등을 사용하였으며 태양전지 특성 평가를 위해 I-V 및 Spectral response를 측정하였다. 열선 온도가 증가함에 따라 증착속도 및 결정화 분율은 증가하였다. 특히 비정질에서 결정질로 전이되는 구간은 매우 좁았으며 여러 분석 방법에서 일치되는 결과를 보였다. $SiH_4$ 유량이 늘어날수록 비정질이 결정질로 바뀌는 열선 온도가 증가하였으며 기판 온도가 낮을 경우 또한 결정으로 바뀌는 열선 온도가 증가하였다. 태양전지의 경우 열선 온도가 증가함에 따라 $V_{oc}$ 및 W가 낮아졌으며 $J_{sc}$, 는 증가하는 경향을 보였으며 결정질 비율이 증가하는 것을 관찰할 수 있었다. 이러한 경향은 quantum efficiency 결과에서도 확인할 수 있었다.용을 반복하면서 석재 내부와 외부의 암석 및 결정에 균열과 미세열극 등이 생성되어 석재 자체의 구조적 안정성에 영향을 주고 있다. 따라서 감은사지 석탑은 지리적 환경 차이로 인해 일반적인 환경의 석조물들과는 다른 형태의 풍화양상을 보이고 있어서 풍화양상 및 풍화형태에 대한 정확한 연구와 이해를 바탕으로 보존대책이 마련되어야 한다.되었다. 이런 모든 시편들을 각 탈염방법에 따라 탈염처리한 후 XRD와 SEM-EDS으로 분석한 결과 인철광과 침철광은 어떠한 변화도 보이지 않았고, 다만 적금광으로 동정된 시편만이 잔존하지 않았다. 철기 제작별 $Cl^-$ 이온 추출량과 탈염효과에 대한 비교 실험은 이온 크로마토그래피 분석 결과와 마찬가지로 단조 철제유물이 주조 철제보다 $Cl^-$ 이온을 많이 가지고 있었으며, 탈염 처리 후에는 $Cl^-$ 이온은 전혀 발견되지 않았다. 이상의 결과 $K_2CO_3$와 Sodium 용액은 탈염처리에서 가장 적합한 탈염처리 용액으로 알수가 있었으며 특히 어떠한 탈염 용액으로 유물을 처리한다 해도 철제유물에 생성된 부식물은 제거되지 않는다는 것을 알게 되었다. 따라서 보존처리자는 유물 표면의 부식 상태만을 보고 처리하기 보다는 철기제작물로 고려하여 처리하는 것이 필요하다. 또한 금속에 부식을 야기시키는 $Cl^-$ 이온과 부식물을 완전하게 제거하여 탈염처리를 하는 것이 유물 부식을 최대한 지연시킬 수 있는 것이라 생각된다.TEX>$88\%$)였다.(P=0.063). 결론: 본 연구에서는 MTHFR C/T & T/T 유전자 다형성이 위암의 발생과 그 위치에 대해 관련이 있는 것으로 여겨지고, 흡연력, 음주력과는 관련이 없는 것으로 여겨진다.험이 커지는 경향을 보였으나, 나이 및 병기, 종양의 크기, MD-BED $Gy_{10}$ 등의 예후 인자를 보정한 다변
본 웹사이트에 게시된 이메일 주소가 전자우편 수집 프로그램이나
그 밖의 기술적 장치를 이용하여 무단으로 수집되는 것을 거부하며,
이를 위반시 정보통신망법에 의해 형사 처벌됨을 유념하시기 바랍니다.
[게시일 2004년 10월 1일]
이용약관
제 1 장 총칙
제 1 조 (목적)
이 이용약관은 KoreaScience 홈페이지(이하 “당 사이트”)에서 제공하는 인터넷 서비스(이하 '서비스')의 가입조건 및 이용에 관한 제반 사항과 기타 필요한 사항을 구체적으로 규정함을 목적으로 합니다.
제 2 조 (용어의 정의)
① "이용자"라 함은 당 사이트에 접속하여 이 약관에 따라 당 사이트가 제공하는 서비스를 받는 회원 및 비회원을
말합니다.
② "회원"이라 함은 서비스를 이용하기 위하여 당 사이트에 개인정보를 제공하여 아이디(ID)와 비밀번호를 부여
받은 자를 말합니다.
③ "회원 아이디(ID)"라 함은 회원의 식별 및 서비스 이용을 위하여 자신이 선정한 문자 및 숫자의 조합을
말합니다.
④ "비밀번호(패스워드)"라 함은 회원이 자신의 비밀보호를 위하여 선정한 문자 및 숫자의 조합을 말합니다.
제 3 조 (이용약관의 효력 및 변경)
① 이 약관은 당 사이트에 게시하거나 기타의 방법으로 회원에게 공지함으로써 효력이 발생합니다.
② 당 사이트는 이 약관을 개정할 경우에 적용일자 및 개정사유를 명시하여 현행 약관과 함께 당 사이트의
초기화면에 그 적용일자 7일 이전부터 적용일자 전일까지 공지합니다. 다만, 회원에게 불리하게 약관내용을
변경하는 경우에는 최소한 30일 이상의 사전 유예기간을 두고 공지합니다. 이 경우 당 사이트는 개정 전
내용과 개정 후 내용을 명확하게 비교하여 이용자가 알기 쉽도록 표시합니다.
제 4 조(약관 외 준칙)
① 이 약관은 당 사이트가 제공하는 서비스에 관한 이용안내와 함께 적용됩니다.
② 이 약관에 명시되지 아니한 사항은 관계법령의 규정이 적용됩니다.
제 2 장 이용계약의 체결
제 5 조 (이용계약의 성립 등)
① 이용계약은 이용고객이 당 사이트가 정한 약관에 「동의합니다」를 선택하고, 당 사이트가 정한
온라인신청양식을 작성하여 서비스 이용을 신청한 후, 당 사이트가 이를 승낙함으로써 성립합니다.
② 제1항의 승낙은 당 사이트가 제공하는 과학기술정보검색, 맞춤정보, 서지정보 등 다른 서비스의 이용승낙을
포함합니다.
제 6 조 (회원가입)
서비스를 이용하고자 하는 고객은 당 사이트에서 정한 회원가입양식에 개인정보를 기재하여 가입을 하여야 합니다.
제 7 조 (개인정보의 보호 및 사용)
당 사이트는 관계법령이 정하는 바에 따라 회원 등록정보를 포함한 회원의 개인정보를 보호하기 위해 노력합니다. 회원 개인정보의 보호 및 사용에 대해서는 관련법령 및 당 사이트의 개인정보 보호정책이 적용됩니다.
제 8 조 (이용 신청의 승낙과 제한)
① 당 사이트는 제6조의 규정에 의한 이용신청고객에 대하여 서비스 이용을 승낙합니다.
② 당 사이트는 아래사항에 해당하는 경우에 대해서 승낙하지 아니 합니다.
- 이용계약 신청서의 내용을 허위로 기재한 경우
- 기타 규정한 제반사항을 위반하며 신청하는 경우
제 9 조 (회원 ID 부여 및 변경 등)
① 당 사이트는 이용고객에 대하여 약관에 정하는 바에 따라 자신이 선정한 회원 ID를 부여합니다.
② 회원 ID는 원칙적으로 변경이 불가하며 부득이한 사유로 인하여 변경 하고자 하는 경우에는 해당 ID를
해지하고 재가입해야 합니다.
③ 기타 회원 개인정보 관리 및 변경 등에 관한 사항은 서비스별 안내에 정하는 바에 의합니다.
제 3 장 계약 당사자의 의무
제 10 조 (KISTI의 의무)
① 당 사이트는 이용고객이 희망한 서비스 제공 개시일에 특별한 사정이 없는 한 서비스를 이용할 수 있도록
하여야 합니다.
② 당 사이트는 개인정보 보호를 위해 보안시스템을 구축하며 개인정보 보호정책을 공시하고 준수합니다.
③ 당 사이트는 회원으로부터 제기되는 의견이나 불만이 정당하다고 객관적으로 인정될 경우에는 적절한 절차를
거쳐 즉시 처리하여야 합니다. 다만, 즉시 처리가 곤란한 경우는 회원에게 그 사유와 처리일정을 통보하여야
합니다.
제 11 조 (회원의 의무)
① 이용자는 회원가입 신청 또는 회원정보 변경 시 실명으로 모든 사항을 사실에 근거하여 작성하여야 하며,
허위 또는 타인의 정보를 등록할 경우 일체의 권리를 주장할 수 없습니다.
② 당 사이트가 관계법령 및 개인정보 보호정책에 의거하여 그 책임을 지는 경우를 제외하고 회원에게 부여된
ID의 비밀번호 관리소홀, 부정사용에 의하여 발생하는 모든 결과에 대한 책임은 회원에게 있습니다.
③ 회원은 당 사이트 및 제 3자의 지적 재산권을 침해해서는 안 됩니다.
제 4 장 서비스의 이용
제 12 조 (서비스 이용 시간)
① 서비스 이용은 당 사이트의 업무상 또는 기술상 특별한 지장이 없는 한 연중무휴, 1일 24시간 운영을
원칙으로 합니다. 단, 당 사이트는 시스템 정기점검, 증설 및 교체를 위해 당 사이트가 정한 날이나 시간에
서비스를 일시 중단할 수 있으며, 예정되어 있는 작업으로 인한 서비스 일시중단은 당 사이트 홈페이지를
통해 사전에 공지합니다.
② 당 사이트는 서비스를 특정범위로 분할하여 각 범위별로 이용가능시간을 별도로 지정할 수 있습니다. 다만
이 경우 그 내용을 공지합니다.
제 13 조 (홈페이지 저작권)
① NDSL에서 제공하는 모든 저작물의 저작권은 원저작자에게 있으며, KISTI는 복제/배포/전송권을 확보하고
있습니다.
② NDSL에서 제공하는 콘텐츠를 상업적 및 기타 영리목적으로 복제/배포/전송할 경우 사전에 KISTI의 허락을
받아야 합니다.
③ NDSL에서 제공하는 콘텐츠를 보도, 비평, 교육, 연구 등을 위하여 정당한 범위 안에서 공정한 관행에
합치되게 인용할 수 있습니다.
④ NDSL에서 제공하는 콘텐츠를 무단 복제, 전송, 배포 기타 저작권법에 위반되는 방법으로 이용할 경우
저작권법 제136조에 따라 5년 이하의 징역 또는 5천만 원 이하의 벌금에 처해질 수 있습니다.
제 14 조 (유료서비스)
① 당 사이트 및 협력기관이 정한 유료서비스(원문복사 등)는 별도로 정해진 바에 따르며, 변경사항은 시행 전에
당 사이트 홈페이지를 통하여 회원에게 공지합니다.
② 유료서비스를 이용하려는 회원은 정해진 요금체계에 따라 요금을 납부해야 합니다.
제 5 장 계약 해지 및 이용 제한
제 15 조 (계약 해지)
회원이 이용계약을 해지하고자 하는 때에는 [가입해지] 메뉴를 이용해 직접 해지해야 합니다.
제 16 조 (서비스 이용제한)
① 당 사이트는 회원이 서비스 이용내용에 있어서 본 약관 제 11조 내용을 위반하거나, 다음 각 호에 해당하는
경우 서비스 이용을 제한할 수 있습니다.
- 2년 이상 서비스를 이용한 적이 없는 경우
- 기타 정상적인 서비스 운영에 방해가 될 경우
② 상기 이용제한 규정에 따라 서비스를 이용하는 회원에게 서비스 이용에 대하여 별도 공지 없이 서비스 이용의
일시정지, 이용계약 해지 할 수 있습니다.
제 17 조 (전자우편주소 수집 금지)
회원은 전자우편주소 추출기 등을 이용하여 전자우편주소를 수집 또는 제3자에게 제공할 수 없습니다.
제 6 장 손해배상 및 기타사항
제 18 조 (손해배상)
당 사이트는 무료로 제공되는 서비스와 관련하여 회원에게 어떠한 손해가 발생하더라도 당 사이트가 고의 또는 과실로 인한 손해발생을 제외하고는 이에 대하여 책임을 부담하지 아니합니다.
제 19 조 (관할 법원)
서비스 이용으로 발생한 분쟁에 대해 소송이 제기되는 경우 민사 소송법상의 관할 법원에 제기합니다.
[부 칙]
1. (시행일) 이 약관은 2016년 9월 5일부터 적용되며, 종전 약관은 본 약관으로 대체되며, 개정된 약관의 적용일 이전 가입자도 개정된 약관의 적용을 받습니다.