• Title/Summary/Keyword: Annealing of amorphous

Search Result 571, Processing Time 0.09 seconds

Miscibility and Properties of Ethyl-Branched Polyethylene/Ethylene-Propylene Rubber Blends (II) (에틸 가지화된 폴리에틸렌과 에틸렌-프로필렌 고무 블렌드의 혼화성과 물성(II))

  • Cho, Ur-Ryong
    • Elastomers and Composites
    • /
    • v.37 no.2
    • /
    • pp.79-85
    • /
    • 2002
  • Ethyl-branched polyethylene [PE(2)] containing 2mole% ethyl branch and three ethylene-propylene rubbers (EPR's) having the same ethylene(E)-propylene(P) molar ratio(E/P=50/50) with different stereoregularity, that is, random EPR (r-EPR), alternating-EPR (alt-EPR) and isotactic-alternating-EPR (iso-alt-EPR) were mixed for the investigation or their properties depending on the stereoregularity. Crystallinity of the prepared blends decreased with increasing content of amorphous EPR because of a decrease in both the degree of annealing and kinetics of diffusion of the crystallizable polymer content. With blend composition, crystallinity was reduced with the stereoregularity in EPR. The thermodynamic interaction parameter(x) for the three blend systems approximately equals to zero near the melting point. These systems were determined to be miscible on a molecular scale near or above the crystalline melting point or the crystalline PE(2). From the measurement of $T_m$ vs. $T_c$, the behavior of PE(2) is mainly due to a diluent effect of EPR component. The spherulite size measured by small angle light scattering (SALS) technique depended upon blend composition, and stereoregularity of EPR. The size of spherulite was enlarged with the content of rubbery EPR and the decrease of stereoregularity in EPR.

Effect of the processing variables on the formation of $Pb(Sc_{1/2}Nb_{1/2})O_3$ thin layers ($Pb(Sc_{1/2}Nb_{1/2})O_3$ 박막 형성에 미치는 공정변수의 영향)

  • Park, Kyung-Bong;Kwon, Seung-Hyeop;Kim, Tae-Huei
    • Journal of the Korean Crystal Growth and Crystal Technology
    • /
    • v.19 no.2
    • /
    • pp.70-74
    • /
    • 2009
  • Effect of the processing variables on the formation of $Pb(Sc_{1/2}Nb_{1/2})O_3$(hereafter PSN) thin layers prepared on Pt(111)/Ti/$SiO_2$/Si substrates using the sol-gel and the spin coating method has been studied. After each deposition, the coated films were heated at $370^{\circ}C$ for 5 min. Then they were finally sintered at temperature range of $600{\sim}700^{\circ}C$ by RTA(rapid thermal annealing). The final multilayered films showed a (111) preferred orientation. On a while, the layer-by-layer crystallization of multilayered amorphous thin films without the intermediate heating exhibited a (100) preferred orientation. In case of heat treatment in the tube furnace with the heating rate of $4^{\circ}C/min$, (100) and (111) oriented thin layers were formed simultaneously. The microstructure of the deposited films were dense and crack-free with thickness of 300nm, irrespective of the processing variables.

$Si_3N_4$ Coating for Improvement of Anti-oxidation and Anti-wear Properties by Low Pressure Chemical Vapor Deposition (저압화학기상증착법에 의한 $Si_3N_4$ 내산화.내마모 코팅)

  • Lee, Seung-Yun;Kim, Ok-Hee;Yeh, Byung-Hahn;Jung, Bahl;Park, Chong-Ook
    • Korean Journal of Materials Research
    • /
    • v.5 no.7
    • /
    • pp.835-841
    • /
    • 1995
  • The deposition properties of Si$_3$N$_4$ deposited by low pressure chemical vapor deposition were studied to evaluate Si$_3$N$_4$as part of multi-layer coatings for anti-oxidation and anti-wear coating of graphite in the propellant-burning environment. Si$_3$N$_4$was deposited on the pack-SiC coated graphite and the tendencies of deposition rate and surface morphology changes with temperatures and reaction gas ratios were investigated. In low deposition temperatures the deposition rate increased tilth increasing temperature but in high temperatures the deposition rate decreased with increasing temperature. The grain size of Si$_3$N$_4$decreased with increasing temperature. In condition that the range of reaction gas ratios is 20$\leq$NH$_3$/SiH$_4$$\leq$40, the deposition rate and surface morphology did not change. The Si$_3$N$_4$deposited at 800~130$0^{\circ}C$ was amorphous, and by post-annealing at 130$0^{\circ}C$ in a $N_2$ambient, the Si$_3$N$_4$crystalized.

  • PDF

Low temperature growth of Ga2O3 thin films on Si substrates by MOCVD and their electrical characteristics (MOCVD에 의한 Si 기판 위의 Ga2O3 박막 저온 결정 성장과 전기적 특성)

  • Lee, Jung Bok;Ahn, Nam Jun;Ahn, Hyung Soo;Kim, Kyung Hwa;Yang, Min
    • Journal of the Korean Crystal Growth and Crystal Technology
    • /
    • v.32 no.2
    • /
    • pp.45-50
    • /
    • 2022
  • Ga2O3 thin films were grown on n-type Si substrates at various growth temperatures of 500, 550, 600, 650 and 700℃. The Ga2O3 thin films grown at 500℃ and 550℃ were characterized as featureless flat surface. Grown at higher temperatures (600, 650, and 700℃) showed very rough surface morphology. To figure out the annealing effect on the thin films grown at relatively low temperatures (500, 550, 600, 650 and 700℃), the Ga2O3 films were thermally treated at 900℃ for 10 minutes. Crystal structure of the Ga2O3 films grown at 500 and 550℃ were changed from amorphous to polycrystalline structure with flat surface. Ga2O3 film grown at 550℃ was chosen for the fabrication of a Schottky barrier diode (SBD). Electrical properties of the SBDs depend on the thermal treatment were evaluated. A MSM type photodetector was made on the low temperature grown Ga2O3 thin film. The photocurrent for the illumination of 266 nm wavelength showed 5.32 times higher than dark current at the operating voltage of 10 V.

Growth of Ti on Si(111)-)-$7{\times}7$ Surface and the Formation of Epitaxial C54 $TiSi_2$ on Si(111) Substrate (Si(111)-$7{\times}7$ 면에서 Ti 성장과 C54 $TiSi_2$/Si(111) 정합 성장에 관하여)

  • Kun Ho Kim;In Ho Kim;Jeoung Ju Lee;Dong Ju Seo;Chi Kyu Choi;Sung Rak Hong;Soo Jeong Yang;Hyung Ho Park;Joong Hwan Lee
    • Journal of the Korean Vacuum Society
    • /
    • v.1 no.1
    • /
    • pp.67-72
    • /
    • 1992
  • The growth of Ti on Si(111)-$7{\times}7$ and the formation of epitaxial C54 $TiSi_2$ were investigated by using reflection high energy electron diffraction(RHEED) and high resolution transmission electron microscopy(HRTEM). Polycrystalline Ti layer is grown on the amorphous Ti-Si interlayer which is formed at the Ti/Si interface by Ti deposition on Si(111)-$7{\times}7$ at room temperature (RT). HRTEM lattice image and transmission electron diffraction(TED) showed that epitaxial C54 $TiSi_2$ grown on Si substrate with 160 ML of Ti on Si(111)-$7{\times}7$ surface at RT, followed by annealing at $750^{\circ}C$ for 10 min in UHV. Thin single crystal Si overlayer with [111] direction is grown on $TiSi_2$ surface when $TiSi_2$/Si(111) is annealed at ${\sim}900^{\circ}C$ in UHV, which was confirmed by Si(111)-$7{\times}7$ superstructure.

  • PDF

New Analysis Approach to the Characteristics of Excimer Laser Annealed Polycrystalline Si Thin Film by use of the Angle wrapping (엑시며 레이저에 의해 형성된 다결정 실리콘 박막의 Angle wrapping에 의한 깊이에 따른 특성변화)

  • Lee, Chang-U;Go, Seok-Jung
    • Korean Journal of Materials Research
    • /
    • v.8 no.10
    • /
    • pp.884-889
    • /
    • 1998
  • Amorphous silicon films of large area have been crystallized by a line shape excimer laser beam of one dimensional scanning with a gaussian profile in the scanning direction. In order to characterize the crystalline phase transition of thickness variables in excimer laser annealing(ELA), angle wrapping method was used. And also to characterize the residual stresses of crystalline phase transition in the case of angle wrapped-crystalline silicon on corning 7059 glass, polarized raman spectroscopies were measured at various laser energy density and substrate temperature. The residual stress varies from $9.0{\times}10^9$ to $9.9{\times}10^9$, and from $9.9{\times}10^9$ to $1.2{\times}10^10$dyne/${cm}^2$ of the substrate temperature at room temperature and varies from $8.1{\times}10^9$ to $9.0{\times}10^9$, and from $9.0{\times}10^9$ to $9.9{\times}10^9$dyne/${cm}^2$ of the substrate temperature at $400^{\circ}C$ as a function of direction from surface to substrate. According to the direction from the surface in liquid phase to the interface and from the interface to near the substrate in solid phase of recrystallized Si thin film, respectively. Thus, the stress is increased from(Liquid phase to solid phase) with phase transition.

  • PDF

Direct Bonding of Si(100)/NiSi/Si(100) Wafer Pairs Using Nickel Silicides with Silicidation Temperature (열처리 온도에 따른 니켈실리사이드 실리콘 기판쌍의 직접접합)

  • Song, O-Seong;An, Yeong-Suk;Lee, Yeong-Min;Yang, Cheol-Ung
    • Korean Journal of Materials Research
    • /
    • v.11 no.7
    • /
    • pp.556-561
    • /
    • 2001
  • We prepared a new a SOS(silicon-on-silicide) wafer pair which is consisted of Si(100)/1000$\AA$-NiSi Si (100) layers. SOS can be employed in MEMS(micro- electronic-mechanical system) application due to low resistance of the NiSi layer. A thermally evaporated $1000\AA$-thick Ni/Si wafer and a clean Si wafer were pre-mated in the class 100 clean room, then annealed at $300~900^{\circ}C$ for 15hrs to induce silicidation reaction. SOS wafer pairs were investigated by a IR camera to measure bonded area and probed by a SEM(scanning electron microscope) and TEM(transmission electron microscope) to observe cross-sectional view of Si/NiSi. IR camera observation showed that the annealed SOS wafer pairs have over 52% bonded area in all temperature region except silicidation phase transition temperature. By probing cross-sectional view with SEM of magnification of 30,000, we found that $1000\AA$-thick uniform NiSi layer was formed at the center area of bonded wafers without void defects. However we observed debonded area at the edge area of wafers. Through TEM observation, we found that $10-20\AA$ thick amourphous layer formed between Si surface and NiSix near the counter part of SOS. This layer may be an oxide layer and lead to degradation of bonding. At the edge area of wafers, that amorphous layer was formed even to thickness of $1500\AA$ during annealing. Therefore, to increase bonding area of Si NiSi ∥ Si wafer pairs, we may lessen the amorphous layers.

  • PDF

Preparation of poly-crystalline Si absorber layer by electron beam treatment of RF sputtered amorphous silicon thin films (스퍼터링된 비정질 실리콘의 전자빔 조사를 통한 태양전지용 흡수층 제조공정 연구)

  • Jeong, Chaehwan;Na, Hyeonsik;Nam, Daecheon;Choi, Yeonjo
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.06a
    • /
    • pp.81-81
    • /
    • 2010
  • 유리기판위에 큰 결정입자를 갖는 실리콘 (폴리 실리콘) 박막을 제조하는 것은 가격저가화 및 대면적화 측면 같은 산업화의 높은 잠재성을 가지고 있기 때문에 그동안 많은 관심을 가지고 연구되어 오고 있다. 다양한 방법을 이용하여 다결정 실리콘 박막을 만들기 위해 노력해 오고 있으며, 태양전지에 응용하기 위하여 연속적이면서 10um이상의 큰 입자를 갖는 다결정 실리콘 씨앗층이 필요하며, 고속증착을 위해서는 (100)의 결정성장방향 등 다양한 조건이 제시될 수 있다. 다결정 실리콘 흡수층의 품질은 고품질의 다결정 실리콘 씨앗층에서 얻어질 수 있다. 이러한 다결정 실리콘의 에피막 성장을 위해서는 유리기판의 연화점이 저압 화학기상증착법 및 아크 플라즈마 등과 같은 고온기반의 공정 적용의 어려움이 있기 때문에 제약 사항으로 항상 문제가 제기되고 있다. 이러한 관점에서 볼때 유리기판위에 에피막을 성장시키는 방법으로 많지 않은 방법들이 사용될 수 있는데 전자 공명 화학기상증착법(ECR-CVD), 이온빔 증착법(IBAD), 레이저 결정화법(LC) 및 펄스 자석 스퍼터링법 등이 에피 실리콘 성장을 위해 제안되는 대표적인 방법으로 볼 수 있다. 이중에서 효율적인 관점에서 볼때 IBAD는 산업화측면에서 좀더 많은 이점을 가지고 있으나, 박막을 형성하는 과정에서 큰 에너지 및 이온크기의 빔 사이즈 등으로 인한 표면으로의 damages가 일어날 수 있어 쉽지 않는 방법이 될 수 있다. 여기에서는 이러한 damage를 획기적으로 줄이면서 저온에서 결정화 시킬 수 있는 cold annealing법을 소개하고자 한다. 이온빔에 비해서 전자빔의 에너지와 크기는 그리드 형태의 렌즈를 통해 전체면적에 조사하는 것을 쉽게 제어할 수 있으며 이러한 전자빔의 생성은 금속 필라멘트의 열전자가 아닌 Ar플라즈마에서 전자의 분리를 통해 발생된다. 유리기판위에 흡수층 제조연구를 위해 DC 및 RF 스퍼터링법을 이용한 비정질실리콘의 박막에 대하여 두께별에 따른 밴드갭, 캐리어농도 등의 변화에 대하여 조사한다. 최적의 조건에서 비정질 실리콘을 2um이하로 증착을 한 후, 전자빔 조사를 위해 1.4~3.2keV의 다양한 에너지세기 및 조사시간을 변수로 하여 실험진행을 한 후 단면의 이미지 및 결정화 정도에 대한 관찰을 위해 SEM과 TEM을 이용하고, 라만, XRD를 이용하여 결정화 정도를 조사한다. 또한 Hall효과 측정시스템을 이용하여 캐리어농도, 이동도 등을 각 변수별로 전기적 특성변화에 대하여 분석한다. 또한, 태양전지용 흡수층으로 응용을 위하여 dark전도도 및 photo전도도를 측정하여 광감도에 대한 결과가 포함된다.

  • PDF

Crystallization properties of amorphous silicon thin films by electron beam exposing method for solar cell applications (태양전지 응용을 위한 E-beam 조사법에 의한 비정질 실리콘 결정화 특성연구)

  • Jeong, Chaehwan;Ryu, Sang;Kim, Changheon;Lee, Jong-Ho;Kim, Ho-Sung
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.06a
    • /
    • pp.80-80
    • /
    • 2010
  • 유리기판위에 큰 결정입자를 갖는 실리콘 (폴리 실리콘) 박막을 제조하는 것은 가격저가화 및 대면적화 측면 같은 산업화의 높은 잠재성을 가지고 있기 때문에 그동안 많은 관심을 가지고 연구되어 오고 있다. 다양한 방법을 이용하여 다결정 실리콘 박막을 만들기 위해 노력해 오고 있으며, 태양전지에 응용하기 위하여 연속적이면서 10um이상의 큰 입자를 갖는 다결정 실리콘 씨앗층이 필요하며, 고속증착을 위해서는 (100)의 결정성장방향 등 다양한 조건이 제시될 수 있다. 다결정 실리콘 흡수층의 품질은 고품질의 다결정 실리콘 씨앗층에서 얻어질 수 있다. 이러한 다결정 실리콘의 에피막 성장을 위해서는 유리기판의 연화점이 저압 화학기상증착법 및 아크 플라즈마 등과 같은 고온기반의 공정 적용의 어려움이 있기 때문에 제약 사항으로 항상 문제가 제기되고 있다. 이러한 관점에서 볼때 유리기판위에 에피막을 성장시키는 방법으로 많지 않은 방법들이 사용될 수 있는데 전자 공명 화학기상증착법(ECR-CVD), 이온빔 증착법(IBAD), 레이저 결정화법(LC) 및 펄스 자석 스퍼터링법 등이 에피 실리콘 성장을 위해 제안되는 대표적인 방법으로 볼 수 있다. 이중에서 효율적인 관점에서 볼때 IBAD는 산업화측면에서 좀더 많은 이점을 가지고 있으나, 박막을 형성하는 과정에서 큰 에너지 및 이온크기의 빔 사이즈 등으로 인한 표면으로의 damages가 일어날 수 있어 쉽지 않는 방법이 될 수 있다. 여기에서는 이러한 damage를 획기적으로 줄이면서 저온에서 결정화 시킬 수 있는 cold annealing법을 소개하고자 한다. 이온빔에 비해서 전자빔의 에너지와 크기는 그리드 형태의 렌즈를 통해 전체면적에 조사하는 것을 쉽게 제어할 수 있으며 이러한 전자빔의 생성은 금속 필라멘트의 열전자가 아닌 Ar플라즈마에서 전자의 분리를 통해 발생된다. 유리기판위에 다결정 실리콘 씨앗층을 제조하기 위하여 전자빔을 조사하는 방법과 Al을 이용한 씨앗층 제조법이 비교되어 공정 수행이 이루어진다. 우선, 전자빔 조사를 위해 DC 및 RF 스퍼터링법을 이용하여 ${\sim}10^{20}cm^{-3}$이상의 농도를 갖는 $p^+^+$ 비정질 실리콘 박막을 제조한다. Al의 증착은 DC 스퍼터링법을 이용하여 제조하고 그 두께는 실리콘 박막의 두께와 동일한 조건(350nm)으로 제조한다. 제조된 샘플은 E-beam gun이 달린 챔버로 이동하여 1.4keV의 세기를 가지고 각각 10, 20, 50, 100초를 조사한 후 단면의 이미지를 SEM으로, 결정화 정도를 Raman으로, 결정화 방향 등에 대한 조사를 XRD로 분석 측정한다. 그리고 Hall effect를 통해 전자빔의 조사 전후의 캐리어 농도, 이동도 및 비저항 등에 대한 조사가 이루어진다. 동시에 Al을 촉매로 한 layer교환에 대하여 마찬가지로 분석을 통하여 최종적으로 비교분석이 이루어 진다. 전자빔을 조사한 샘플에 대하여 빠른 시간 및 캐리어농도 제어 등의 우수성이 보이며, 특히 ~98%이상의 결정화율을 보일 것으로 예상된다.

  • PDF

Low temperature plasma deposition of microcrystalline silicon thin films for active matrix displays: opportunities and challenges

  • Cabarrocas, Pere Roca I;Abramov, Alexey;Pham, Nans;Djeridane, Yassine;Moustapha, Oumkelthoum;Bonnassieux, Yvan;Girotra, Kunal;Chen, Hong;Park, Seung-Kyu;Park, Kyong-Tae;Huh, Jong-Moo;Choi, Joon-Hoo;Kim, Chi-Woo;Lee, Jin-Seok;Souk, Jun-H.
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 2008.10a
    • /
    • pp.107-108
    • /
    • 2008
  • The spectacular development of AMLCDs, been made possible by a-Si:H technology, still faces two major drawbacks due to the intrinsic structure of a-Si:H, namely a low mobility and most important a shift of the transfer characteristics of the TFTs when submitted to bias stress. This has lead to strong research in the crystallization of a-Si:H films by laser and furnace annealing to produce polycrystalline silicon TFTs. While these devices show improved mobility and stability, they suffer from uniformity over large areas and increased cost. In the last decade we have focused on microcrystalline silicon (${\mu}c$-Si:H) for bottom gate TFTs, which can hopefully meet all the requirements for mass production of large area AMOLED displays [1,2]. In this presentation we will focus on the transfer of a deposition process based on the use of $SiF_4$-Ar-$H_2$ mixtures from a small area research laboratory reactor into an industrial gen 1 AKT reactor. We will first discuss on the optimization of the process conditions leading to fully crystallized films without any amorphous incubation layer, suitable for bottom gate TFTS, as well as on the use of plasma diagnostics to increase the deposition rate up to 0.5 nm/s [3]. The use of silicon nanocrystals appears as an elegant way to circumvent the opposite requirements of a high deposition rate and a fully crystallized interface [4]. The optimized process conditions are transferred to large area substrates in an industrial environment, on which some process adjustment was required to reproduce the material properties achieved in the laboratory scale reactor. For optimized process conditions, the homogeneity of the optical and electronic properties of the ${\mu}c$-Si:H films deposited on $300{\times}400\;mm$ substrates was checked by a set of complementary techniques. Spectroscopic ellipsometry, Raman spectroscopy, dark conductivity, time resolved microwave conductivity and hydrogen evolution measurements allowed demonstrating an excellent homogeneity in the structure and transport properties of the films. On the basis of these results, optimized process conditions were applied to TFTs, for which both bottom gate and top gate structures were studied aiming to achieve characteristics suitable for driving AMOLED displays. Results on the homogeneity of the TFT characteristics over the large area substrates and stability will be presented, as well as their application as a backplane for an AMOLED display.

  • PDF