• 제목/요약/키워드: Analog MUX

검색결과 11건 처리시간 0.022초

Expandable Flash-Type CMOS Analog-to-Digital Converter for Sensor Signal Processing

  • Oh, Chang-Woo;Choi, Byoung-Soo;Kim, JinTae;Seo, Sang-Ho;Shin, Jang-Kyoo;Choi, Pyung
    • 센서학회지
    • /
    • 제26권3호
    • /
    • pp.155-159
    • /
    • 2017
  • The analog-to-digital converter (ADC) is an important component in various fields of sensor signal processing. This paper presents an expandable flash analog-to-digital converter (E-flash ADC) for sensor signal processing using a comparator, a subtractor, and a multiplexer (MUX). The E-flash ADC was simulated and designed in $0.35-{\mu}m$ standard complementary metal-oxide semiconductor (CMOS) technology. For operating the E-flash ADC, input voltage is supplied to the inputs of the comparator and subtractor. When the input voltage is lower than the reference voltage, it is outputted through the MUX in its original form. When it is higher than the reference voltage, the reference voltage is subtracted from the input value and the resulting voltage is outputted through the MUX. Operation of the MUX is determined by the output of the comparator. Further, the output of the comparator is a digital code. The E-flash ADC can be expanded easily.

네트워크 인터페이스를 위한 1-8V 8-bit 300MSPS 고속 CMOS ADC (A 1-8V 8-bit 300MSPS CMOS Analog to Digital Converter with high input frequence)

  • 주상훈;송민규
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(2)
    • /
    • pp.197-200
    • /
    • 2002
  • In this paper, presents a 1.8V 8-bit 300MSPS CMOS Subranging Analog to Digital Converter (ADC) with a novel reference multiplex is described. The proposed hか converter is composed of Sub A/D Converter block, MUX (Multiplexer) block and digital block. In order to obtain a high-speed operation, further, a novel dynamic latch, an encoder of novel algorithm and a MUX block are proposed. As a result, this A/D Converter is operated 100MHz input frequence by 300MHz sampling rate.

  • PDF

동력의지를 위한 BLDCM 구동 시스템 및 상전류 추정 기법 (A Brushless DC Motor Drive System and Phase Current Estimation Method For Active Knee Prothesis)

  • 남기준;최연범;정두희
    • 재활복지공학회논문지
    • /
    • 제7권2호
    • /
    • pp.7-12
    • /
    • 2013
  • 본 논문에서는 동력의지를 위한 브러쉬리스 DC 모터 구동 시스템과 DC 링크단의 전류를 이용하여 상전류를 추정하는 기법을 제안한다. 토크제어를 위해서는 전류 측정이 매우 중요하며 전류 측정 시 스위칭 노이즈를 최소화하기 위해 전류 센싱 시점은 스위칭 전압 명령에 동기화 되어야 한다. 저가의 시스템, 공간의 절약 그리고 제어의 단순화하기 위해 DC 링크단 전류를 사용한 제어를 실시하였다. 또한 환류 다이오드를 통해 흐르는 전류에서 발생하는 DC 링크단 전류와 상전류간의 오차를 줄이기 위해 Analog MUX를 이용한 상전류 추정방법을 사용하였다. 실험 결과를 통해 제안한 시스템의 유효성을 검증하였다.

  • PDF

다중채널 초음파 프로브 고장진단을 위한 커패시턴스 측정 장치 구현 (Implementation of Capacitance Measurement Equipment for Fault Diagnosis of Multi-channel Ultrasonic Probe)

  • 강법주;김양수
    • 한국정보통신학회논문지
    • /
    • 제20권1호
    • /
    • pp.175-184
    • /
    • 2016
  • 본 논문에서는 기존의 LCR 미터에 의한 측정방식이 아니라 C/V(capacitance to voltage) 변환 방식을 이용하여 커패시턴스를 측정하는 방법을 제안하였다. 그리고 다중채널용 초음파 프로브 진단장치를 구현하기 위해 192채널들을 6개의 MUX(multiplexer) 채널로 변환하는 아날로그 MUX 회로를 설계하였다. 각각의 MUX 채널 회로별 전압을 다시 커패시턴스로 변환하는 회로특성이 다르기 때문에 각각의 MUX 채널별 디지털전압을 커패시턴스로 변환하는 변환함수를 최소 자승법을 이용하여 유도하였다. 개발된 시제품의 성능시험결과로 1회 측정시간이 4초 이내로 측정되었고, 192개 채널들의 반복적인 측정에서 최대값, 최소값, 평균값에 대한 측정 오차값이 5% 이내의 시험결과가 제시되었다.

vMOS 기반의 DLC와 MUX를 이용한 용량성 감지회로 (Design of a Capacitive Detection Circuit using MUX and DLC based on a vMOS)

  • 정승민
    • 한국ITS학회 논문지
    • /
    • 제11권4호
    • /
    • pp.63-69
    • /
    • 2012
  • 본 논문에서는 용량성 지문센서의 회색조 이미지를 얻기 위한 새로운 회로를 제안하고 있다. 기존의 회로는 회색조 이미지를 얻기 위해 많은 칩 면적을 차지하는 DAC를 적용하거나 전력소모가 많고 전역 클럭을 적용하는 비휘발성 메모리에 적용되는 승압회로를 픽셀별로 적용하였다. 개선된 전하분할 방식의 용량성 지문센서 감지회로는 뉴런모스(vMOS) 기반의 DLC(down literal circuit) 회로와 단순화된 아날로그 MUX(multiplexor)를 적용하였다. 설계된 감지회로는 0.3V, $0.35{\mu}m$ CMOS공정을 적용하여 동작을 검증하였다. 제안된 회로는 기존의 비교기와 주변회로를 필요로하지 않으므로 단위 픽셀의 레이아웃 면적을 줄이고 이미지의 해상도를 향상 시킬 수 있다.

개방루프를 이용한 고속 저전력 2스텝 ADC 설계 기법 (A High-speed St Low power Design Technique for Open Loop 2-step ADC)

  • 박선재;구자현;윤재윤;임신일;강성모;김석기
    • 한국통신학회논문지
    • /
    • 제29권4A호
    • /
    • pp.439-446
    • /
    • 2004
  • 본 논문에서는 통신 시스템의 저전력, 고속 동작에 적합한 2단 8비트 500Msamples/s ADC 설계 기법을 제안하였다. 이를 위하여 기존의 2단 변환기에서 사용하는 폐쇄형 구조 대신 개방형 구조를 사용하였고 리셋 스위치를 사용하여 mux-array를 이용한 개방형 구조에서 문제가 되는 기생 캐패시턴스에 의한 정착 시간 지연 문제를 해결하여 고속 동작에 적합하도록 하였다. 또한 아날로그 래치를 제안하여 기존의 정적 동작 대신 동적 동작을 통하여 전력 소모를 줄였다. 위에서 제안한 설계 기법을 이용하여 설계된 ADC는 모의실험 결과 103MHz 입력 신호를 500MHz로 샘플링 할 때 7.6비트의 ENOB을 가지며 1.8V 단일 전원에서 203㎽의 전력을 소모한다. 레이아웃은 1-poly 6-metal 0.18$\mu\textrm{m}$ CMOS 공정을 이용하였으며 면적은 760$\mu\textrm{m}$*800$\mu\textrm{m}$이다.

Multi-Channel Data Acquisition System Design for Spiral CT Application

  • Yoo, Sun-Won;Kim, In-Su;Kim, Bong-Su;Yun Yi;Kwak, Sung-Woo;Cho, Kyu-Sung;Park, Jung-Byung
    • 한국의학물리학회:학술대회논문집
    • /
    • 한국의학물리학회 2002년도 Proceedings
    • /
    • pp.468-470
    • /
    • 2002
  • We have designed X-ray detection system and multi-channel data acquisition system for Spiral CT application. X-ray detection system consists of scintillator and photodiode. Scintillator converts X-ray into visible light. Photodiode converts visible light into electrical signal. The multi-channel data acquisition system consists of analog, digital, master and backplane board. Analog board detects electrical signal and amplifies signal by 140dB. Digital board consists of MUX(Multiplex) which routes multi-channel analog signal to preamplifier, and ADC(Analog to Digital Converter) which converts analog signal into digital signal. Master board supplies the synchronized clock and transmits the digital data to image reconstructor. Backplane provides electrical power, analog output and clock signal. The system converts the projected X-ray signal over the detector array with large gain, samples the data in each channel sequentially, and the sampled data are transmitted to host computer in a given time frame. To meet the timing limitation, this system is very flexible since it is implemented by FPGA(Field Programmable Gate Array). This system must have a high-speed operation with low noise and high SNR(signal to noise ratio), wide dynamic range to get a high resolution image.

  • PDF

개방루프를 이용한 저전력 2단 8-비트 500Msamples/s ADC (An Open-Loop Low Power 8-bit 500Msamples/s 2-Step ADC)

  • 박선재;구자현;김효창;윤재윤;임신일;강성모;김석기
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 II
    • /
    • pp.951-954
    • /
    • 2003
  • 본 논문에서는 고속. 저전력에 적합한 개방 구조를 갖는 8-비트 500Msmaples/s 2-Step ADC 를 제안하였다. 500Msmaples/s 의 고속 동작을 위해서 기존의 M-DAC을 이용한 폐쇄 구조 대신 개방형 구조를 사용하였다. 이와 더불어 저전력을 구현하기 위해서 analog-latch 를 제안하여 동적 동작을 수행시킴으로써 전력 소모를 줄였으며 , mux 의 구현 시 reset switch를 이용하여 로딩 시간을 개선함으로써 high-speed 에 적합하도록 설계하였다. 제안된 ADC 는 1-poly 6-metal 0.18um CMOS 공정을 이용하였으며 1.8V 전원 전압을 이용하여 250mW 의 전력을 소모하며 500M 샘플링 주파수에서 120MHz 신호 입력 시 7.6 비트의 ENOB를 얻을 수 있었다.

  • PDF

센서용 Incremental 델타-시그마 아날로그 디지털 변환기 설계 (Incremental Delta-Sigma Analog to Digital Converter for Sensor)

  • 정진영;최단비;노정진
    • 전자공학회논문지
    • /
    • 제49권10호
    • /
    • pp.148-158
    • /
    • 2012
  • 본 논문에서는 센서용 incremental 델타-시그마 아날로그 디지털 변환기를 설계 하였다. 회로는 크게 pre-amplifier, S & H (sample and hold) 회로, MUX와 델타-시그마 모듈레이터, 그리고 데시메이션 필터로 구성 되어 있다. 델타-시그마 모듈레이터는 3차 1-bit 구조이고 $0.18{\mu}m$ CMOS 공정을 사용 하였다. 설계된 회로는 테스트 결과 5 kHz 신호 대역에서 signal-to-noise and distortion ratio (SNDR)는 87.8 dB의 성능을 가지고, differential nonlinearity (DNL)은 ${\pm}0.25$ LSB (16-bit 기준), integral nonlinearity (INL)은 ${\pm}0.2$ LSB 이다. 델타-시그마 모듈레이터 전체 소비 전력은 $941.6{\mu}W$ 이다. 최종 16-bits 출력을 얻기 위하여 리셋을 인가하는 N cycle을 200 으로 결정하였다.

Launch Vehicle Telemetry MUX Test by using the Spacecraft Simulator

  • Won, Young-Jin;Lee, Jin-Ho;Yun, Seok-Teak;Kim, Jin-Hee;Lee, Sang-Ryool
    • 한국우주과학회:학술대회논문집(한국우주과학회보)
    • /
    • 한국우주과학회 2009년도 한국우주과학회보 제18권2호
    • /
    • pp.46.3-46.3
    • /
    • 2009
  • The SAR (Synthetic Aperture Radar) satellite has the advantage of implementing the imaging mission even though it is night time, cloudy weather, and all weather conditions, which is different from the satellite with the optical payload. This is the reason why the SAR satellite comes into the spotlight in the observation satellite field. The Korea Aerospace Research Institute (KARI) has been developing the first Korean SAR satellite and is currently integrating and testing the Flight Model. For the launch vehicle service, KARI finalized the selection of the launch vehicle service provider and finished Critical Design Review (CDR) of the interface between the bus and the launch vehicle. KARI and launch vehicle service provider also finished the test of the telemetry interface between the bus and the launch vehicle. The test of the telemetry interface has the purpose of checking the interface of the telemetry which is the SOH(State-of-Health) of the satellite in an early launch stage. For this test, KARI has finished the development of the spacecraft simulator which is composed of the bus simulator to generate the analog telemetry and the launch vehicle simulator to gather the telemetry. In this research, the result of the hardware implementation and the software implementation for the spacecraft simulator were described. Finally the results of the launch vehicle telemetry MUX test which were performed at the launch vehicle provider's design office by using the spacecraft simulator were summarized. It is expected that this simulator will be used in the next test after the manufacture of the launch vehicle.

  • PDF