• 제목/요약/키워드: Aes

검색결과 1,423건 처리시간 0.031초

저전력 AES 암호시스템을 위한 경량의 S-Box 설계 (Design of Lightweight S-Box for Low Power AES Cryptosystem)

  • 이상홍
    • 한국인터넷방송통신학회논문지
    • /
    • 제22권1호
    • /
    • pp.1-6
    • /
    • 2022
  • 본 논문에는 저전력 AES(Advanced Encryption Standard) 암호시스템을 구현하기 위한 합성체 기반의 경량 S-Box 구조 설계를 제안한다. 제안한 방법에서는 GF(((22)2)2) 상에서 사용면적 및 처리속도의 개선을 위해서 x2, λ, 그리고 GF((22)2) 등 3개의 모듈을 1개의 모듈로 통합한 단순 구조로 설계한다. 설계된 AES S-Box는 Verilog-HDL를 기반으로 하여 구조적 모델링을 하였으며, Xilinx ISE 14.7툴 상에서 Spartan 3s1500l FPGA 소자를 타켓으로 하여 논리합성을 수행하였다. 논리적인 동작을 검증을 위한 시뮬레이션은 Modelsim 10.3 툴을 이용하였으며, 시뮬레이션 결과를 통하여 설계된 S-Box가 정확히 동작함을 확인하였다.

Adverse Events of Thread Embedding Acupuncture for the Musculoskeletal Conditions and Diseases: A Narrative Review of Clinical Studies

  • Lee, Ji Sun;Oh, Yoona;Kim, Yeonhak;Lee, Byung Ryul;Yang, Gi Young;Kim, Eunseok
    • Journal of Acupuncture Research
    • /
    • 제39권1호
    • /
    • pp.10-16
    • /
    • 2022
  • This study aimed to analyze the status of adverse events (AEs) in the treatment of musculoskeletal conditions/diseases using thread embedding acupuncture (TEA). Five electronic databases were searched to retrieve data on clinical studies published in the last 5 years (2016 to 2021). Of the 151 studies retrieved, 22 studies analyzed AEs and were selected for this review. There were no AEs reported in 6 studies (27.3%); of the remaining 16 studies, 4 studies (18.2%) reported AEs that were not related to TEA. The most common AEs reported in the Chinese studies were redness of skin with/without swelling and tingling sensation, and in the Korean studies they were stiffness, a foreign body sensation, and bruising. The percentage of patients with AE experience was 5.1% in the Chinese studies and 19.9% in the Korean studies. The discrepancies between the findings in the Chinese and Korean studies may be attribute to differences in the diameter of needles, thread materials, TEA treatment procedure, and evaluation methods for AEs. Most of the reported AEs were of a mild status and did not last for a long time. However, further research on the clinical course after TEA treatment is needed.

AES 기반 화이트박스 암호 기법의 지연 시간과 연산량 분석 (Analysis of Latency and Computation Cost for AES-based Whitebox Cryptography Technique)

  • 이진민;김소연;이일구
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2022년도 춘계학술대회
    • /
    • pp.115-117
    • /
    • 2022
  • 화이트박스 암호 기법은 암호 키 정보를 소프트웨어 기반 암호화 알고리즘에 섞어 암호 키의 노출을 막는 방식이다. 화이트박스 암호 기법은 허가되지 않은 역공학 분석으로 메모리에 접근하여 기밀 데이터와 키를 유추하기 어렵게 만들어서 종래의 하드웨어 기반의 보안 암호화 기법을 대체하는 기술로 주목받고 있다. 하지만, 암복호화 과정에서 연산 결과와 암호 키를 숨기기 위해 크기가 큰 룩업테이블을 사용하기 때문에 암복호 속도가 느리고, 메모리 사이즈가 커지는 문제가 발생한다. 특히 최근 저가, 저전력, 경량의 사물인터넷 제품들은 제한된 메모리 공간과 배터리 용량 때문에 화이트박스 암호을 적용하기 어렵다. 또한, 실시간 서비스를 지원해야 하는 네트워크 환경에서는 화이트박스 암호의 암복호화 속도로 인해 응답 지연 시간이 증가하여 통신 효율이 열화된다. 따라서 본 논문에서는 S.Chow가 제안한 AES 기반 화이트박스(WBC-AES)를 사용하여 속도와 메모리 요구조건을 만족할 수 있는지 실험 결과를 토대로 분석한다.

  • PDF

AND 게이트에 대한 2차 G-equivariant 로직 게이트 및 AES 구현에의 응용 (Second-Order G-equivariant Logic Gate for AND Gate and its Application to Secure AES Implementation)

  • 백유진;최두호
    • 정보보호학회논문지
    • /
    • 제24권1호
    • /
    • pp.221-227
    • /
    • 2014
  • 스마트카드 등과 같은 모바일 기기에 구현된 암호 알고리즘은 수학적 안전성뿐만 아니라 부채널 공격에 대한 안전성도 함께 고려되어야 한다. 부채널 공격이란 구현된 암호 알고리즘의 연산 과정 중에 발생하는 부채널 정보를 이용해서 비밀 정보를 알아내는 공격 방법이다. 특히 전력분석 공격은 암호 연산 수행시 발생하는 전력 소비량의 변화를 측정함으로써 암호 기기 내부의 비밀 정보를 알아내는 공격법으로 이에 대한 여러 가지 대응 방법이 제안되었다. 본 논문에서는 블록 암호 알고리즘 구현시 전력분석 공격 및 글리치 공격을 방어할 수 있는 게이트 레벨 기법을 새롭게 제안한다. 또한 본 논문에서 제안한 방법을 이용하여 AES 블록 암호 알고리즘을 전력분석 공격 및 글리치 공격에 안전하게 구현할 수 있는 방법을 제시한다.

IEEE 802.11i 보안용 AES 기반 CCM 프로토콜의 효율적인 하드웨어로 구현 (An Efficient Hardware Implementation of AES-based CCM Protocol for IEEE 802.11i Wireless LAN Security)

  • 황석기;이진우;김채현;송유수;신경욱
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.591-594
    • /
    • 2005
  • This paper describes a design of AES-based CCM Protocol for IEEE 802.11i Wireless LAN Security. The CCMP core is designed with 128-bit data path and iterative structyre which uses 1 clock cycle per round operation. To maximize its performance, two AES cores are used, one is for counter mode for data confidentiality and the other is for CBC(Cipher Block Chaining) mode for authentication and data integrity. The S-box that requires the largest hardware in AES core is implemented using composite field arithmetic, and the gate count is reduced by about 23% compared with conventional LUT-based design. The CCMP core designed in Verilog-HDL has 35,013 gates, and the estimated throughput is about 768Mbps at 66-MHz clock frequency.

  • PDF

무선 네트웤 라우터응용을 위한 고성능32비트 내장AES (High Performance 32-bit Embedded AES for Wireless Network Router Applications)

  • 등린;유영갑
    • 대한전자공학회논문지TC
    • /
    • 제47권11호
    • /
    • pp.97-104
    • /
    • 2010
  • 본 논문은 고성능32비트 AES구조를 제시한다. 재배열 구조는 5단 파이프라인을 사용한다. 그 안에 ShiftRows/InvShiftRows 모듈은 4단 파이프라인을 사용하고 MixColumn/InvMixColumn 모듈은 1단 파이프라인을 사용한다. Shift rows와 inverse shift rows 같은 구조를 사용한다. Mix column 과 inverse mix column 도 같은 구조를 사용한다. 그리고 RCON구조를 단순화 하여 사이즈를 줄였다. 제안된 구조는 verilogHDL 을 이용하여 구현 하였다. 이 회로의 처리량은 415Mbits/s 이고 크기는 0.18um CMOS 공정에서 13,764 게이트 이다. 재배열 구조는 무선 네트워크 라우터에서 사용할 수 있다.

스캔 기반 사이드 채널 공격에 대한 새로운 AES 코아 키 보호 기술 (A New Key Protection Technique of AES Core against Scan-based Side Channel Attack)

  • 송재훈;정태진;박성주
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제36권1호
    • /
    • pp.33-39
    • /
    • 2009
  • 본 논문은 Advanced Encryption Standard(AES) 암호화 코아가 내장된 System-on-a-Chip(SoC)의 스캔 기반 사이드 채널 공격에 의해 발생될 수 있는 비밀 키 정보 누출 방지를 위한 효과적인 시큐어 스캔 기술을 제안한다. 본 논문에서 제안하는 시큐어 스캔 설계 기술은 어플리케이션에 최적화 되어있는 암호화 코아를 수정하지 않고 적용을 할 수 있다. 또한 SoC 상의 IEEE1149.1 제어기 표준을 유지하며 기존 방식보다 적은 면적 오버 헤드와 전력 소모 및 높은 고장 검출율을 갖는 기술을 제안한다.

AES 암호화 모듈을 내장한 IC카드 인터페이스 칩? 개발 (Implementation of IC Card Interface Chipset with AES Cryptography)

  • 김동순;이성철
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제30권9호
    • /
    • pp.494-503
    • /
    • 2003
  • 본 논문에서는 각종 전자화폐 및 신용카드를 수용할 수 있도록 WindowsCE 운영체제를 지원하고, 국제적인 표준인 ISO-7816과 호환 가능한 IC카드용 칩의 구현에 관해 기술하였으며, 고성능의 32비트 ARM720T Core와 AES(Advanced Encryption System) 암호 모듈을 내장한 IC카드 칩 의 구성 방법에 관해 제안하였다. 본 논문에서 제안한 IC카드 칩 은 T=0, T=1 프로토콜을 지원하는 6개의 ISO 7816 전용 인터페이스포함하고 있으며, 이중 2개는 사용자카드와의 인터페이스를 위해 사용되고 나머지 4개는 SAM 카드와 인터페이스를 위해 사용되도록 설계되었다. 본 논문에서 제안한 IC카드 인터페이스 칩 은 소프트웨어 기반의 인터페이스 칩 과 비교해 약 70%의 속도 향상을 얻을 수 있었으며, 하이닉스의 0.35um 공정을 이용해 제작 검증하였다.닉스의 0.35um 공정을 이용해 제작 검증하였다.

생활폐기물 처리시설 배출 비산재의 조성분석 (Chemical Analysis of Fly Ashes from Municipal Solid Waste Incinerators)

  • 장성기;최덕일;임창호;이진숙
    • 분석과학
    • /
    • 제13권2호
    • /
    • pp.215-221
    • /
    • 2000
  • 생활폐기물 소각처리시설에서 발생하는 비산재의 pH와 입자분포 상태 등 물성치를 측정하였으며, XRF와 ICP-AES 및 ICP-MS를 이용하여 성분원소를 분석하였다. XRF 분석결과 비산재의 주성분 원소는 Ca, K, Na, Si, Al, Cl, S 및 O로 확인되었으며, XRD 분석결과 이들 원소는 염화물과 수산화물, carbonate, 산화물 및 복합화합물의 형태로 존재하는 것으로 나타났다. 미량원소로 함유된 중금속류의 정량을 위하여 시료의 전처리 없이 XRF를 이용한 직접분석과 마이크로파 분해장치를 사용하여 시료를 분해시킨 뒤 ICP-AES 및 ICP-MS를 이용한 분석결과를 비교하여 보았는데 두 가지 분석방법의 곁과가 잘 일치하였으며, Zn, Pb, Cu, Cr, Cd의 순으로 함량이 높게 나타났다.

  • PDF