• Title/Summary/Keyword: 6시그마 설계

Search Result 48, Processing Time 0.022 seconds

6$\sigma$ 시그마 설계에 관한 고찰

  • 박성현
    • Proceedings of the Korea Technology Innovation Society Conference
    • /
    • 2000.05a
    • /
    • pp.260-277
    • /
    • 2000
  • 최근 미국의 모토롤라(주)에서 시작된 6 시그마(Six Sigma) 경영이 우리나라의 기업들에게 큰 관심의 대상이 되고 있다. 이 논문은 6 시그마 중에서 설계 및 개발분야에 사용되는 6$\sigma$ 설계(Design for Six Sigma: DFSS)에 관하여 고찰하여 보는 논문이다. 6 시그마에 관한 많은 이론이 나와 있으나 아직 DFSS에 관해서는 매우 미약한 편이다. 이 논문에서는 먼저 DFSS의 정의, DFSS 프로세스의 단계, DFSS의 로드맵 등을 먼저 다루고, 다음으로 DFSS에서 사용되는 각종의 과학적 관리기법들(품질기능전개, Scorecard, FMEA, TRIZ, 다구찌설계 등)에 대하여 간단히 기술하기로 한다. 마지막으로 DFSS의 실무적용방법을 제안한다.

  • PDF

A Study on Selection of Project for Six Sigma (6시그마 프로젝트 선정에 관한 연구)

  • 권문환;김남식;주종문;황승국
    • Proceedings of the Korean Operations and Management Science Society Conference
    • /
    • 2000.04a
    • /
    • pp.704-708
    • /
    • 2000
  • 6 시그마는 기존의 많은 방법론을 통합하고, 대상범위를 확대하여 조직적 활동, 전사적 활동으로 유도하는 체계성을 가지고있는 것으로 기존의 품질경영 기법과 완전히 다른 것은 아니다. 따라서 6 시그마를 효과적으로 도입하기 위해서는 기존의 기법이나 방법들이 바탕이 되어야 한다. 국내 기업들이 많은 초기비용을 투입하여 6 시그마를 적용하는 것은 프로젝트수행으로 인한 기대효과 때문이지만 기존의 방법이나 기법들을 무시하고 처음부터 다시 시작하는 것은 인력이나 장비운용의 비효율적인 부분이 적지 않고, 그에 따른 비용낭비도 적지 않게 발생하고 있다. 이 논문에서는 6 시그마 프로젝트 선정에 기존의 신제품 설계에 주로 적용해 오던 품질기능전개와 효율성 평가에 적용되어 오던 DEA를 어떻게 적용시킬 수 있는지를 알아보고자 한다.

  • PDF

6 Sigma Project Management System (6 시그마 프로젝트 관리 시스템)

  • Cho, Seung-Ho
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2002.04b
    • /
    • pp.1167-1170
    • /
    • 2002
  • 기존에 개별 기업들이 사용중인 고객/서버 모델의 6 시그마 프로젝트 관리 시스템들은 각 기업의 업무와 밀접하게 결합되었기 때문에 다른 기업에는 적용될 수 없는 한계를 갖고 인터넷을 통해 접근할 수 없는 단점이 있다. 본 논문에서는 소프트웨어 개발 능력이 부족한 중소기업에서도 적은 노력으로 6 시그마의 도입을 가능하게 하기 위하여 각 기업의 업무 환경에서 공통적으로 사용되는 기능들을 일반화시킨 웹 기반의 6 시그마 프로젝트 관리 시스템을 개발하였다. 이 시스템은 웹기반으로 설계되었기 때문에 인터넷을 통해 언제 어디서든지 접근 가능하여 시간적 공간적 제약성이 없으므로 기업의 업무 효율성을 제고하였을 뿐만 아니라, 상세한 검색 기능을 제공하여 전사적인 지식 자원들의 공유를 통해 비용 절감 및 프로젝트 수행 기간 단축 등 경제적 효과를 얻을 수 있게 하였다.

  • PDF

A study on target Sigma Level at R&D stage and robust limits for design margins (R&D 분야의 목표 시그마 수준 설정과 설계 공차의 강건 한계 결정에 대한 연구)

  • Ko, Seoung-gon
    • The Korean Journal of Applied Statistics
    • /
    • v.29 no.2
    • /
    • pp.369-379
    • /
    • 2016
  • The Sigma Level, proposed by Motorola Inc., is one of the many Process Capability Index (PCI)'s that have been presented since the 1970's. It is used to evaluate process capability and unlike other PCI's, it has an advantage in that it uses population probability distribution. However, it is originally designed for mass production and is inadequate to evaluate prototypes or early products in the R&D stages. For use in such cases, we propose an R&D target Sigma Level, derived by considering 1.5 sigma shifts in traditional sigma level from a statistical point of view. We also explain the way to find robust limits for design tolerance because the sigma level or defect probability is useful to establish economical tolerance limits at the R&D stage and mass production.

Incremental Delta-Sigma Analog to Digital Converter for Sensor (센서용 Incremental 델타-시그마 아날로그 디지털 변환기 설계)

  • Jeong, Jinyoung;Choi, Danbi;Roh, Jeongjin
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.49 no.10
    • /
    • pp.148-158
    • /
    • 2012
  • This paper presents the design of the incremental delta-sigma ADC. The proposed circuit consists of pre-amplifier, S & H circuit, MUX, delta-sigma modulator, and decimation filter. Third-order discrete-time delta-sigma modulator with 1-bit quantization were fabricated by a $0.18{\mu}m$ CMOS technology. The designed circuit show that the modulator achieves 87.8 dB signal-to-noise and distortion ratio (SNDR) over a 5 kHz signal bandwidth and differential nonlinearity (DNL) of ${\pm}0.25$ LSB, integral nonlinearity (INL) of ${\pm}0.2$ LSB. Power consumption of delta-sigma modulator is $941.6{\mu}W$. It was decided that N cycles are 200 clock for 16-bits output.

A 67dB DR, 1.2-V, $0.18-{\mu}m$ Sigma-Delta Modulator for WCDMA Application (WCDMA용 67-dB DR, 1.2-V, $0.18-{\mu}m$ 시그마-델타 모듈레이터 설계)

  • Kim, Hyun-Jong;Yoo, Chang-Sik
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.44 no.6 s.360
    • /
    • pp.50-59
    • /
    • 2007
  • [ $0.18-{\mu}m$ ] CMOS 1.2-V 2nd-order ${\Sigma}{\Delta}$ modulator with full-feedforward topology is designed. Using full-feedforward topology makes op-amp performance requirements much less stringent, therefore it has been adopted as a good candidate for low-voltage low-power applications throughout the world. Also, ${\Sigma}{\Delta}$ modulator is designed with top-down design approach, therefore various nonideal effects of op-amp are modeled in this paper.

Design of a CMOS Single Bit 3rd Order Delta-Sigma Modulator with Switched Operational Amplifier (스위치드 연산증폭기를 이용한 CMOS 단일비트 3차 델타시그마 변조기 설계)

  • Lee, Han-Ul;Dai, Shi;Yoo, Tai-Kyung;Lee, Keon;Yoon, Kwang-Sub;Lee, Sang-Min
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.37 no.8A
    • /
    • pp.712-719
    • /
    • 2012
  • This paper presents Single-bit Third order Delta-Sigma Modulator, which can be applied to the Low speed High resolution ADC in Audio signal Process System. Whereas the Operational Amplifier in modulator consumed static power dissipation in operating, this modulator used Switching on/off techniques, which makes the Power dissipation of the modulator reduced. Also proposed modulator minimizes frequency characteristic variation by optimizing switch position. And this modulator chooses Single-bit type to guarantee stability. The designed ADC went through 0.35um CMOS n-well 1-poly 4-metal process to be a final product, and the final product has shown 17.1mW of power dissipation with 3.3V of Supply Voltage, 6.4MHz of conversion rate. And 84.3dB SNDR and 13.5bit ENOB with 20KHz of input frequency.

The Incremental Delta-Sigma ADC for A Single-Electrode Capacitive Touch Sensor (단일-극 커패시터 방식의 터치센서를 위한 Incremental 델타-시그마 아날로그-디지털 변환기 설계)

  • Jung, Young-Jae;Roh, Jeong-Jin
    • Journal of IKEEE
    • /
    • v.17 no.3
    • /
    • pp.234-240
    • /
    • 2013
  • This paper presents an incremental delta-sigma analog-to-digital converter (ADC) for a single-electrode capacitive touch sensor. The second-order cascade of integrators with distributed feedback (CIFB) delta-sigma modulator with 1-bit quantization was fabricated by a $0.18-{\mu}m$ CMOS process. In order to achieve a wide input range in this incremental delta-sigma analog-to-digital converter, the shielding signal and the digitally controlled offset capacitors are used in front of a converter. This circuit operated at a supply voltage of 2.6 V to 3.7 V, and is suitable for single-electrode capacitive touch sensor for ${\pm}10-pF$ input range with sub-fF resolution.

A Study on the Performance Based Mix Design on Using Bottom Ash as Planting Concrete Aggregate through Applications of 6 Sigma Technique (6시그마 기법을 적용한 식재용 경량콘크리트 골재로서의 바텀애쉬 배합설계에 관한 실험적 연구)

  • Ahn, Hye-Ryeon;Oh, Jae-Hoon;Song, Yu-Mi;Huh, Young-Ki
    • Proceedings of the Korean Institute of Building Construction Conference
    • /
    • 2012.05a
    • /
    • pp.247-250
    • /
    • 2012
  • As industrialization progresses is rapidly growing, the city of density and temperature is rising successively. It leads to the status of environmental issues. It is needed to develop process of planting concrete block using by Eco-materials for replacing to he existing rooftop light soil that imported. In this study, developing the process of planting lightweight block is researched on using applications of 6 Sigma technique. It makes process object improve standard by using statistical method. Also, there are suggestion that it is optimum mix design conditions and affection of experimental factors in matters of developing planting concrete block for rooftop greening.

  • PDF