• 제목/요약/키워드: 4 pass amplifier

검색결과 66건 처리시간 0.036초

RF front-end Module for On-Line UHF Partial-discharge Monitoring System

  • Lee June Young;Kim Bok Ki
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 학술대회지
    • /
    • pp.776-779
    • /
    • 2004
  • A RF front-end module is designed for GIS(Gas Insulated Substation) which is employed for effective and efficient very high voltage transmission. Major advantage of the unit is improved PO detection sensitivity through minimizing the effect of surrounding interference signals, which is achieved by controlling the gain and the selection of the frequency band, for the precise detection of any UHF PO (Partial Discharge) disturbance occurred in the GIS due to some unwanted problems. For the development of the module, various switches for providing selected signal paths, wideband LNA, 3 BPF for selecting detection frequency band, and video detector are designed, fabricated and measured on 1 mm FR4 substrate with various RF components. The detection sensitivity of the unit was <-60 dBm that is sufficient to detect UHF PO signals as low as 1 pC. It is believed that the value is enough to detect the signal occurred in GIS.

  • PDF

다이폰을 이용한 한국어 문자-음성 변환 시스템의 설계 및 구현 (Design and Implementation of Korean Tet-to-Speech System)

  • 정준구
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1994년도 제11회 음성통신 및 신호처리 워크샵 논문집 (SCAS 11권 1호)
    • /
    • pp.91-94
    • /
    • 1994
  • This paper is a study on the design and implementation of the Korean Tet-to-Speech system. In this paper, parameter symthesis method is chosen for speech symthesis method and PARCOR coeffient, one of the LPC analysis, is used as acoustic parameter, We use a diphone as synthesis unit, it include a basic naturalness of human speech. Diphone DB is consisted of 1228 PCM files. LPC synthesis method has defect that decline clearness of synthesis speech, during synthesizing unvoiced sound In this paper, we improve clearness of synthesized speech, using residual signal as ecitation signal of unvoiced sound. Besides, to improve a naturalness, we control the prosody of synthesized speech through controlling the energy and pitch pattern. Synthesis system is implemented at PC/486 and use a 70Hz-4.5KHz band pass filter for speech imput/output, amplifier and TMS320c30 DSP board.

  • PDF

최적의 다중모드 간섭기로 결합된 직사각형 링 공진기 (Rectangular ring resonator with optimum multimode inteference)

  • 김두근;최운경;최영완;이종창
    • 대한전자공학회논문지SD
    • /
    • 제44권11호
    • /
    • pp.26-35
    • /
    • 2007
  • 본 연구에서는 광집적회로를 구성하기 위해서 InP 기판위에 아주 작은 다중모드 간섭기를 결합기로 사용하고, 직사각형 링 공진기 내부는 전반사 거울로 구성된 필터를 제작하여 그 특성을 측정 분석하였다. 최적의 다중모드 간섭기의 길이와 폭은 110 ${\mu}m$와 9 ${\mu}m$로 하여 빛이 광 도파로를 따라 진행할 때 링으로 결합되는 파워를 높였다. 링 공진기 내부의 광도파로와 전반사 거울에서의 손실을 보상하기 위해서 링 공진기 내부에 길이가 120 ${\mu}m$인 반도체 광 증폭기를 집적하였다. 측정된 공진기의 FSR는 대략 2 nm (244 GHz)이고 소광비는 13 dB이다. 또한 곡선 피팅에 의해서 파워 결합력은 대략 42%를 얻을 수 있었다. 이러한 조건에서 임계 결합을 얻기 위해서는 2.4 dB의 공진기 내부 손실이 요구된다.

광대역 LC 대역 통과 필터를 부하로 가지는 0.18-μm CMOS 저전력/광대역 저잡음 증폭기 설계 (A 0.18-μm CMOS Low-Power and Wideband LNA Using LC BPF Loads)

  • 신상운;서영호;김창완
    • 한국전자파학회논문지
    • /
    • 제22권1호
    • /
    • pp.76-80
    • /
    • 2011
  • 본 논문에서는 3~5 GHz의 동작 주파수를 가지는 0.18-${\mu}m$ CMOS 저전력/광대역 저잡음 증폭기 구조를 제안한다. 제안하는 광대역 저잡음 증폭기는 광대역 입력 정합, 발룬 기능, 그리고 우수한 노이즈 특성을 얻기 위해 노이즈 제거 회로 구조를 채택하였다. 특히, 2차 LC-대역 통과 필터를 증폭기의 부하로 구현함으로써 기존에 발표된 문헌들보다 최소 전력을 소모하면서 높은 전력 이득과 낮은 잡음 지수를 얻을 수 있었다. 본 논문에서 제안하는 저잡음 증폭기는 1.8 V 공급 전압으로부터 단지 3.94 mA의 전류를 소모하며, 모의 실험 결과, 3~5 GHz UWB 대역에서 전력 이득은 최소 +17 dB 이상, 잡음 지수는 최대 +4 dB 이하, 그리고 입력 IP3는 -15.5 dBm을 가진다.

Zero-Crossing 복조기를 위한 $0.5{\mu}m$ CMOS FM 라디오 수신기 (A $0.5{\mu}m$ CMOS FM Radio Receiver For Zero-Crossing Demodulator)

  • 김성웅;김영식
    • 대한전자공학회논문지SD
    • /
    • 제47권2호
    • /
    • pp.100-105
    • /
    • 2010
  • 본 논문에서는 Zero-Crossing 복조기에 적합한 88MHz에서 108MHz 대역 FM 라디오 수신기를 $0.5{\mu}m$ CMOS 공정을 이용하여 설계 및 제작하였다. 본 수신기는 Low-IF 구조를 기초로 설계되었으며, Low-Noise Amplifier (LNA), Down-Conversion Mixer, Phase locked loop (PLL), Low-pass filter (LPF), 비교기를 포함하는 RF/Analog 집적회로로 개발되었다. 측정결과 LNA와 Mixer를 포함하는 RF Block은 23.2dB의 변환 이득과 입력 PldB는 -14dBm였고 전체 잡음지수는 15 dB로 나타났다. IF단 LPF와 비교기를 포함하는 Analog Block은 89dB 이상의 전압 이득을 가지고, IC내부의 레지스터를 제어하여 600KHz에서 1.3MHz까지 100KHz 단위로 Passband 대역를 조절할 수 있도록 설계되었다. 설계된 수신기는 4.5V에서 동작하며, 전체 전류 소모는 15.3 mA로 68.85mW의 전력을 소모한다. 실험결과 성공적으로 FM 라디오 신호를 수신할 수 있었다.

SF6 가스중의 공진주파수에 따른 신호특성 (Characteristic as a Resonance Frequency of $SF_6$ Gas)

  • 이용희;이현동;박정남;신양섭;박장수;서정민
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 C
    • /
    • pp.1867-1869
    • /
    • 2003
  • In this paper, chamber(Circuit breaker compartment of C-GIS) made of stainless steel with 4 mm width is used. Artificial defect was made on enclosure or HV conductor of chamber and $SF_6$ gas was injected into it according to pressure. In this experiment, Acoustic emission sensors of different types was used to compare sensitivity to detect acoustic signal occurred by Partial discharge(PD) of according to types and resonance frequency in $SF_6$ gas atmosphere. Sensors used in tests was R6I, R15I and 2/4/6 Pre-Amplifier connected with R6IU without pre. amp. In case of R6IU, gain was adjusted with 40 dB like other sensors and operated by differential mode. Post amplifier(post. amp) and band pass filter(BPF) were developed Gain of post. amp. is 60 dB and BPF has band width of $50{\sim}300$ kHz. Also, envelope circuit developed reduces frequency of AE sensor. As a result, in $SF_6$ atmosphere, R6IU and R6I had resonance frequency of 60 Hz was better than R15I. Also, R6IU was better than R6I because of type property of pre.amp. had differential mode.

  • PDF

마이크로파 전력전송시스템의 프로토타입 설계 및 구현 (A Design and Implementation of a Prototype Microwave Power Transmission System)

  • 박민우;박진우;백승진;구자경;임종식;안달
    • 한국산학기술학회논문지
    • /
    • 제10권9호
    • /
    • pp.2227-2235
    • /
    • 2009
  • 본 논문에서는 마이크로파를 이용하는 무선 전력전송시스템의 간단한 구성과 측정한 동작 특성을 제시한다. 마이크로파 전력전송시스템은 건물 안, 회의실과 같은 좁은 공간내에서 저전력을 이동 단말 기기에 공급하는 것을 목표로 한다. 실험실 수준에서 프로토타입 시스템의 제작 및 측정이 용이하도록 각 구성 회로 소자들을 직접 설계 및 제작, 측정하였는데, 마이크로파 발진기, 고출력증폭기, 마이크로스트립 패치 안테나, 저역통과여파기, 검파 및 정류회로이다. 마이크로파 무선전력전송 시스템은 중심주파수 2.4GHz에서 고정 전력 29.3dBm을 생성하여 전송하고, 수신측 패치 안테나를 수신한 전력을 정류기를 통해서 DC 전력으로 변환한다. 두 안테나간 이격 거리에 따라 측정되는 DC 전압값의 차이를 제시하고, 각 거리별로 수신측에 전달되는 DC전력량이 서로 다름을 측정값으로 제시한다.

A 0.25-$\mu\textrm{m}$ CMOS 1.6Gbps/pin 4-Level Transceiver Using Stub Series Terminated Logic Interface for High Bandwidth

  • Kim, Jin-Hyun;Kim, Woo-Seop;Kim, Suki
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(2)
    • /
    • pp.165-168
    • /
    • 2002
  • As the demand for higher data-rate chip-to-chip communication such as memory-to-controller, processor-to-processor increases, low cost high-speed serial links\ulcorner become more attractive. This paper describes a 0.25-fm CMOS 1.6Gbps/pin 4-level transceiver using Stub Series Terminated Logic for high Bandwidth. For multi-gigabit/second application, the data rate is limited by Inter-Symbol Interference (ISI) caused by channel low pass effects, process-limited on-chip clock frequency, and serial link distance. The proposed transceiver uses multi-level signaling (4-level Pulse Amplitude Modulation) using push-pull type, double data rate and flash sampling. To reduce Process-Voltage-Temperature Variation and ISI including data dependency skew, the proposed high-speed calibration circuits with voltage swing controller, data linearity controller and slew rate controller maintains desirable output waveform and makes less sensitive output. In order to detect successfully the transmitted 1.6Gbps/pin 4-level data, the receiver is designed as simultaneous type with a kick - back noise-isolated reference voltage line structure and a 3-stage Gate-Isolated sense amplifier. The transceiver, which was fabricated using a 0.25 fm CMOS process, performs data rate of 1.6 ~ 2.0 Gbps/pin with a 400MHB internal clock, Stub Series Terminated Logic ever in 2.25 ~ 2.75V supply voltage. and occupied 500 * 6001m of area.

  • PDF

A Novel 3-Level Transceiver using Multi Phase Modulation for High Bandwidth

  • Jung, Dae-Hee;Park, Jung-Hwan;Kim, Chan-Kyung;Kim, Chang-Hyun;Kim, Suki
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 II
    • /
    • pp.791-794
    • /
    • 2003
  • The increasing computational capability of processors is driving the need for high bandwidth links to communicate and store the information that is processed. Such links are often an important part of multi processor interconnection, processor-to-memory interfaces and Serial-network interfaces. This paper describes a 0.11-${\mu}{\textrm}{m}$ CMOS 4 Gbp s/pin 3-Level transceiver using RSL/(Rambus Signaling Logic) for high bandwidth. This system which uses a high-gain windowed integrating receiver with wide common-mode range which was designed in order to improve SNR when operating with the smaller input overdrive of 3-Level. For multi-gigabit/second application, the data rate is limited by Inter-Symbol Interference (ISI) caused by low pass effects of channel, process-limited on-chip clock frequency, and serial link distance. In order to detect the transmited 4Gbps/pin with 3-Level data sucessfully ,the receiver is designed using 3-stage sense amplifier. The proposed transceiver employes multi-level signaling (3-Level Pulse Amplitude Modulation) using clock multi phase, double data rate and Prbs patten generator. The transceiver shows data rate of 3.2 ~ 4.0 Gbps/pin with a 1GHz internal clock.

  • PDF

초음파 거리 측정회로용 프론트-엔드 IC의 설계 (A Design of Ultra-sonic Range Meter Front-end IC)

  • 이준성
    • 전자공학회논문지 IE
    • /
    • 제47권4호
    • /
    • pp.1-9
    • /
    • 2010
  • 초음파신호를 이용하여 두 물체 사이의 거리를 측정할 수 있도록 초음파신호를 발생시키고 이를 수신하여 증폭하는 프론트-앤드 IC를 설계하였다. 40[kHz]~300[kHz]의 초음파 신호를 발생시켜서 피에조진동자를 통해 간헐적으로 송신하는 회로와 피에조 수신기에서 받은 미세한 반사 신호를 증폭하여 노이즈를 제거한 후 처음 송신된 신호와의 시간 차이를 펄스폭으로 출력하고 이를 이용하여 물체사이의 거리를 계산할 수 있는 기능을 내장하였다. 본 설계에서는 두 가지 기술을 작용하여 기능을 개선하였다. 첫째, 주파수 자동조정(SFC) 회로이다. OTA회로의 gm을 가변시켜 초음파 신호발생기의 출력주파수와 수신단의 밴드패스필터의 중심주파수가 서로 연동되도록 조정해 줌으로써 신호 복원을 용이하게 하였다. 둘째, 가변 이득 조절회로(VGC)이다. 이 회로는 두 물체사이의 거리에 상관없이 수신되는 신호의 진폭이 일정하도록 동작하는 기능을 한다. 또한, 출력레벨변환회로를 적용하여 송신신호의 진폭을 40[V]로 상승시켜 측정거리를 늘리는 시도를 하였다. 시뮬레이션을 위한 공정은 0.6um] 급, 40[V] CMOS 공정을 사용하였다. 전원전압 5[V], 소비전력은 약 12[mW]정도이다. 회로의 규모가 최소화 되어 있고 외부소자 수를 줄였기 때문에 휴대형기기에 편리하게 사용할 수 있게 하였다.