• 제목/요약/키워드: 회로구조

검색결과 2,056건 처리시간 0.037초

소형선박용 프로펠러 및 샤프트 이물질 제거를 위한 수중절단기 기구 설계 및 제어기 개발 (Development of an Underwater Rope-cutter Device and Controller for Removal of Propeller and Shaft Foreign Material for Small Vessel)

  • 이헌석;오진석;최순홍
    • 해양환경안전학회지
    • /
    • 제25권7호
    • /
    • pp.927-935
    • /
    • 2019
  • 연안 해역에서 소형 선박의 프로펠러 고장으로 인한 사고가 지속적으로 발생하고 있다. 특히, 해상부유물(폐그물 및 로프 등)에 의하여 선박 프로펠러가 감기는 사고가 빈번히 일어나고 있다. 선박 프로펠러 감김 사고는 동력 상실로 인한 선박의 운항 지연 및 표류로 인한 1차 사고와 프로펠러에 감긴 로프을 제거하기 위한 잠수 작업등으로 인한 2차 사고의 우려가 있다. 이러한 빈번한 프로펠러 감김 사고에도 불구하고 문제를 해결할만한 적절한 도구가 없어 선박을 육상으로 인양하여 수리하거나, 잠수부가 직접 선박 아래로 잠수하여 문제를 해결하고 있는 실정이다. 이에 따라, 최근 선박 프로펠러 감김 사고를 예방하기 위해 프로펠러 샤프트에 로프절단장치를 일부 소형선박에 장착하고 있으나 비교적 높은 설치비용 및 시간이 으로 인하여 원활하게 적용되어지지 않는 것으로 판단된다. 본 연구에서는 이러한 문제점을 해결하기 위해 기계톱 원리를 이용한 간단한 구조를 가진 수중절단기 기구 설계 및 제어기 개발을 수행하였다. 수중절단기의 톱날은 직선왕복동작을 위해 유성기어와 크랭크핀을 사용함으로써 긴 행정을 가질 수 있도록 하였다. 또한 수중절단기는 소형 선박에 비치되어있는 배터리를 이용하여 작동시킬 수 있도록 하였다. 또한, 비전문가인 사용자가 보다 편리하고 안전하게 사용할 수 있도록 역전류 방지 및 속도제어회로를 적용하여 편리성 및 안정성을 확보하였다.

고속/고집적 ATM Switching MCM 구현을 위한 설계 Library 구축 밀 시험성 확보 (Generation of Testability on High Density /Speed ATM MCM and Its Library Build-up using BCB Thin Film Substrate)

  • 김승곤;지성근;우준환;임성완
    • 마이크로전자및패키징학회지
    • /
    • 제6권2호
    • /
    • pp.37-43
    • /
    • 1999
  • 대용량, 고속 정보처리가 요구되는 시스템의 모듈은 데이터 처리의 고속성 및 회로의 고집적이 가능한 MCM의 형태로 구현되어 ATM, GPS 및 PCS 등의 분야에 광범위하게 응용되고 있다. 3개의 칩으로 구성되고 2.48 Gbps의 데이터 처리용량을 가지는 ATM Switching 모듈을 기판 Size 48$\times$48mm2, Cu/PhotoBCB를 이용한 10 Multi-Layer 그리고 491 Pin PBGA 형태의 MCM을 개발하였다. MCM 개발을 위해 요구되는 기술로는 고속신호 특성구현을 위해 Interconnect Characterization을 통한 기판/ 패키지의 설계 파라미터 추출, 고밀도 MCM 에서의 방열처리 그리고 MCM 개발의 가장 난점중의 하나인 시험성 확보를 들 수 있다. ATM Switching MCM 개발을 위해 MCM-D 기판에서의 Interconnect Characterization을 통한 신호지연, 비아특성, 신호간섭(Cross-talk) 파라미터 등을 추출하였다. 고집적 구조에서 15.6Watt의 방열처리를 위해 열 해석을 진행하고 기판에 열 비아 1.108개를 형성하고 패키지 전체에 $85^{\circ}C$ 이하 유지조건의 방열처리를 하였다. 마지막으로 시험성 확보를 위해 미세 간격 프로빙을 통한 기판 검증 및 복잡한 패키지/어셈블리 공정검증을 위해 Boundary Scan Test(BST)를 적용하여 효과적이고 비용 절감형의 제품을 개발하였다.

  • PDF

압전감쇠를 이용한 압전지능패널의 전달 소음저감 성능 (Transmission Noise Seduction Performance of Smart Panels using Piezoelectric Shunt Damping)

  • 이중근
    • 한국산학기술학회논문지
    • /
    • 제3권1호
    • /
    • pp.49-57
    • /
    • 2002
  • 안전감쇠에 의해 전달 소음을 저감시키는 압전지능패널에 대한 실험적 연구를 수행하였다. 압전지능패널은 기본적으로 압전재료를 부착한 평판 구조물에 션트회로를 연결하고 흡음재들을 부가한 구조물이다. 지능패널은 중 주파수영역에서 흡음재의 수동적 특성을 이용하고 저주파수영역의 공진주파수에서는 압전감쇠를 적용하여 소음저감을 이루는 개념이다. 저주파공진에서의 소음저감을 위하여 측정한 전기적임피던스모델을 이용하는 압선감쇠를 적용하였다. 압전감쇠를 위한 공진 션트회로는 직렬로 연결된 저항과 인넉터로 구성되었으며, 저항과 인덕터는 회로에서 소산되는 에너지가 최대가 될 수 있는 값으로 최적설계하였다. 압전지능패널의 전달 소음저감성능은 음향터널을 사용하여 실험을 수행하였다. 음향터널은 사각단면 형태이며 소음 원으로 터널의 한 쪽 끝에 스피커가 설치되었다. 패널들을 터널의 중앙에 설치하여 투과 음압을 측정하였다. 흡음재를 갖는 지능패널과 흡음재와 공기층을 갖는 압전이중지능패널은 수동적 특성에 의해 저주파영역의 공진주파수를 제외한 중 주파수영역에서 뚜렷한 소음저감 효과를 나타내었다. 압전감쇠를 통하여, 첫 번째 공진주파수에서 약 10dB, 8dB의 소음저감 효과를 얻었다. 압전감쇠와 수동특성을 혼용하는 압전지능패널은 넓은 주파수영역에서의 소음저감을 위한 유망한 기술이다.

  • PDF

블록 암호알고리즘 SEED의 면적 효율성을 고려한 FPGA 구현 (Area Efficient FPGA Implementation of Block Cipher Algorithm SEED)

  • 김종현;서영호;김동욱
    • 한국정보과학회논문지:컴퓨팅의 실제 및 레터
    • /
    • 제7권4호
    • /
    • pp.372-381
    • /
    • 2001
  • 본 논문에서는 대한민국 표준 128비트 블록 암호알고리즘인 SEED를 하나의 FPGA에 사상될 수 있도록 설계한다. 이를 위해 VHDL을 이용하여 설계하고 회로는 라운드키 생성부, F함수부, G함수부, 라운드 처리부, 제어부, I/O부로 구성한다. 본 논문에서 SEED는 FPGA를 대상으로 설계하나 ASIC이나 코어(core)를 사용하는 설계 등에 응용될 수 있도록 구현대상을 정하지 않고(technology independent) 범용적으로 설계한다. SEED구조상 많은 하드웨어 자원을 필요로 하는 점 때문에 구현 시 자원제한에 의한 문제점을 최소화하기 위해 F함수부와 라운드 키 생성부에서 사용되는 G 함수를 각각 1개씩 구현하고 이를 순차적으로 사용함으로써 게이트 수를 최소화하여 부가적인 하드웨어 없이 모든 SEED알고리즘이 하나의 FPGA 내에 구현되도록 한다. SEED는 Altera FLEX10K100에서 구현할 경우 FPGA 사용률이 약 80%이고 최대 28Mhz clock에서 동작하여 14.9Mbps로 암호화를 수행할 수 있다. 설계된 SEED는 공정기술과 무관하고 공정기술의 변경에 따른 부가 하드웨어가 전혀 필요 없이 하나의 FPGA로 설계되었다. 따라서 SEED의 구현이나 이를 사용하는 시스템 제작 등에 쉽게 응용할 수 있으리라 사료된다.

  • PDF

RFID 다기능 복합 카드용 UHF 대역 소형 태그 안테나 개발 (Development of UHF Band Tag Antenna using Radio Frequency Identification Multipurpose Complex Card)

  • 변종헌;성봉근;최은정;주대근;유대원;조병록
    • 한국통신학회논문지
    • /
    • 제34권12B호
    • /
    • pp.1452-1458
    • /
    • 2009
  • 본 논문에서는 다기능 복합 카드용 극초단파(UHF) 대역 소형 태그 안테나를 제안하였다. 현재 일반적으로 HF 대역 태그와 UHF 대역 태그가 장착된 듀얼 카드가 사용되고 있다. 본 논문에서는 기존 듀얼 카드에 지문인식 시스템이 탑재됨으로써 발생하는 공간상 제약 및 주변 도체로 인한 RFID 태그 인식거리 성능 저하를 최소화한 다기능 복합 카드용 극초단파 대역 RFID 소형 태그 안테나를 제안하였다. 제안된 극초단파 대역 RFID 소형 태그 안테나는 HF 태그 및 지문인식 시스템이 탑재된 제한된 공간에 적용 가능한 다기능 복합 카드용이며 테이퍼트, 미앤더 라인 및 루프 구조를 변형시킴으로써 소형화 및 태그 칩 매칭을 가능하게 하였다. 제안된 소형 태그 안테나는 카드 재질 특성 및 주변 회로를 감안하여 설계하였으며 작은 크기($50{\times}15\;mm^2$)로 PET필름에 제작 되었다. RFID 소형 태그 측정 방법은 무반사실에서 EPCglobal Static Test 장비를 이용하여 측정하였으며 기존 사용 중인 듀얼 카드와 차량 내부 및 지갑을 이용해서 다양한 비교 측정을 하였다. 측정 결과 EPCglobal Static Test 결과 인식거리는 3.8 m, 필드테스트 결과 차량 내부에서 최대 인식거리 7.6 m로 양호한 결과를 확인하였으며 제안된 태그 안테나는 지자체에서 주차통제보안시스템에 사용될 예정이다.

리니어 오실레이팅 전기기기의 비교 연구 (Convergence Comparison of Linear Oscillating Electric Machines)

  • 정성인;엄상인
    • 한국융합학회논문지
    • /
    • 제12권12호
    • /
    • pp.273-280
    • /
    • 2021
  • 본 연구는 하이브리드 자동차의 리니어 오실레이팅 전기기기의 비교 연구를 위해 수행하였으며, 다섯 가지(직각좌표형, 영구자석 매입 원통형, 자속역전식, 릴럭턴스 원통형, 횡자속 형태.)의 제안된 형태의 비교를 통해 리니어 오실레이팅 전기기기의 연구결과를 제시하였다. 모든 형태는 초기 모델링으로서 누설을 고려한 등가자기회로법을 통해 수행되었다. 영구자석 형태의 이동자로 구성된 직각좌표형은 구속조건 아래에서 설계변수들의 파라미터 분석을 통한 최적화 과정이 수행되었고, 영구자석 매입 원통형은 이동자에 영구자석과 Back-iron이 결합된 구조를 제시하였다. 자속역전식은 영구자석형 이동자의 매입형태에 따른 분석과 향상된 모델을 제시하며, 릴럭턴스 원통형은 유효 자속의 증가와 리플을 저감하기 위한 이동자 치의 형태를 비교·분석하였다. 횡자속 형태에서는 2차원 분석기법과 3차원 분석을 통한 비교를 수행하였다. 본 연구는 설계 규칙과 리니어 오실레이팅 전기기기의 특성을 제공한다는 측면에서 의미가 있다.

전력변환장치 설계를 통한 연료전지 발전시스템 구성 (Configuration of Fuel Cell Power Generation System through Power Conversion Device Design)

  • 윤용호
    • 한국인터넷방송통신학회논문지
    • /
    • 제21권6호
    • /
    • pp.129-134
    • /
    • 2021
  • 최근 급속한 산업 발달과 생활수준의 향상으로 인하여 전력 수요가 점차 증대되고 있고 이러한 전력수요 급증에 의해 화석연료 의존도가 높은 우리나라의 경우 국제환경 규제에 의한 온실가스 배출량의 감축 및 동결은 바로 산업 활동의 위축을 가져오게 된다. 이에 따라 환경을 국가의 산업생산 활동과 연계시키고자 하는 선진국과의 경쟁에서 많은 어려움이 발생하고 있고 이에 대한 대책으로 대체 에너지의 개발이 세계적으로 큰 관심거리가 되고 있다. 이러한 새로운 발전방식 중 비교적 용량이 작은 소규모의 발전설비는 태양광발전 (Photovoltaic generation), 풍력발전 (Wind power generation), 연료전지발전 (Fuel cell generation) 등이 있다. 그중 실용화에 있어서 중요한 요소인 연속운전 및 높은 발전효율, 장기적인 내구성을 고려할 때 가장 주목을 받는 것이 연료전지이다. 연료전지 기술은 화석연료 사용에 따른 공해요인의 제거 및 전력산업 구조조정에 따른 분산형 전원으로서 개발 및 보급 가능성이 큰 새로운 형태의 발전방식으로 주목받고 있다. 따라서 본 논문에서는 연료전지에서 발생하는 직류전원을 입력으로 하여 최종적으로 우리 일상생활에서 사용하는 교류전원을 얻는 데 필요한 전력변환 회로를 설계하여 연료전지 발전시스템을 연구 및 구성하였다.

UHF대역 지상국용 무지향 고이득 안테나 (An Omnidirectional High Gain Antenna for UHF Band Ground Station)

  • 배기형;장민수;주재우;황찬호;홍기표
    • 한국지식정보기술학회논문지
    • /
    • 제12권4호
    • /
    • pp.539-550
    • /
    • 2017
  • 본 논문에서는 UHF대역 원통형 다이폴 배열 안테나에 대해서 설계, 제작 및 시험을 하였다. 제안하는 안테나는 원통형 다이폴을 수직으로 4단 배열하였다. 원통형 다이폴 내부에는 병렬구조 급전회로를 설치하여 광대역 매칭이 되도록 구현하였다. 급전회로를 원통형 다이폴 중심에 설치하여 방위각 방향 무지향 방사패턴의 이득평탄도 특성을 최적화하였다. 급전회로에서 분기되는 신호의 차이를 최소화하여 대칭적인 방사패턴을 구현하였다. 요구 규격은 UHF대역에서 대역폭 11.2% 이상, 이득 6dBi 이상, 2:1 이하의 정재파비, 수평방향 방사패턴 이득평탄도 ${\pm}1dB$ 이내, 고각 방향 방사패턴 3dB 빔폭 13도 이상이다. M&S를 통해서 구현 가능성을 확인하고, 제작 및 시험을 통해서 M&S 결과를 검증하였다. 시험결과는 UHF대역에서 대역폭 11.2%, 이득 6.30~8.31dBi, 정재파비 1.53:1 이하, 방위각 방향 방사패턴 이득평탄도 ${\pm}0.2dB$ 이내, 고각 방향 방사패턴 3dB 빔폭은 15.62~15.84도이다. 시험결과 모든 규격을 충족하였다.

HMIC 기술을 적용한 소형화 경량화 광대역 전력증폭기 개발 (Development of Compact and Lightweight Broadband Power Amplifier with HMIC Technology)

  • 변기식;최진영;박재우
    • 한국산학기술학회논문지
    • /
    • 제19권11호
    • /
    • pp.695-700
    • /
    • 2018
  • 본 논문에서는 고유전율 인쇄회로기판 상의 좁은 면적 내에 패키지(Package) 되지 않은 마이크로파(Microwave) 부품을 고밀도로 집적하는 HMIC (Hybrid Microwave Integrated Circuit) 기술을 적용하여 모듈(Module)의 크기를 소형화, 경량화하고 동시에 근접한 소자 상호간의 전자기적 간섭을 최소화 하는 구조 설계 및 제작 기술을 적용하여 광대역 주파수 범위에서 균일한 전기적 성능을 갖는 광대역 전력증폭기를 개발한 내용을 다루었다. 제작한 광대역 전력 증폭기의 성능을 측정한 결과, 동작 주파수 범위에서 소신호 이득은 32 ~ 36 dB 범위 내에 이득평탄도 ${\pm}1.5dB$를 갖음을 확인하였다. 또한, 출력전력은 동작 주파수 범위에서 30 dBm 이상을 만족하였으며, 잡음 지수는 7 dB 이내로 측정되어 목표규격을 만족하는 특성을 나타내었다. OIP3(Output Third Order Intercept Point)는 39 dBm 이상을 만족함을 확인하였다. 제작한 광대역 전력 증폭기는 전자전 체계의 재밍(Jamming) 발생 장치의 고출력 증폭기를 전기적으로 구동하기 위하여 필요한 목표 성능을 모두 만족함으로써 실제 적용이 가능하며, 향후 마이크로파 대역의 유사 전력 증폭기를 설계하는데 도움이 될 것으로 기대한다.

전력절감용 재구성 연산증폭기를 사용한 4차 델타-시그마 변조기 설계 (Design of 4th Order ΣΔ modulator employing a low power reconfigurable operational amplifier)

  • 이동현;윤광섭
    • 전기전자학회논문지
    • /
    • 제22권4호
    • /
    • pp.1025-1030
    • /
    • 2018
  • 제안하는 4차 델타-시그마 변조기는 1개의 연산증폭기를 시분할 기법을 이용하여 4차 델타시그마 변조기를 구현한 구조를 이용하여 설계하였다. KT/C 잡음의 영향을 줄이기 위하여 첫 번째와 두 번째로 재사용하는 적분기의 적분 커패시터 사이즈를 크게 설계하였으며, 세 번째와 네 번째로 재사용하는 적분기의 적분 커패시터 사이즈는 작게 설계하였다. 다른 커패시터 용량을 한 개의 연산증폭기가 로드하기 때문에 안정도 문제를 해결하기 위하여 연산증폭기 단을 가변 하는 방법을 이용하였다. 전력을 절감하기 위하여, 1단으로 연산증폭기가 동작할 때 사용되고 있지 않는 2단을 구성하고 있는 CS증폭기와, 그 출력단에 붙어있는 연속모드 공통모드피드백회로 의 전류원을 차단하는 방법을 이용함으로써, 아이디어 적용전과 비교하였을 때, 15%의 전력 절감 효과를 얻었다. 제안한 변조기는 TSMC 0.18um CMOS N-well 1 poly 6 metal 공정을 이용하여 제작되었으며, 1.8V의 공급전압에서 305.55uW의 전력을 소모하였다. 256kHz의 샘플링 주파수, OSR 128, 1.024MHz의 클럭주파수, 250Hz 의 입력 싸인 파형을 공급하였을 때, 최대 SNDR은 66.3dB, 유효비트수는 10.6bits, DR은 83dB로 측정되었다. Fom(Walden)은 98.4pJ/step, Fom(Schreier)는 142.8dB 로 측정되었다.