• 제목/요약/키워드: 회로구조

검색결과 2,059건 처리시간 0.028초

결합 마이크로스트립 선로상의 펄스형태 신호의 전파 및 누화 특성 해석 (Propagation and Crosstalk Characteristic Analysis of Pulse Shaped Signals on the Coupled Microstrip Lines)

  • 박순근;김남;이승엽;장우현
    • 한국전자파학회논문지
    • /
    • 제8권5호
    • /
    • pp.516-524
    • /
    • 1997
  • 결합마이크로스트립 선로에서 여러형태의 펄스신호(가우시안 펄스, 구형 펄스, 사다리꼴 펄스, RF펄스)의 전 파특성을 해석하였다. 펼스신호의 시간영역의 응답을 구하기 위하여 비교적 정확성을 갖고 시율레이션하기에 편 리한 수치적분볍을 이용하였으며, 주파수에 따른 결합선로에서의 분산특성은 Kirschning과 Jansen의 closed f form 근사식을 사용하였다. 결합마이크로스트립 션로의 기하학적 구조(비유전율$\varepsilon_r$ , 기판두께 h, 스트립폭 w, 선로간의 간격 s)와 펄스폭 $\tau$ 등이 분산에 미치는 영향을 분석하였다. 그 결과 다른 파라미터에 비해 선로간의 거리가 펄스의 왜곡에 큰 영향을 주는 파라미터임을 알 수 있었다. 본 논문의 결과는 MIC 및 MMIC 회로의 설계시 마이크로스트립 선로의 비유전율, 기판두께, 스트립폭 그리고 선호 펄스의 펄스폭 등의 trade-off 결정에 적합하다.

  • PDF

UHF 대역 RFID 리더 반송파 누설 억압 연구 (A Novel Carrier Leakage Suppression Scheme for UHF RFID Reader)

  • 정재영;박찬원;염경환
    • 한국전자파학회논문지
    • /
    • 제22권4호
    • /
    • pp.489-499
    • /
    • 2011
  • RFID 기술은 각 사물에 전자 태그를 부착하고, 사물의 고유 ID를 무선으로 인식하여 해당 정보를 수집, 저장, 가공, 추적하는 기술로 다양한 분야에 적용되고 있다. 본 논문에서는 UHF 대역 RFID 리더 수신기에서 반송파 누설 신호를 억압하기 위한 새로운 방법을 제안하였다. 제안한 반송파 누설 전력 억압용-RF 전단부 구조를 갖는 리더는 리미터를 포함하는 비선형 경로를 통해 송신 반송파 누설 복제 신호를 생성한다. 리미팅 기능은 반송파 누설 신호의 주파수와 위상 정보는 유지하면서 태그의 진폭 변조 성분을 제거한다. 위상 천이기를 포함하는 선형 구간에 송신 반송파 누설 복제 신호를 주입함으로써 태그의 역산란 신호 손실 없이 리더 반송파 누설 신호를 효과적으로 억압할 수 있다. 제작된 반송파 누설 전력 억압 회로는 910 MHz 중심 주파수에서 반송파 누설 신호 대비 태그 신호 비가 36 dB 억압 효과를 달성하였음을 측정 결과를 통해 확인하였으며, 이는 시뮬레이션 결과와 일치한다.

신경 회로망을 사용한 비 파라메테 텍스춰 추출 (Non-Parametric Texture Extraction using Neural Network)

  • 전동근;홍선표;송자윤;김상진;김기준;김성철
    • The Journal of the Acoustical Society of Korea
    • /
    • 제14권2E호
    • /
    • pp.5-11
    • /
    • 1995
  • 본 연구에서는 화상에 있어서 패턴의 공간적인 특징을 추출하기위한 목적으로 신경회로망을 적용하는 방법을 제안하였다. 적용한 신경회로망은 3중의 구조를 가지며, 그 학습방법으로는 back-propagation 알고리즘을 사용하였다. 또한 이동이나 회전과 같은 패턴의 변위에 대응하기 위하여, 화상으로부터 co-occurrence matrix를 구하여, 신경회로망의 입력패턴으로 사용하였다. 제안한 방법을 평가하기 위하여 종래의 대표적방법인 화소의 spectral 정보를 이용한 최대유도법(maximum likelihood method)으로는 식별이 곤란한 시가지지역과 모래지역을 선정하여, 본 방법과 Haralick에 의하여 제안된 teture features를 이용하여 분류한 결과, texture features를 이용한 방법으로는 67%~89%의 식별률을 얻었음에 반하여, 본 연구에서 제안한 신경회로망을 사용한 방법으로는 80%~98%의 안정되고 높은 식별률을 얻었다.

  • PDF

마이크로 박판 미세 패턴 성형공정의 성형성에 대한 해석적 연구 (An Analysis of Formability of Micro Pattern Forming on the Thin Sheet Metal)

  • 차성훈;신명수;김종호;이혜진;김종봉
    • Elastomers and Composites
    • /
    • 제44권4호
    • /
    • pp.384-390
    • /
    • 2009
  • 롤-롤(Roll to roll) 성형은 공정이 비교적 간단하고 생산 효율이 높은 중요한 금속 성형 공정이다. 이러한 이유로 롤-롤 성형 공정은 최근에 솔라셀 집전판, 디스플레이 격벽구조, 그리고 회로기판 성형 등 넓은 범위에서의 활용이 검토되고 있다. 본 연구에서는 솔라셀 집전판에 수십만 개의 홈을 성형하는 공정에 대해 유한요소해석을 수행하였다. 수백만 개 홈에 대한 성형을 해석하는 것은 컴퓨터 용량과 시간의 문제로 불가능하기 때문에 공정 설계를 가능하게 하는 최소의 문제 영역을 해석 결과를 바탕으로 설정하였다. 그리고, 홈의 형상과 온도에 따른 해석을 수행하여 그 결과를 분석함으로서 공정 설계의 방향성을 제시하였다.

외부충전없이 반영구적으로 사용이 가능한 $10mWh/cm^2$급 동위원소기반 전고상(全固相) 하이브리드 전지 원천기술 개발 사업소개

  • 이명복;노진희;윤영목;황철균;여석기;최경식;최병건;손광재;이재명;윤영수;이성만;신동욱;박용준;김종대;김한준;김우정
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.232-233
    • /
    • 2013
  • 본 발표에서 2012년 나노융합산업원천기술개발사업 꼭지로 연구개발을 수행하고 있는 "외부 충전없이 반영구적으로 사용이 가능한 10 mWh/cm2급 동위원소기반 전고상(全固相) 하이브리드 전지 원천기술 개발" 사업의 핵심내용을 간략히 소개하고자 한다. 본 과제의 핵심내용은 국내 유일의 원자로인 하나로의 중성자 빔라인을 이용하여 ${\beta}$-선을 방출하는 동위원소파우더를 생산하고, 방출되는 ${\beta}$-선을 효율적으로 흡수할 수 있는 PN-접합 전지구조에 노출시켜 2차적인 e-h 쌍을 생성시키고, 분리시키고 전극으로 포집하여 전력을 생산하는 한국형 동위원소전지 개발에 있다. 더하여 실시간으로 생성되는 미세한 출력전력을 증폭시켜 저장할 수 있는 고효율 전고상 이차전지와 전력제어회로를 포함하는 한국형 하이브리드전지관련 원천기술 개발관련 세부 사업내용을 소개함으로 관련분야 연구에 대한 국내관심을 환기시켜 관련기술개발을 촉진하고자 한다.

  • PDF

ATM 통화로 망에서의 다중호 배치방법에 대한 연구 (A Study on the Time-slot Allocation Methods for the Multi-slot Calls on ATM Telephone Network)

  • 박경태
    • 융합신호처리학회논문지
    • /
    • 제5권1호
    • /
    • pp.73-78
    • /
    • 2004
  • 시간 순서 보전을 만족하는 프레임내 시간 슬롯의 배치 방법에는 임의, 연속, 주기 배치 방식 등이 있다. T-S-T 스위치 구조의 각 입력, 출력, 정터 시간스위치를 256개의 시간슬롯으로, 공간 스위치를 2*2로 구성하고, 시뮬레이션 검색횟수를 32회로 한정하며, 각 경우에 대한 시뮬레이션 시간은 10만 단위로 설정하였다. 시뮬레이션에 적용된 다중호는 기본호, 2배호, 6배호로 한정하였다. 부가된 기본호:2배호:6배호의 구성을 8:1:1, 6:2:2, 4:3:3 로 달리하면서 스위치에 트래픽을 할당하며 트래픽에 따른 호손율을 구하였다. 요약하면, 동일한 트래픽을 부가하였을 때 다중호의 배치 방식은 임의, 연속, 주기 방식의 순서로 호손율이 낮은 결과가 도출되어 다중호의 호손율이 제일 낮은 방식은 주기적 배치방식임을 알 수 있었다.

  • PDF

실시간 혈압 모니터링 u-헬스케어 시스템의 설계 (Design of U-healthcare System for Real-time Blood Pressure Monitoring)

  • 조병호
    • 한국인터넷방송통신학회논문지
    • /
    • 제18권4호
    • /
    • pp.161-168
    • /
    • 2018
  • 고혈압은 현대 주요 성인병이며 기존의 혈압계로는 실시간 혈압 측정 및 원격 모니터링이 어렵다. 그러나 실시간 혈압 모니터링 u-헬스케어 시스템은 효과적인 건강관리가 가능하도록 해준다. 실시간 혈압 모니터링을 위해 본 논문에서는 손목형 혈압계, 스마트폰 및 u-헬스케어 서버로 구성된 실시간 혈압 모니터링 u-헬스케어 시스템의 구조를 제시한다. 그리고 손목형 혈압계의 하드웨어 설계를 위한 주요 핵심 기능인 맥파검출 아날로그 회로 구성과 손목형 혈압계를 구성하는 디지털 하드웨어 구성을 제시한다. 또한 이들 하드웨어 시스템을 동작시키는 소프트웨어 개발을 위한 UML 분석방법과 소프트웨어 설계를 위한 플로우차트와 화면 설계를 보여준다. 따라서 본 논문에서 제시한 설계방법은 실시간 모니터링 u-헬스케어 시스템 구현에 매유 유용하게 활용될 수 있을 것으로 기대된다.

다공질 실리콘 산화막 Air-Bridge 기판 위에 제작된 MMIC용 공면 전송선 (Coplanar Waveguides Fabricated on Oxidized Porous Silicon Air-Bridge for MMIC Application)

  • 박정용;이종현
    • 대한전자공학회논문지SD
    • /
    • 제40권5호
    • /
    • pp.285-289
    • /
    • 2003
  • 본 논문에서는 실리콘 기판상의 전송선로 특성을 개선하기 위하여 표면 마이크로머시닝 기술과 새로운 산화법(H₂O/O₂ 분위기에서 500℃, 1시간 열산화와 1050℃, 2 분간 RTO(Rapid Thermal Oxidation) 공정)을 이용하여 10 ㎛ 두께의 다공질 실리콘 산화막(oxidized porous silicon:OPS) air-bridge 기판 위에 공면 전송선로(Coplanar Waveguide:CPW)를 제작하였다. 간격이 40 ㎛ 신호선이 20 ㎛ 전송선 길이가 2.2 mm인 CPW air-bridge 전송선의 삽입손실은 4 GH에서 -0.28 dB이며, 반사손실은 -22.3 유를 나타내었다. OPS air-bridge 위에 형성된 CPW의 손실이 OPS층 위에 형성된 CPW의 삽입손실보다 약 1 dB 정도 적은 것을 보여주었으며, 반사손실은 35 GHz 범위에서 약 -20 dB를 넘지 않고 있다. 이와 같은 결과로부터 두꺼운 다공질 실리콘 멤브레인 및 air-bridge 구조는 고 저항 실리콘 집적회로 공정에서 고성능, 저가의 마이크로파 및 밀리미터파 회로 응용에 충분히 활용 될 수 있으리라 기대된다.

작은 출력 전압 리플과 연속 전도모드에서 고정된 스위칭 주파수를 가지는 히스테리틱 벅 변환기 설계 (Design of Hysteretic Buck Converter with A Low Output Ripple Voltage and Fixed Switching Frequency in CCM)

  • 정태진;조용민;이태헌;윤광섭
    • 전자공학회논문지
    • /
    • 제52권6호
    • /
    • pp.50-56
    • /
    • 2015
  • 본 논문에서는 모바일 응용에 적합한 고효율의 빠른 응답 특성을 가지는 히스테리틱 벅 변환기를 제안한다. 기존 히스테리틱 변환기의 문제점인 큰 출력 전압 리플과 작은 용량의 전력 인덕터 사용의 어려움을 삼각파 신호 발생기를 통해 해결하였다. 그리고 부하 전류에 따라 가변하는 스위칭 주파수를 PLL(Phase Locked Loop)구조를 사용하여 일정하게 함으로써 주변 IC에 미치는 EMI(Electro Magnetic Interference)잡음을 최소화 하였다. 이 회로는 BCDMOS 0.35um 2-poly 4-metal 공정으로 제작되었으며, 측정 결과 입력전압 3.7V, 출력전압 1.2V 부하 전류 50~500mA 범위에서 20mV 이하의 출력 전압 리플을 나타내며 170mA 이상의 부하 전류를 구동하는 경우 2MHz의 고정된 스위칭 주파수에서 동작하였다.

내장된 자체 테스트를 위한 저전력 테스트 패턴 생성기 구조 (An Efficient Test Pattern Generator for Low Power BIST)

  • 김기철;강성호
    • 대한전자공학회논문지SD
    • /
    • 제47권8호
    • /
    • pp.29-35
    • /
    • 2010
  • 본 논문에서는 내장된 자체 테스트 기법 (BIST, Built-In Self Test)을 적용 할 때 저전력 테스트가 가능한 패턴 생성기를 제안하였다. 테스트 시 WSA (Weighted Switching Activity)가 많이 발생하는 노드인 heavy nodes의 선택 알고리듬을 제안하였으며, heavy nodes에 천이를 발생시키는 입력부 곧 heavy inputs을 찾는 알고리듬을 나타내었다. 고장 검출율을 높이는 최적의 heavy nodes의 수를 결정하고 선택된 입력부에 변형된 LFSR의 출력을 인가하여 테스트 시 발생하는 천이를 줄였다. 제안하는 패턴 생성기는 몇 개의 AND 게이트와 OR 게이트를 LFSR에 추가하여 적은 하드웨어 오버헤드로 간단히 구현된다. ISCAS 벤치 회로에 적용한 실험을 통해 제시하는 방법이 기존의 기법에 비해 평균 소비 전력을 감소시키면서 고장 검출율을 상승시키는 것을 검증하였다.