• Title/Summary/Keyword: 홀 접합

Search Result 72, Processing Time 0.037 seconds

Design of Helical Self-Piercing Rivet for Joining Aluminum Alloy and High-Strength Steel Sheets (알루미늄 합금과 고장력 강판 접합을 위한 헬리컬 SPR의 설계)

  • Kim, W.Y.;Kim, D.B.;Park, J.G.;Kim, D.H.;Kim, K.H.;Lee, I.H.;Cho, H.Y.
    • Transactions of the Korean Society of Mechanical Engineers A
    • /
    • v.38 no.7
    • /
    • pp.735-742
    • /
    • 2014
  • A self-piercing rivet (SPR) is a mechanical component for joining dissimilar material sheets such as those of aluminum alloy and steel. Unlike conventional rivets, the SPR directly pierces sheets without the need for drilling them beforehand. However, the regular SPR can undergo buckling when it pierces a high-strength steel sheet, warranting the design of a helical SPR. In this study, the joining and forging processes using the helical SPR were simulated using the commercial FEM code, DEFORM-3D. High-tensile-strength steel sheets of different strengths were joined with aluminum alloy sheets using the designed helical SPR. The simulation results were found to agree with the experimental results, validating the optimal design of a helical SPR that can pierce high-strength steel sheets.

Cu Electroplating on the Si Wafer and Reliability Assessment of Low Alpha Solder Bump for 3-D Packaging (3차원 실장용 실리콘 웨이퍼 Cu 전해도금 및 로우알파솔더 범프의 신뢰성 평가)

  • Jung, Do Hyun;Lee, Joon Hyung;Jung, Jae Pil
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2012.11a
    • /
    • pp.123-123
    • /
    • 2012
  • 최근 연구되고 있는 TSV(Through Silicon Via) 기술은 Si 웨이퍼 상에 직접 전기적 연결 통로인 관통홀을 형성하는 방법으로 칩간 연결거리를 최소화 할 수 있으며, 부피의 감소, 연결부 단축에 따른 빠른 신호 전달을 가능하게 한다. 이러한 TSV 기술은 최근의 초경량화와 고집적화로 대표되는 전자제품의 요구를 만족시킬 수 있는 차세대 실장법으로 기대를 모으고 있다. 한편, 납땜 재료의 주 원료인 주석은 주로 반도체 소자의 제조, 반도체 칩과 기판의 접합 및 플립 칩 (Flip Chip) 제조시의 범프 형성 등 반도체용 배선재료에 널리 사용되고 있다. 최근에는 납의 유해성 때문에 대부분의 전자제품은 무연솔더를 이용하여 제조되고 있지만, 주석을 이용한 반도체 소자가 고밀도화, 고 용량화 및 미세피치(Fine Pitch)화 되고 있기 때문에, 반도체 칩의 근방에 배치된 주석으로부터 많은 알파 방사선이 방출되어 메모리 셀의 정보를 유실시키는 소프트 에러 (Soft Error)가 발생되는 위험이 많아지고 있다. 이로 인해, 반도체 소자 및 납땜 재료의 주 원료인 주석의 고순도화가 요구되고 있으며, 특히 알파 방사선의 방출이 낮은 로우알파솔더 (Low Alpha Solder)가 요구되고 있다. 이에 따라 본 연구는 4인치 실리콘 웨이퍼상에 직경 $60{\mu}m$, 깊이 $120{\mu}m$의 비아홀을 형성하고, 비아 홀 내에 기능 박막증착 및 전해도금을 이용하여 전도성 물질인 Cu를 충전한 후 직경 $80{\mu}m$의 로우알파 Sn-1.0Ag-0.5Cu 솔더를 접합 한 후, 접합부 신뢰성 평가를 수행을 위해 고속 전단시험을 실시하였다. 비아 홀 내 미세구조와 범프의 형상 및 전단시험 후 파괴모드의 분석은 FE-SEM (Field Emission Scanning Electron Microscope)을 이용하여 관찰하였다. 연구 결과 비아의 입구 막힘이나 보이드(Void)와 같은 결함 없이 Cu를 충전하였으며, 고속전단의 경우는 전단 속도가 증가할수록 취성파괴가 증가하는 경향을 보였다. 본 연구를 통하여 전해도금을 이용한 비아 홀 내 Cu의 고속 충전 및 로우알파 솔더 볼의 범프 형성이 가능하였으며, 이로 인한 전자제품의 소프트에러의 감소가 기대된다.

  • PDF

Study on the pn Junction Device Using the POCl3 Precursor (POCl3를 사용한 pn접합 소자에 관한 연구)

  • Oh, Teresa
    • Journal of the Korean Vacuum Society
    • /
    • v.19 no.5
    • /
    • pp.391-396
    • /
    • 2010
  • The pn junction for solar cell was prepared on p-type Si wafer by the furnace using the $POCl_3$ and oxygen mixed precursor to research the characteristic of interface at pn junction. The sheet resistance was decreased in accordance with the increasing the diffusion process time for n-type doping on p-type Si wafer. The electron affinity at the interface in the pn junction was decreased with increasing the amount of n-type doping and the sheet resistance also decreased. Consequently, the drift current due to the generation of EHP increased because of low potential barrier. The efficiency and fill factor were increased at the solar cell with increasing the diffusion process time.

NEW POLY-SI TFT'S WITH SELECTIVE DOPED REG10N IN THE CHANNEL (선택적으로 도핑된 채널을 가지는 새로운 다결정 실리콘 박막 트랜지스터)

  • Jung, Sang-Hoon;Lee, Min-Cheol;Jeon, Jae-Hong;Han, Min-Koo
    • Proceedings of the KIEE Conference
    • /
    • 1999.07d
    • /
    • pp.1836-1838
    • /
    • 1999
  • 다결정 실리콘 박막 트랜지스터(TFT)의 누설전류를 줄이기 위하여 채널의 중간에 선택적으로 도핑된 영역을 가진 새로운 다결정 실리콘 TFT를 제안한다. 제안된 TFT에서는 채널의 일부가 선택적으로 도핑되어 채널 전체에 걸리는 전기장이 재분배된다. 제안된 n-채널 TFT는 $V_{GS}$<0, $V_{DS}$>0인 조건에서, 대부분의 전기장이 드레인 접합에 형성되는 공핍영역과, 도핑된 영역 중 소오스 쪽과 도핑되지 않은 채널 사이에 형성되는 공핍영역에 각각 나뉘어 걸린다. 기존의 다결정 실리콘 TFT와 비교할 때 드레인 접합에서 걸리는 전기장은 1/2로 감소하였고, 이에 따라 드레인 접합에서 생성되는 전자-홀 쌍도 현저히 감소하였다. 더구나 제안된 TFT의 온-전류는 기존의 TFT와 비교했을 때 거의 같거나 약간 감소하였으며 이에 따른 온/오프 전류비가 현저히 향상되었음을 실험을 통해 확인할 수 있었다.

  • PDF

Study on the Cell Efficiency depending on the Sheet Resistance (면저항에 따른 셀 효율에 관한 연구)

  • Hyun, Il-Sup;Oh, Teresa
    • Proceedings of the KAIS Fall Conference
    • /
    • 2010.05a
    • /
    • pp.153-155
    • /
    • 2010
  • 실리콘 태양전지의 pn 접합 계면특성을 조사하기 위해서 p형 실리콘 기판 위에 전기로를 이용한 $POCl_3$ 공정을 통하여 n형의 불순물을 주입하여 pn접합을 만들었다. n형 불순물의 확산되어 들어가는 공정시간이 길고 공정온도가 높을수록 면저항은 줄어들었다. n형 불순물의 주입이 많아질수록 pn 접합 계면에서의 전자친화도가 줄어들면서 면저항은 감소되었다고 할 수 있다. n형 반도체의 페르미레벨이 높아지면서 공핍층도 생기지만 n형 불순물이 많아지면서 공핍층의 폭은 점점 좁아지고 쇼키 장벽의 높이도 낮아지면서 자유전자와 홀 쌍의 이동이 쉽게 이루어지게 되었다. n형의 불순물 확산공정시간이 긴 태양전지 셀에서 F.F. 계수가 높게 나타났으며, 효율도 높게 나타났다.

  • PDF

Growth of InGaP on Ge substrates by metalorganic chemical vapor deposition for triple junction solar cells

  • Lee, Sang-Su;Yang, Chang-Jae;Sin, Geon-Uk;Yun, Ui-Jun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.133-133
    • /
    • 2010
  • 3-5족 화합물 반도체를 이용한 집광형 삼중 접합 태양전지는 35% 이상의 광변환 효율로 주목을 받고 있다. 일반적으로 삼중 접합 태양전지는 넓은 영역대의 파장을 흡수하기 위해 밴드갭이 다른 InGaP, GaAs, Ge이 사용된다. 그 중 하부셀은 기계적 강도가 높고 장파장을 흡수할 수 있는 Ge이 사용되는데, p-type Ge 기판위에 III-V 결정막 성장 시 5족 원소가 확산되어 pn접합을 형성하게 된다. 이러한 구조를 가진 Ge 하부셀이 효율적으로 홀-전자 쌍을 형성하기 위해서는 두꺼운 베이스와 얇은 에미터 접합이 필요하다. InGaP의 phosphorus는 낮은 확산계수로 인해 GaAs의 arsenic에 비해 얇은 접합이 형성 가능하며, Ge표면 에칭효과가 더 적다는 장점이 있다. 이를 고려해 우리 연구그룹에서는 metalorganic chemical vapor depostion(MOCVD)을 이용하여 Ge기판위에 성장한 InGaP layer의 특성을 관찰해 보았다. <111>로 $6^{\circ}$ 기울어진 p-type Ge(100) 기판위에 MOCVD를 통해 InGaP layer를 형성하였고, 성장된 layer를 atomic force microscope(AFM)와 high-resolution x-ray diffraction(HRXRD)을 이용하여 표면형상, 조성, 응력상태 등을 각각 관찰하였다. 또한 phosphorus 확산에 의해 형성되는 도핑농도는 electrochemical capacitance-voltage(ECV)을 이용하여 관찰하였다. 성장된 Ge기판위의 InGaP layer의 경우 특징적으로 높이 50 nm, 밑변 길이 $1\;{\mu}m$의 경사진 표면을 관찰할 수 있었으며, 이러한 구조는 TMIn과 TMGa의 비율이 증가 할수록 감소하였다. 따라서 이러한 경사진 형태의 구조는 격자 불일치 때문인 것으로 판단된다. 추가적으로 V/III ratio의 최적화를 통해 1.3 nm의 표면 거칠기를 갖는 InGaP layer를 얻을 수 있었다. ECV를 통해 Ge 하부셀의 pn접합 형성을 관찰한 결과 약 160 nm에서 접합이 형성되는 것을 관찰할 수 있었다. 또한, 같은 성장 조건의 샘플을 1000 초 열처리 후에 접합깊이의 변화를 관찰한 결과 180 nm에서 접합이 관찰되었지만, GaAs의 arsenic에 의한 pn접합은 열처리 후에 그 깊이가 170 nm에서 300 nm로 증가 하였다. 따라서 삼중접합 태양전지의 제작 공정을 고려할 경우 phosphorus에 의한 접합 형성이 Ge 하부셀의 동작 특성에 유리할 것으로 판단된다.

  • PDF

Cracking Near a Hole on a Heat- Resistant Alloy Subjected to Thermo-Mechanical Cycling (열 및 기계적 반복하중 하의 내열금속 표면 홀 주변 산화막의 변형 및 응력해석)

  • Li, Feng-Xun;Kang, Ki-Ju
    • Transactions of the Korean Society of Mechanical Engineers A
    • /
    • v.34 no.9
    • /
    • pp.1227-1233
    • /
    • 2010
  • In the hot section of a gas turbine, the turbine blades were protected from high temperature by providing a thermal barrier coating (TBC) as well as by cooling air flowing through internal passages within the blades. The cooling air then passed through discrete holes on the blade surface, creating a film of cooling air that further protects the surface from the hot mainstream flow. The holes are subjected to stresses resulting from the lateral growth of thermally grown oxide, the thermal expansion misfit between the constituent layers, and the centrifugal force due to high-speed revolution; these stresses often result in cracking. In this study, the deformation and cracks occurring near a hole on a heat-resistant alloy subjected to thermo-mechanical cycling were investigated. The experiment showed that cracks formed around the hole depending on the applied stress level and the number of cycles. These results could be explained by our analytic solution.

냉음극 변압기 플라즈마와 액체 소스를 이용한 p-SiO2 박막 증착

  • No, Gang-Hyeon;Park, Dong-Gyun;Song, Hyo-Seop;Park, Yong-Ho;Sin, Ju-Yong;Lee, Je-Won
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.08a
    • /
    • pp.129-129
    • /
    • 2011
  • 냉음극 변압기 전원 소스를 이용하여 저진공에서 플라즈마를 발생시키는 시스템을 개발하였다. 또한 이 장치를 이용하여 도핑된 산화막 증착 기술을 연구하였다. 이 때 도핑 전구체는 액체 소스였으며 이를 기화시켜 사용하였다. 특히 p 타입이 도핑된 이산화규소 박막 증착을 상온에서 실시하였다. 공정 압력은 400~1,000 mT였으며, 전압은 약 1,100~2,100 V 범위에서 조절하였다. 증착된 박막은 박막 두께와 홀 측정을 실시하였다. 홀 측정을 위한 인듐 금속 접합을 400 C에서 실시하였다. 결과를 요약하면, 플라즈마 공정 압력이 400에서 1,000 mTorr로 증가함에 따라 박막 증착 속도는 약 240~440 ${\AA}$/min이었다. 또한 증착된 p-SiO2의 벌크 농도는 같은 압력 증가에 따라 약 $1.2{\times}10^{19}$에서 $6.5{\times}10^{18}/cm^3$으로 절반 정도 감소하였다. 그에 따라 도핑된 산화막의 비저항은 $~1.4{\times}10^{-3}$에서 $2.5{\times}10^{-3}{\Omega}{\cdot}cm$로 증가하였다. 홀 이동도는 약 380~400 $cm^2/V{\cdot}s$를 유지하였다. 또한 전압이 1,100 에서 2,100 V로 증가함에 따라 산화막의 증착 속도는 약 330에서 410 ${\AA}$/min으로 증가하였다. 그러나 전압이 증가해도 벌크 농도는 약 8,9~$6.6{\times}10^{18}/cm^3$의 범위였다. 보다 자세한 결과는 발표를 통해 설명할 것이다.

  • PDF

SAC305 solder paste printability evaluation by screen printing parameters (스크린 프린팅 주요인자 변화에 따른 SAC305 솔더페이스트 인쇄성 평가)

  • Kwon, S.H.;Lee, C.W.;Kim, C.H.;Yoo, S.
    • Proceedings of the KWS Conference
    • /
    • 2010.05a
    • /
    • pp.77-77
    • /
    • 2010
  • 본 연구에서는 Sn-3.0Ag-0.5Cu (SAC305) 무연솔더의 최적 인쇄성을 위한 PCB 및 마스크설계, 스크린프린팅 공정변수의 최적값을 실험계획법을 통해 평가하였다. 사용된 칩은 가로 0.4mm 세로 0.2mm의 0402 MLCC칩이며, 사용된 시험보드는 OSP 표면처리된 PCB이었다. 인쇄성을 판단하기 위한 공정인자는 금속마스크 두께, 마스크홀 크기, 패드크기 및 모양, 인쇄각도, 인쇄속도, 판분리속도이었다. ANOVA분석을 통해 주인자를 파악하였으며, 인쇄성에 영향을 미치는 주인자는 마스크두께와 인쇄각도임이 확인되었다. 그 후 중심 합성법을 이용하여 인쇄성 최적 조건을 확인하였다. 결과로 나타난 등고선/표면도를 통해, 마스크두께가 작을 때에는 인쇄각도가 작아야 높은 인쇄성을 갖으며, 또한 마스크 두께가 클 경우에는 인쇄각도가 커야 높은 인쇄성을 가짐을 알 수 있었다. 추가실험을 통해서 인쇄성 표면도의 정확도를 확인하였으며, 실험값은 표면도에서 표시된 인쇄성값과 비슷함을 알 수 있었다. 또한, 인쇄성이 낮은 영역과 높은 영역에서 접합강도값을 측정하였으며, 인쇄성이 좋은 영역에서 접합강도도 높음을 알 수 있었다.

  • PDF

FE analysis of Extrusion Process and Estimation of welding strength for Micro Multi Cell Tube with Serration (세레이션형 미세 멀티셀 튜브 압출 및 접합강도 평가)

  • Lee Jung Min;Kim Byung Min;Jo Hyung Ho;Kang Chung Gil
    • Journal of the Korean Society for Precision Engineering
    • /
    • v.22 no.9 s.174
    • /
    • pp.49-59
    • /
    • 2005
  • This paper describes a development of the extrusion process and estimation of the weldability for multi cell tubes used to cooling system of automobiles. A study on extrusion process is performed through the 3D FE simulation in non-steady state and extrusion experimentation. Also, nano-indentation test is employed to estimate the weldability of tubes. Especially, An evaluation of the weldability using the nano-indentation is accomplished as compared with nano-hardness in welded part and in the others. Finally, the pattern of the mandrel defection is investigated according to shapes of the porthole and/or chamber.