• Title/Summary/Keyword: 하드웨어 시뮬레이터

Search Result 205, Processing Time 0.026 seconds

The research for optimization of Huffman decoding for embedded system (임베디드 시스템을 위한 허프만 복호화의 최적화 연구)

  • Park, In-Hye;Lee, Hyung-Keun
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2012.06b
    • /
    • pp.77-79
    • /
    • 2012
  • 본 논문에서는 임베디드 시스템으로의 적용을 위한 균형이진트리 방식의 허프만 코딩 복호화 방법에 대하여 논한다. 그리고 구현된 전체 시스템의 간단한 코드 최적화(code optimization)를 추가하여 시스템 전체의 처리 속도를 감소시키고자 하였다. 본문에서는 구현된 복호화 성능 향상의 정확한 측정을 위하여 하드웨어 시뮬레이터를 사용했다. 이를 통해서 실질적인 환경에서 어느 정도의 duration으로 동작될 수 있는지, 그리고 해당 환경에서 얼마나 성능을 향상시킬 수 있을지를 비교적 정확하게 판단할 수 있도록 했다. 본문의 마지막에 명시된 대로, 최적화의 결과로, 허프만 코드를 표에서 찾는 기존의 방법에 비하여, 복호화 부분과 복호화 부분을 제외한 시스템 코드 최적화 각각 36%, 2%의 duration 횟수의 감소를 확인할 수 있었다.

Dynamic translation Emulation 기반의 고성능 프로세서 에뮬레이터 개발

  • Choe, Jong-Uk;Sin, Hyeon-Gyu;Lee, Jae-Seung;Lee, Sang-Gon
    • Bulletin of the Korean Space Science Society
    • /
    • 2009.10a
    • /
    • pp.46.1-46.1
    • /
    • 2009
  • 현재 개발 중인 탑재컴퓨터의 메인 프로세서는 MCMERC32SC를 사용하고 있으며, 탑재소프트웨어를 개발하기 위하여 Gaisler Reserach사에서 개발된 소프트웨어 기반의 TSIM-ERC32 에뮬레이터를 이용하여 실시간 위성 시뮬레이터를 개발되어 탑재소프트웨어 개발 및 검증에 사용하였다. 차세대 저궤도 위성 탑재 컴퓨터의 메인 프로세서는 현재 LEON2/3이 사용되고 있으며, LEON2/3 프로세서를 모사해주는 소프트웨어 기반의 에뮬레이터의 경우 LEON2/3의 높은 성능 때문에 실시간 성능을 만족시키지 못하는 문제를 가지고 있다. 현재 ESA에서는 이 문제를 해결하기 위하여 하드웨어 기반의 프로세서 에뮬레이터를 개발/사용하고 있으며, 또 다른 방식으로 기존 프로세서 에뮬레이터가 interpretation방식을 사용한 반면 dynamic translation방식의 에뮬레이터를 개발하여 5~10배 이상의 성능 향상을 통해 실시간 성능을 만족시키고 있다. 이 논문에서는 현재 사용 중인 ERC32 프로세서를 dynamic translation emulation 기법을 사용하여 프로세서 에뮬레이터 개발 방법과 현재 상황에 대해서 설명하며, 추후 LEON2/3를 위한 에뮬레이터 개발의 가능성에 대해서 설명한다.

  • PDF

VHDL 구문 분석기 개발

  • Park, Seong-Beom;Jang, Yeong-Jo;Lee, Cheol-Dong
    • ETRI Journal
    • /
    • v.11 no.1
    • /
    • pp.97-108
    • /
    • 1989
  • 본 논문은 VHDL(Very High Speed IC Hardware Description Language)로 기술(description)한 입력을 받아 구문의 정확성을 검사하기 위한 구문 분석기 개발에 관한 것이다. 본 연구에서 채택한 VHDL 버젼은 1987년 12월 미국의 IEEE에서 표준 하드웨어 기술 언어로 공표한 VHDL 1076버젼을 대상으로 하고 있다. 현재는 입력이 구문과 일치하는가를 검사하여 맞지 않는 경우 에러 메시지(error message)를 내보내며, 맞는 경우 구문이 정확히 기술되었음을 사용자에게 통보한다. VHDL 구문 분석기는 향후 본 연구실에서 개발한 VHDL 시뮬레이터 및 합성기에서 front-end 툴로써 이용할 계획이며, VHDL 구문에 의한 기술을 통해 언어의 이해에도 이용할 수 있다. 프로그램은 SUN-3/160C 컴퓨터의 UNIX 4.2 BSD하에서 lex, yacc를 이용하여, C언어로 구현되었다.

  • PDF

Small-Signal Stability Analysis of Solar Array Hardware Simulators (태양광 하드웨어 시뮬레이터의 소신호 안정도 분석)

  • Wellawatta, Thusitha Randima;Choi, Sung-Jin
    • Proceedings of the KIPE Conference
    • /
    • 2019.11a
    • /
    • pp.200-201
    • /
    • 2019
  • Due to uncontrollability and non-repeatability of natural irradiation and temperature, the solar array simulator (SAS) is required to conduct the MPPT power processing experiments precisely. However, the nonlinearity of PV curve characteristic is a crucial task for the control of SAS. In the literature, this issue is addressed by many authors and various methods are proposed. However, stability analysis of SAS is not enough to evaluate the control performance. In this paper, the limitations of conventional SAS are studied according to the small signal model. By using the proposed approach, the performance of two different control method for SAS system are analyzed and compared.

  • PDF

A study on the stabilization and controller design for directional pan-tilt system (지향성 Pan-Tilt 시스템의 안정화와 제어기 설계에 관한 연구)

  • Shin, Suk-Shin;Noh, Jong-Ho;Park, Jong-Ho
    • Journal of Advanced Marine Engineering and Technology
    • /
    • v.37 no.2
    • /
    • pp.192-198
    • /
    • 2013
  • This paper presents the stabilization and design of a pan-tilt control part for the directional pan-tilt system for shipboard directional equipment. In order to control each control axis with compensation for ship motion, the 2 degree of freedom(2DOF) PID controller is designed and its parameters are tuned using a real-coded genetic algorithm(RCGA). Simulation demonstrates the effectiveness of the 2 DOF PID controller tuning.

Implementation of ME8P Learning Circuitry With Simple Nonlinear Synapse Circuit (간단한 비선형 시냅스 회로를 이용한 MEBP 학습 회로의 구현)

  • Cho, Hwa-Hyun;Chae, Jong-Seok;Lee, Eum-Sang;Park, Jin-Sung;Choi, Myung-Ryul
    • Proceedings of the KIEE Conference
    • /
    • 1999.07g
    • /
    • pp.2977-2979
    • /
    • 1999
  • 본 논문에서는 MEBP(Modified Error Back-Propagation) 학습 규칙을 간단한 비선형 회로를 이용하여 구현하였다. 인공 신경 회로망(ANNs : Artificial Neural Networks)은 많은 수의 뉴런을 필요하기 때문에 표준 CMOS 기술을 이용하는 간단한 비선형 시냅스(synapse) 회로는 인공 신경 회로망 구현에 적합하다. 학습회로는 비선형 시냅스 회로. 시그모이드(sigmoid) 회로. 그리고 선형 곱셈기로 구성되어 있다. 학습 회로의 출력은 각 입력 패턴에 따라 유일한 값으로 결정되어진다. 제안한 학술회로를 $2{\times}2{\times}1$$2{\times}3{\times}1$ 다층 feedforward 신경 회로망 모델에 적용하였다. MEBP 하드웨어 구현은 HSPICE 회로 시뮬레이터를 이용하여 검증하였다. 제안한 학술 회로는 on-chip 학습회로를 포함한 대규모 신경회로망 구현에 매우 적합하리라 예상된다.

  • PDF

Fuel Cell Modeling and Simulator(APL) Considering Nonlinear Fuel Cell Characteristic (연료전지 모델링 및 연료전지 비선형 특성을 반영한 모의전원 장치)

  • Park, Bong-Hee;Choi, Ju-Yeop;Choy, Ick;Cho, Sang-Yoon;Lee, Dong-Ha
    • Proceedings of the KIPE Conference
    • /
    • 2014.07a
    • /
    • pp.223-224
    • /
    • 2014
  • 본 논문에서는 연료전지용 전력변환장치 설계에 필요한 연료전지의 수학적 모델링과 이에 기초한 하드웨어 시뮬레이터(APL)에 대하여 설명한다. 지금까지 사용되어 왔던 일반적인 DC 전압원 대신에 연료전지의 비선형 전원 특성을 고려할 수 있는 모의 실험에서 사용할 수 있는 연료전지 모델링에 관하여 설명한다. 연료전지는 화학적인 에너지를 전기적인 에너지로 변환하는 장치로써 개질기를 사용하여 수소를 지속적으로 공급해야 하는 등 실험실에서 실제 운전하는데 많은 어려움을 가지고 있다. 이런 어려움을 보완할 수 있는 모의전원장치(APL)을 사용하여 연료전지의 I-V 및 P-V 곡선의 전기적 비선형 특성을 제공함으로써 연료전지용 제어기 및 전력변환장치 설계가 보다 더 현실적일 수 있도록 하는데 도움이 될 것으로 본다.

  • PDF

Design and Implementation of WAP2.0 Micro Browser for Mobile Standard Platform, WIPI (모바일 표준 플랫폼 WIPI를 위한 WAP2.0 마이크로 브라우저의 설계 및 구현)

  • Choi, Woo-Young;Heu, Shin
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2003.04d
    • /
    • pp.412-414
    • /
    • 2003
  • 모바일 표준 플랫폼 WIPI(Wireless Internet Platform for Interoperability)는 하드웨어 독립적으로 설계되어 어떠한 무선단말기에도 사용가능하며 개발언어인 C와 자바를 선택적으로 사용할 수 있는 국내 무선인터넷 표준 플랫폼이고 WAP2.0(Wireless Application Protocol) 규격은 XHTML의 사용으로 유.무선 인터넷의 통합 컨텐츠 제공이 가능한 무선 응용프로토룰이다. 본 논문에서는 WIPI 표준 플랫폼에서 단말기의 무선인터넷 활용을 위해 XHTML을 마크업 언어로 채용한 WAP2.0 규격의 마이크로 브라우저 원형(Prototype)을 설계하여 구현하였고 WIPI 시뮬레이터를 사용하여 응용프로그램으로 구현된 마이크로 브라우저의 동작실험을 함으로써 WIPI 표준 플랫폼을 위한 WAP2.0마이크로 브라우저의 활용 가능성을 제시한다.

  • PDF

Simulation-driven Performance Estimation of Software Function Blocks for System Level Design (시스템 레벨 설계를 위한 소프트웨어 기능 블록의 시뮬레이션 기반 성능 예측 방법)

  • 권성남;오현옥;하순회
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2002.10c
    • /
    • pp.385-387
    • /
    • 2002
  • 이 논문에서 우리는 각 기능 블록의 성능 분석 방법을 제안하고 어떻게 하드웨어와 소프트웨어의 합성을 위한 기능 블록의 성능을 기록한 데이터베이스를 구축하는지를 설명하겠다. 기능 블록의 성능을 예측하는 것은 초기 설계 단계에서 주어진 제약을 만족시키기 위해 어떤 기능 블록이 개선되어야 할지 결정하는 기준을 제시하기 때문에 내장형 시스템의 합성에 있어서 중요하다. 예측하는 도구로 측정에 시간이 많이 걸리지만 정확한 명령어 수준 시뮬레이터(ISS : instruction set simulator)를 사용하였다. 데이터베이스를 구축하는데 있어선 각 기능 블록을 요소(factor)라 부르는 다른 상태를 두어서 차별화 하였다. 제안한 예측 방법은 개발중인 통합설계 환경에 구현되었으며 H.263 인코더에 적용하여 0.03% 이내의 오차를 얻었다.

  • PDF

Development of hardware simulator for PMSG wind power system composed of anemometer and motor-generator set (풍속계와 Motor-Generator를 이용한 영구자석동기발전기 풍력발전시스템 하드웨어 시뮬레이터 개발)

  • Jeong, Jong-Kyou;Han, Byung-Moon
    • Proceedings of the KIPE Conference
    • /
    • 2010.11a
    • /
    • pp.248-249
    • /
    • 2010
  • This paper describes development of hardware simulator for the PMSG(Permanent Magnet Synchronous Generator) wind power system, which was designed using real wind data. The simulator consists of a realistic wind turbine model using anemometer, vector drive, induction motor. The turbine simulator generates torque and speed signals for a specific wind turbine with respect to given wind speed. This torque and speed signals are scaled down to fit the input of 3kW PMSG. The PMSG-side converter operates to track the maximum power point and the grid-side inverter controls the active and reactive power supplied to the grid. The operational feasibility was first verified by computer simulations with PSCAD/EMTDC. The feasibility of real system implementation was confirmed through experimental works with a hardware set-up.

  • PDF