• Title/Summary/Keyword: 텅스텐증착

Search Result 101, Processing Time 0.032 seconds

SELF-PALSMA OES의 능동형 오염 방지 기법

  • Kim, Nam-Sik
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.08a
    • /
    • pp.82.1-82.1
    • /
    • 2013
  • SPOES(Self Plasma Optical Emission Spectroscopy)는 반도체 및 LCD 제조 장비의 Foreline에 장착되는 센서로써, Foreline에 흐르는 Gas를 이온화시켜 이때 발생되는 빛을 분광시켜 공정의 상태 및 장비의 상태등을 종합적으로 점검할 수 있는 센서입니다. SPOES의 최대 장점은 공정 장비에 영향을 주기 않으면서 공정을 진단할 수 있고, 장비의 메인챔버에서 플라즈마 방전이 발생하지 않는 RPS (Remote Plasma System)등에 적용이 가능하며, 설치 및 분해이동과 운용이 용이한 장점이 있습니다. 하지만, SPOES는 오염성 가스 및 물질에 의한 오염에 취약한 단점이 있습니다. 예컨대, 플라즈마 방전에 의한 부산물들이 SPOES의 내부에 있는 윈도우의 렌즈에 부착되어 감도를 저하시켜, SEOES의 수명을 단축시킵니다. 또한 오염 물질이 SPOES 내부의 방전 CHAMBER에 증착되어 플라즈마 방전 효울을 저하시켜 센서의 효율을 저하시킵니다. 예를들면, 장비의 공정 챔버에서 배출되는 탄소와 같은 비금속성 오염물질과 텅스텐과 같은 금속성 오염물질이 SPOES의 방전 CHAMBER 내벽과 윈도우에 증착되어 오염을 유발합니다. 오염이 진행된 SPOES는 방전 CHAMBER의 오염으로 CHAMBER의 유전율을 변화시켜, 플라즈마 방전 효율의 저하를 가져오고, 윈도우의 오염은 빛의 투과율을 저하시켜, OES 신호의 감도를 저하시켜, SPOES 감도를 저하시키는 요인으로 작용합니다. 이러한 문제를 해결하기위한 방법으로 능동형 오염 방지 기술을 채용 하였습니다. 능동형 오염 방지 기법은 SPEOS의 방전 챔버에서 플라즈마 방전시 발생하는 진공의 밀도차를 이용하는 기술과 방전 챔버와 연결된 BYPASS LINE에 의해 발생되는 오염물질 자체 배기 시스템, 그리고 고밀도 플라즈마 방전을 일으키는 멀티 RF 기술 및 고밀도 방전을 일으키는 챔버 구조로 구성 되어 있습니다. 능동형 오염 방지 기법으로 반도체 공정에서 6개월 이상의 LIFETIME을 확보 할 수 있고, 고밀도 플라즈마로 인한 UV~NIR 영역의 감도 향상등을 확보 할 수 있습니다.

  • PDF

나노트로볼로지를 이용한 질화 텅스텐 박막의 열적 안정성 연구

  • Choe, Seong-Ho;Kim, Ju-Yeong;Lee, Gyu-Yeong;Han, Jae-Gwan;Kim, Su-In;Lee, Chang-U
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.08a
    • /
    • pp.184-184
    • /
    • 2010
  • 반도체 집적도의 비약적인 발전으로 각 박막 층간의 두께는 더욱 줄어들었고 이는 각 박막 층간의 확산에 대한 문제를 간과할 수 없게 하였다. 따라서 각 층간의 확산을 방지하기 위하여 두께가 수십 nm size의 확산방지막의 연구에 대한 관심도는 증가하게 되었다. 본 연구에서 분석을 위하여 사용된 Nano-indentation은 박막 표면에 다이아몬드 팁을 이용하여 압입을 실시하여 이때 시표의 반응에 의한 팁의 위치(Z-축)를 in-situ로 측정하여 인가력과 팁의 위치에 대한 연속 압입곡선을 측정하게 된다. 이를 통하여 박막의 hardness와 elastic modulus를 측정하게 되고, 연속 압입곡선 분석을 통하여 박막의 표면응력 변화를 측정한다. 이 논문에서는 반도체의 기판으로 사용되는 Si기판과 금속배선 물질인 Cu와의 확산을 효과적으로 방지하기 위한 W-C-N 확산 방지막을 제시하였고, 시료 증착을 위하여 RF-magnetron sputter를 사용하여 동일한 증착조건에서 질소(N)의 비율을 다르게 하여 박막 내 질소비율에 따른 확산방지막을 제작하였다. 이후 시료의 열적 안정성 측정을 위하여 상온, $600^{\circ}C$, $800^{\circ}C$로 각각 질소 분위기에서 30분간 열처리 과정을 실시하여 열적 손상을 인가하였다. 고온에서 확산방지막의 물리적 특성을 알아보기 위해 Nano-indentation을 이용하여 분석하였고, WET-SPM을 이용하여 표면 이미지와 거칠기를 확인하였다. 그 결과 질화물질이 내화물질에 비해 고온에서 물성변화가 적게 나타나는 것을 알 수 있었고, 균일도와 결정성 또한 질화물질에서 더 안정적이었다.

  • PDF

Characteristics of Semiconductor Thin Film $NO_x$ Sensor Fabricated by MOD Method (MOD법에 의해 제조된 $NO_x$ 가스용 반도체 박막센서의 특성)

  • 송수호;송민석;이재열
    • Journal of the Korean Institute of Electrical and Electronic Material Engineers
    • /
    • v.11 no.11
    • /
    • pp.1001-1006
    • /
    • 1998
  • $WO_3$ based semiconduction sensor have been reported to have excellent sension properties to $NO_x$ gases by many researchers. In this study appropriate $WO_3$ precursor have been chosen and thin film sensors were fabricated by metallo organic deposition process. Their sensing characteristics were investigated as a function of NO concentration, heat treatment, and measuring temperature. Tungsten dichloro triethoxide was found to be a good precursor for $WO_3$ thin film in this method. Samples heat treated at $600^{\circ}C$ showed sensitivity (S) 200 to 50 ppm NO gas when measuring temperature was $150^{\circ}C$.

  • PDF

Electrical Characteristics of Self Aligned Gate GaAs MESFETs Using Ion Beam Deposited Tungsten (이온빔 증착 텅스텐을 이용한 자기정렬 게이트 GaAs MESFET의 전기적 특성)

  • 편광의;박형무;김봉렬
    • Journal of the Korean Institute of Telematics and Electronics
    • /
    • v.27 no.12
    • /
    • pp.1841-1851
    • /
    • 1990
  • Self-aligned gate GaAs MESFETs using ion beam deposited tungsten applicable to GaAs LSI fabrication process have been fabricated. Silicon implanted samples were annealed using isothermla two step RTA process and conventional one step RTA process. The electrical and physicla characteristics of annealed samples were investigated using Hall and I-V measurements. As results of measurements, activation characteristics of the isothermal two step RTA process are better than those of one step annealed ones. Using the developed processes, GaAs SAFETs (Self-Aligned Gate FET) have been fabricated and electdrical characteirstics are measured. As results, subthreshold currents of SAGFETs are 6x10**-10 A/\ulcorner, that is compatible to conventional MESFET, maximum transconductances of 0.75\ulcorner gate MESFET using one step RTA process and 2\ulcorner gate MESFET using isothermal two step RTA process are 18 mS/mm, 41 mS/mm respectively.

  • PDF

Studies on the Morphology of the CVD Tungsten Film (기상화학증착 텅스텐 막질의 표면 형태에 관한 연구)

  • Jeon, Dong-Soo;Kim, Sun-Rae;Lee, Sung-Young;Park, Young-Kyou;Jeon, Young-Soo
    • Proceedings of the IEEK Conference
    • /
    • 2008.06a
    • /
    • pp.377-378
    • /
    • 2008
  • Morphology is one of important issues when developing a layer of CVD-W. we need to control the process more precisely that is filling gaps between BL(bit line)and DC(direct contact). Whereas we are facing to difficulties like not-filling contacts due to marginal problems in deposition and etching process. This paper is for investigating a method to resolve morphology problem with strengthening the condition of seasoning.

  • PDF

Characterizations of tungsten thin-film grown by LPCVD on SiO$_2$ (LPCVD 방식으로 SiO$_2$위에 증착된 텅스텐 박막의 특성 분석)

  • 윤선필;노관종;황성민;노용한
    • Proceedings of the IEEK Conference
    • /
    • 1999.11a
    • /
    • pp.883-886
    • /
    • 1999
  • We deposited tungsten gate electrode on gate SiO$_2$by thermal LPCVD with WF$_{6}$, SiH$_4$ and H$_2$. The resistivity was ~10$\mu$Ωcm and exhibited good adhesion ability on oxide when the temperature was higher than 40$0^{\circ}C$. We find that, however, both the low-field current and the charge-trapping characteristics were inferior to the control devices. The oxide degradation by fluorine during the tungsten deposition must be minimized to use the tungsten as alternative gate electrode.e.

  • PDF

Chemical Vapor Deposition of Tungsten on TiN Surface (TiN 표면위에 텅스텐의 화학증착)

  • Yi, Chung;Rhee, Shi-Woo;Lee, Kun-Hong
    • Journal of the Korean Institute of Telematics and Electronics A
    • /
    • v.29A no.4
    • /
    • pp.49-57
    • /
    • 1992
  • Tungsten film was deposited on the TiN surface in a low pressure chemical vapor deposition reactor and chemical reaction mechanism between TiN surface and ($WF_{6}\;and\;SiH_{4}$ was studied. Interaction of ($WF_{6}\;or\;SiH_{4}$ with TiN surface and tungsten was deposited more easily. $WF_6$ reacted with TiN activated the TiN surface to form volatile TiF_4$ and tungsten nuclei were formed. ($SiH_{4}$ was dissociated on the TiN surface to form silicon nuclei. From RBS and AES analysis, we could not detect the impurities(such as Si or TiF$_x$)at the interface between tungsten and TiN. The adhesion at the W/TiN interface became poor when the deposition temperature was below 275$^{\circ}C$.

  • PDF

A Study on the Control of the Length of Carbon-Nano-Tube Probe (탄소나노튜브 프로브의 길이 제어에 관한 연구)

  • Lee, Jun-Sok;Kwak, Yoon-Keun;Kim, Soo-Hyun
    • Proceedings of the KSME Conference
    • /
    • 2003.11a
    • /
    • pp.1888-1891
    • /
    • 2003
  • In this paper, we proposed a new method to control the length of carbon nano tube in the single CNT probe. A single CNT probe was composed of a tungsten tip made by the electrochemical etching and carbon nano tube which was grown by CVD and prepared through the sonication. The two components were attached with the carbon tape. Since the length of CNT can not be controlled during the manufacturing, the post process is needed to shorten the CNT. In this paper, we proposed the method of electrochemical process. The process was done under the optical microscope and the results were checked by SEM. The diameter of the carbon nano tube used in this paper was about 130nm because the above process had to be done with the optical microscope. Using the method proposed in this paper, we can control the length of the nano tube tip.

  • PDF

Repairing of a Defective Metallic Line using Laser CVD Deposited Tungsten Film in TFT LCD (레이저 CVD 텅스텐막 증착을 통한 TFT LCD 불량배선 수리)

  • Kim, Sukoon-Koon;Son, Jeong-Seok;Lee, Gi-Sun
    • Journal of the Korean Institute of Electrical and Electronic Material Engineers
    • /
    • v.17 no.10
    • /
    • pp.1114-1119
    • /
    • 2004
  • The photodepositioned tungsten film by laser CVD has been carried out the taping test with scotch tape over 10 times. As a result, it exhibited strong adhesion to the under-film such as ITO and SiNx patterned on the LCD substrate. However, it was seriously attacked by alkaline solution used for removing polyimide. And a thickness of laser CVD tungsten film had a close relation to a speed of laser scanning. Also we have improved the success rate of a laser CVD repair with making two pairs of contact hole structure and decreasing laser scanning speed.

The Analysis and Development of Electron Beam Filament (전자빔 필라멘트의 해석 및 개발)

  • Lee, Jeong-Ick;Lee, Eung-Seok
    • Proceedings of the KAIS Fall Conference
    • /
    • 2008.05a
    • /
    • pp.43-45
    • /
    • 2008
  • 박막 제작공정은 반도체 제작 공정, 고정밀도의 하드디스크 및 레이저 디스크 기술, LCD/P에 DML평판 디스크 플레이어 제작 공정에 있어 중요한 기술이다. 더욱이, 이 공정은 이동 전화 커버의 증착 및 전자 차폐의 일반기술, 램프의 반사판, 화장품 용기, 몇몇 상품에 있어 카메라 렌즈의 광학 표면 코팅과 코팅 필름 제작에 사용된다. 본 연구의 주요목적은 반도체 제작 공정과 많은 산업 분야에서 기본 재료로 사용되는 전영저항의 개발에 있다. 개발 공정은 다음과 같다. 전자빔이 최상의 진공 분위기에서 텅스텐 필라멘트의 열에 의해 방출된다. 그때 전자는 높은 전압에서 가속화된다. 전자들은 반대 재료에 충돌되고, 반대편 재료는 발생 열에 의해 코팅된다. 1차년도 연구목적은 고성능 전열 저항체 개발을 위한 지름 당 필라멘트 선의 기계적 특성을 조사하고 CAE 해석을 수행하며, 2차 년도에는 대량 생산 라인 구축을 위한 자동검사 라인 개발에 초점이 맞추어져 있다. 만일, 본 연구를 통해 전열 저항체가 개발된다면, 그 제품은 고효율, 외국제품 대비 가격 경쟁력을 가지므로 제품 경쟁력을 가질 수 있을 것으로 생각된다.

  • PDF