• 제목/요약/키워드: 태일전자

검색결과 49건 처리시간 0.026초

다중 공진 광대역 수정된 모노폴안테나 (Modified Monopole Antenna for Multi resonance Wideband)

  • 최태일;범병균;임승우
    • 한국전자통신학회논문지
    • /
    • 제3권2호
    • /
    • pp.53-57
    • /
    • 2008
  • 도파로 급전 방법의 인쇄형 모노폴 구조를 응용하여 UWB대역인 이중 주파수 대역 프린트형 이중 모노폴 안테나를 설계 및 제작하였다. 이중대역을 얻기 위하여 기존의 단일 모노폴 구조를 수정한 이중 모노폴 구조를 제안하였다. 제안된 안테나는 기존의 모노폴 안테나와 동일한 무지향 복사 특성을 가지며 평면으로 구현되어 모노폴 안테나 보다 크기가 작고 높은 이득을 갖는다. 두개의 단일 모노폴은 상호 임피던스 매칭을 위한 스터브로 작용하여 임피던스 매칭이 용이하고 이에 따른 대역폭의 증가를 향상 시킬 수 있었다. 안테나의 대역폭은 VSWR$$\geq_-$$2를 기준하여 350MHz (1.69~2.04[GHz]z])와 2,670MHz (4.33~6[GHz]), 3980MHz (6.1~10.08[GHz])의 결과를 얻었다. 이는 PCS대역(1.75~1.87[GHz]) 과 UWB대역을 충족시킬 수 있다.

  • PDF

에러 예측회로를 이용한 Burst error 보정 비터비 디코더 설계 (Design of a Viterbi Decoder with an Error Prediction Circuit for the Burst Error Compensation)

  • 윤태일;박상열;이제훈;조경록
    • 대한전자공학회논문지TC
    • /
    • 제41권10호
    • /
    • pp.45-52
    • /
    • 2004
  • 본 논문에서는 에러 예측회로를 사용하여 연집에러 입력시 성능저하를 보완한 경판정 비터비 디코더를 제안하였다. 비터비 디코더는 최대유사복호 알고리즘을 사용하므로 랜덤에러 입력시 정정능력이 뛰어나다. 반면에 연집에러 입력시 에러 정정능력이 매우 떨어지는 단점이 있다. 제안하는 에러 예측회로는 비터비 디코더의 연집에러에 대한 에러 정정특성을 향상시키는 기능으로 비터비 디코더에 에러가 입력됨에 따라 path metric값이 증가하는 것을 이용한다. Path metric의 최대값 증가량을 이용하여 연집에러 구간을 예측, 연집에러 구간에 대한 확률 값을 줄여준다. 제안된 알고리즘을 OFDM방식의 IEEE802.11a WLAN에 적용한 비터비 디코더는 AWGN채널에서는 기존의 비터비 디코더와 동일한 성능을 유지하며, 무선 채널 환경인 다중경로 페이딩 채널에서 발생할 수 있는 연집에러에 대하여 15% 개선된 성능을 보였다.

Daisy Chain Interface를 위한 DC Level Shifter 설계 (Design of DC Level Shifter for Daisy Chain Interface)

  • 여성대;조태일;조승일;김성권
    • 한국전자통신학회논문지
    • /
    • 제11권5호
    • /
    • pp.479-484
    • /
    • 2016
  • 본 논문은 Daisy Chain 구조의 CVM(:Cell Voltage Monitoring) 시스템에서, 다양한 DC Level을 갖는 Master IC와 Slave IC 사이에 명령 Data 신호의 전달을 가능하게 해주는 DC Level Shifter 설계를 소개한다. 설계한 회로는 래치 구조가 적용되어 고속 동작이 가능하고, 출력단의 Transmission Gate를 통하여 다양한 DC Level이 출력되도록 설계하였다. 시뮬레이션 및 측정 결과, 0V에서 30V까지의 DC Level 변화에 따른 제어 및 Data 신호의 전달을 확인하였다. Delay Time 오차는 약 170ns가 측정되었지만, 측정 Probe의 Capacitance 성분 및 측정 Board의 영향을 고려하면, 무시할 수 있을 정도의 오차로 간주된다.

Voltage Scaling 기반의 저전력 전류메모리 회로 설계 (Design of Low Power Current Memory Circuit based on Voltage Scaling)

  • 여성대;김종운;조태일;조승일;김성권
    • 한국전자통신학회논문지
    • /
    • 제11권2호
    • /
    • pp.159-164
    • /
    • 2016
  • 무선통신시스템은 한정된 에너지를 갖는 배터리를 사용하기 때문에 저전력 회로로 구현되어야 하며, 이를 위하여 주파수와 상관없이 일정한 전력을 나타내는 전류모드 회로가 연구되어왔다. 본 논문에서는 초저전력 동작이 가능하도록 Dynamic Voltage Scaling 전원을 유도하며, 전류모드 신호처리 중 메모리 동작에서 저장된 에너지가 누설되는 Clock-Feedthrough 문제를 최소화하는 전류메모리 회로를 제안한다. $0.35{\mu}m$ 공정의 BSIM3 모델로 Near-threshold 영역의 전원 전압을 사용한 시뮬레이션을 진행한 결과, 1MHz의 스위칭 동작에서 $2{\mu}m$의 메모리 MOS Width, $0.3{\mu}m$의 스위치 MOS Width, $13{\mu}m$의 Dummy MOS Width로 설계할 때, Clock-Feedthrough의 영향을 최소화시킬 수 있었으며 1.2V의 Near-threshold 전원전압에서 소비전력은 $3.7{\mu}W$가 계산되었다.

스텁을 갖는 PBG 셀로 구현한 마이크로스트립 PBG 구조 및 듀플렉서 (Design of Microstrip PBG structure and Duplexer using PBG Cell with Stub)

  • 장미영;기철식;박익모;임한조;김태일;이정일
    • 대한전자공학회논문지TC
    • /
    • 제38권12호
    • /
    • pp.39-48
    • /
    • 2001
  • 본 논문에서는 마이크로스트립 라인에 포토닉 밴드갭(photonic bandgap: PBG) 구조를 구현할 경우 저지대역 내에 형성되는 통과대역의 부분대역폭(fractional bandwidth)을 효과적으로 조절할 수 있는 PBG 구조의 설계에 관하여 연구하였다. 이 구조는 결함을 갖는 통상적 PSG 구조의 기본 PSG 셀(cell)에 스텁(stub)을 더하여 구현한 것으로 PBG 셀에 첨가된 스텁 길이가 증가함에 따라 스컷(skirt) 특성이 현저하게 개선됨을 볼 수 있었다. 이때 차단주파수(cutoff- frequency), 저지대역 및 통과대역의 중심주피수는 저주파 쪽으로 이동하였고 통과대역폭은 감소하였다. 이러한 결과는 PBG 셀에 스텁을 활용함으로써 저지대역 내에 형성되는 통과대역의 부분대역폭을 효과적으로 조절할 수 있음을 보여준다. 또한 스텁을 갖는 PBG 구조를 응용하여 우수한 스컷 특성을 갖는 듀플렉서를 설계할 수 있음도 보였다.

  • PDF

다중 결합 선로 공진기를 이용한 고온초전도 마이크로스트립 여파기의 설계 (The Design of High-Temperature Superconducting Microstrip Filter Using Multiple Coupled Line Resonators)

  • 박희찬;윤석순;박익모;김태일;김상균;민병철;장정필;이행선;최영환;오병두
    • 대한전자공학회논문지TC
    • /
    • 제38권5호
    • /
    • pp.23-31
    • /
    • 2001
  • 본 논문에서는 제한된 웨이퍼 공간을 효율적으로 사용하기 위해서, 여파기의 크기를 소형화시키고 스커트 특성을 향상시킨 다중 결합 선로 공진기를 제안하였다. 다중 결합 선로 공진기는 반 파장 개방 선로를 여러 번 구부린 형태로서 공진기의 크기를 소형화시키고, 각 선로의 상호 인덕턴스 성분에 의해서 공진기와 공진기 사이의 결합력을 감소시킬 수 있었다. 다중 결합 선로 공진기를 이용하여 공진기 사이 거리에 따른 결합 계수와 급전 위치에 따른 external Q를 구해서 12폴 여파기를 설계하였다. 중심 주파수 1.79 GHz, 3 dB 대역폭 7.62 MHz로 제작된 고온초전도 여파기는 통과 대역의 아래쪽에서 70 dB/MHz, 위쪽에서 41 dB/MHz의 가파른 스커트 특성을 보이고 있다.

  • PDF

Sub-threshold 영역의 MOSFET 동작을 이용한 OP-AMP 설계 (Design of OP-AMP using MOSFET of Sub-threshold Region)

  • 조태일;여성대;조승일;김성권
    • 한국전자통신학회논문지
    • /
    • 제11권7호
    • /
    • pp.665-670
    • /
    • 2016
  • 본 논문에서는 IoT(Internet of Things) 시스템의 기본 구성이 되는 센서 네트워크에 사용될 수 있는 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)의 Sub-threshold 동작을 이용하는 OP-AMP(Operational amplifier) 설계를 제안한다. MOSFET의 Sub-threshold 동작은 전원전압을 낮추는 효과로 회로 시스템을 초저전력으로 유도할 수 있는 특징이 있기 때문에 배터리를 사용하는 IoT의 센서 네트워크 시스템의 초저전력화에 매우 유용한 회로설계 기술이라고 할 수 있다. $0.35{\mu}m$ 공정을 이용한 시뮬레이션 결과, VDD를 0.6 V로 설계할 수 있었으며, OP-AMP 의 Open-loop Gain은 43 dB, 또한 설계한 OP-AMP의 소비전력은 $1.3{\mu}W$가 계산되었다. 또한, Active Layout 면적은 $64{\mu}m{\times}105{\mu}m$이다. 제안한 OP-AMP는 IoT의 저전력 센서 네트워크에 다양한 응용이 가능할 것으로 기대된다.

Current-mode FIR Filter 동작을 위한 OTA 회로 설계 (Design of OTA Circuit for Current-mode FIR Filter)

  • 여성대;조태일;신영철;김성권
    • 한국전자통신학회논문지
    • /
    • 제11권7호
    • /
    • pp.659-664
    • /
    • 2016
  • 본 논문에서는 고속 동작과 저전력 동작을 요구하는 디지털 회로 시스템에 사용될 수 있는 Current-mode FIR Filter를 위한 OTA(:Operational Trans-conductance Amplifier) 회로를 제안한다. Current-mode 신호처리는 동작 주파수와 상관없이 일정한 전력을 유지하는 특징이 있기 때문에 고속 동작을 요구하는 디지털 회로 시스템의 저전력 동작에 매우 유용한 회로설계 기술이라고 할 수 있다. 0.35um CMOS 공정을 이용한 시뮬레이션 결과, Vdd=2V에서 전원 전압의 50%에 해당하는 약 1V의 Dynamic Range를 확보하였으며, 약 0~200uA의 출력전류를 확인하였다. 설계한 OTA 회로의 전력은 약 21uW가 계산되었으며, Active Layout 면적은 $71um{\times}166um$ 사이즈로 집적화에 유리할 것으로 기대된다.

IEEE 802.11a 기저대역 프로세서의 설계 및 검증 (Design and Verification of IEEE 802.11a Baseband Processor)

  • 김상인;김수영;서정현;윤태일;이제훈;조경록
    • 대한전자공학회논문지TC
    • /
    • 제44권6호
    • /
    • pp.9-17
    • /
    • 2007
  • 본 논문에서는 IEEE 802.11a 표준안에 적합한 기저대역 프로세서를 설계하였다. 또한 표준안에서 제시된 기본적인 기술이외에 필요한 기능을 충족시키기 위한 새로운 알고리즘이 제시되었다. 설계된 기저대역 프로세서의 구현 및 검증을 위해 SoC 플랫폼을 이용하였다. 플랫폼 기반의 IEEE 802.11a WLAN을 설계하기 위한 환경은 기저대역 프로세서 칩을 테스트하기 위한 테스트 보드와 MAC을 이행할 SoC 플랫폼으로 구성되어 있다.

파장 1.55$mu extrm{m}$에서 이중굴절율 분포를 가진 광섬유의 특성에 관한 연구 (A Study on the characteristics of the Double Refractive Index Fiber in the 1.55$mu extrm{m}$)

  • 최태일;이주형;최병하
    • 한국통신학회논문지
    • /
    • 제14권5호
    • /
    • pp.571-577
    • /
    • 1989
  • 본 논문에서는 최저 손실 파장인 1.55cmum에서 단일모드 광섬유 특성을 연구하기 위하여 사다리꼴 분포를 일반화 시킨 이중굴적율 분포 [a승분포(a=2-$\infty$)+삼각형분포]를 제안하고 색분산 특성[색분산을 영(zero)으로 하는 최적 코어반경, 상대 굴적율차의 최소치, 파장에 대한 색분산의 변화율]을 구하였다. 그리고 파장 1.55um에서 계단형 분포보다 큰 코어 직경을 갖는 삼각형 분포와 특성을 비교해서 좋은 특성을 얻을 수 있었고, a의 값을 2-$\infty$범위로 변화시키면서 특성을 구한 결과 a의 값이 2 이상에서도 거의 같은 특성을 얻었다. 그러므로 사다리꼴 분포의 계단형 부분이 a승 분포(a=2-$\infty$) 형태로 제조되어도 같은 특성을 가지는 이론적 연구결과를 얻었다. 또한 본 논문에서 제안한 굴절율 분포는 a의 값에 따라서 여러 굴절율 분포를 나타내므로, 다중 크래딩 광섬유, Segmentaed Core Fiber 등에 이 굴절율 분포를 적용하여 여러 특성을 연구할 수 있다.

  • PDF