• 제목/요약/키워드: 타이밍

검색결과 614건 처리시간 0.022초

타이밍 지터 환경에서 MHP 펄스를 이용한 M 진 초광대역 시스템의 성능분석 (Performance Analysis of M-ary UWB System using MHP Pulses in the Presence of Timing Jitter)

  • 황준혁
    • 한국정보통신학회논문지
    • /
    • 제19권1호
    • /
    • pp.69-76
    • /
    • 2015
  • 본 논문은 MHP 펄스의 직교성을 이용한 M진 초광대역(UWB) 시스템을 제안하고 시스템의 성능을 분석한다. 제안하는 M진 초광대역 시스템은 각 펄스 차수 간에 직교하는 특성을 가지는 MHP 펄스를 선형 결합하여 펄스진폭방식으로 데이터를 M진으로 전송한다. 제안하는 M진 초광대역 시스템의 성능을 분석하기 위해 MHP 펄스의 상관함수를 구하고, AWGN 환경과 타이밍 지터 환경에서 시스템의 성능을 분석한다. 제안하는 M진 초광대역 시스템은 기존의 M진 초광대역 시스템에 비해서 비트오류확률(BER)이 향상되며, 타이밍 지터에 강인하고 방사전력이 낮다는 특성을 가짐을 보인다. 제안하는 M진 초광대역 시스템에 에러코딩 기법이나 레이크 수신기를 결합하여 사용하면 시스템의 성능은 더욱 더 향상될 것이다.

3차원 펄스 레이다 시험용 타이밍 신호 발생기 구현 (An Implementation of Timing Signal Generation Board for 3D Pulse Radar Testing Systems)

  • 이종필;이일근;금현주
    • 전기전자학회논문지
    • /
    • 제9권2호
    • /
    • pp.136-142
    • /
    • 2005
  • 본 논문에서는 3차원 레이다 시험용 타이밍신호 발생기를 개발하였다. 개발된 발생기는 모의표적신호에 고각 정보를 모의할 수 있는 기능을 갖추었고, 내부에 구상변조 기능을 가지고 있어 80MHz까지의 변조된 신호를 발생할 수 있다. 또한 기저대역신호를 외부에서 입력받아 중간주파수로 변환하는 과정을 보드 내에서 처리가 가능하므로 다양한 시험환경을 쉽게 구현할 수 있고 별도의 파형합성기가 필요 없어 저렴한 비용으로 레이다 시험장비 구성이 가능하다. 아울러 운용프로그램에 따라 쉽게 파라미터를 변경할 수 있는 충분한 메모리를 내장하고 있어 시험환경을 변경할 필요가 있을 때 시간 및 비용을 절감할 수 있다.

  • PDF

SoC 내의 효율적인 Test Wrapper 설계 (Efficient Test Wrapper Design in SoC)

  • 정준모
    • 한국산학기술학회논문지
    • /
    • 제10권6호
    • /
    • pp.1191-1195
    • /
    • 2009
  • 본 논문에서는 스캔 체인의 레이아웃 거리를 고려한 효율적인 Test Wrapper 설계 방식을 제안한다. SoC내의 스캔체인들을 태스트하기 위해서는 외부 TAM 라인(line)에 각 스캔체인들을 할당해야 한다. IP 내에 존재하는 스캔체인들은 정상모드에서는 타이밍 위반(Timing Violation)이 발생하지 않도록 레이아웃이 되지만, 테스트 모드에서는 TAM 라인(line)과 연결되는 스캔체인들 간에 부가적인 레이아웃 거리를 갖게 되므로 스캔체인에서 타이밍 위반이 발생될 수 있다. 본 논문에서는 타이밍 위반이 발생하지 않도록 체인간 레이아웃거리를 고려하여 스캔체인을 할당하는 새로운 test wrapper 설계 방식을 제안하였다.

VDL Mode-2에 적용 가능한 버스트 모드 심벌 타이밍 복원기 (Burst Mode Symbol Timing Recovery for VDL Mode-2)

  • 김종만;최승덕;은창수
    • 한국항행학회논문지
    • /
    • 제13권3호
    • /
    • pp.337-343
    • /
    • 2009
  • 본 논문에서는 D8PSK 변조 방식을 이용하는 VDL Mode-2 수신기에 적용 가능한 버스트 모드 심벌 타이밍 복원기를 제안하고 성능 분석과 연동실험을 실시하였다. IIR 루프필터를 사용하여 심볼 타이밍 에러를 최소화 하는 방식은 수렴 속도가 늦기 때문에 버스트 모드에 적용하기 곤란하다. 즉 빠른 수렴 특성이 중요시 된다. 본 논문에서 제안한 방식은 프리앰블을 이용하여 초기 동기가 이루어진 후 최대 심벌 전력을 갖는 방향으로 한 샘플 빠르게 또는 한 샘플 느리게 샘플 클럭을 이동하여 최적의 심벌을 취하는 방식이다. 제안된 방식을 적용한 수신기와 호주 ADS사 송신 장비와 연동 시험한 결과 100 ppm 이상에서도 잘 동작함을 확인하였다.

  • PDF

레일리 페이딩 환경에서 16QAM 시스템에서 심볼 타이밍 복원의 성능분석 (Performance Analysis of Symbol Timing Recovery for 16QAM System in Rayleigh Fading)

  • 문재경;김영수;김창주
    • 한국전자파학회논문지
    • /
    • 제7권3호
    • /
    • pp.201-210
    • /
    • 1996
  • 본 논문에서는 페이딩환경에서 16QAM Radio 시스템의 심볼 타이밍 복원에 대한 성능을 분석하였다. 심볼 타이밍 복원 방식으로서 파형 성형 필터 즉 raised cosine filter(RCF)와 비선형 필터를 사용하여 비영점교차방식인 MAM(Maximum Amplitude Method)과 WDM (Wave Difference Method)을 비교 분석하였다. 시뮬레이션에 의한 결과로부터 비선형 필터를 사용한 심볼 동기 방식(MAM and WDM)이 RCF를 사용한 것보다 지터 성능이 더 우수함을 알 수 있었다. 또한 레일리 페이딩채널을 추정하고 보상하기 위해 PSAM(Pilot Symbol Assisted Modulation)방식과 공간 다이버시티방석을 적용하였으며, $E_b/N_o$가 20dB일 때 $10^{-4}$의 BER(Bit Error Rate)성능을 얻을 수 있었다.

  • PDF

스테핑 모터 구동 타이밍벨트 시스템의 전동오차 해석 (Analysis of Transmission Error for Stepping Motor Drive Timing Belt System)

  • 김현수;위혁
    • 대한기계학회논문집
    • /
    • 제16권4호
    • /
    • pp.649-657
    • /
    • 1992
  • 본 연구에서는 스테핑 모터의 토크특성과 전동시스템의 미스얼라인 먼트에 의 한 플리편심을 고려하여 스페핑 모터 구동 타이밍벨트 전동시스템의 전동오차에 관한 이론 및 실험적 연구를 수행하고, 전동오차 감소를 위한 설계 개선 기초자료를 얻고자 한다.

32비트 RISC 마이크로프로세서를 위한 버스 인터페이스 제어기의 설계 (VLSI Design of a Bus Interface Controller for 32-bit RISC microprocessor)

  • 허상경;안상준;정우경;김영준;이용석
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 하계종합학술대회 논문집
    • /
    • pp.341-344
    • /
    • 1999
  • 본 논문에서는 DSP 기능을 내장한 32비트 RISC 마이크로프로세서를 위한 버스 제어기를 설계하였다. 연구의 초점은 버스 타이밍, 주소 멀티플렉싱, 리프레쉬, 버스 중재 등을 제어하는 버스제어기를 온칩화 하여 CPU로 하여금 외부 램과 추가적인 장치없이 직접 연결될 수 있도록 한 것이다. 버스 제어기가 관리하는 메모리의 종류는 SRAM, ROM, DRAM, EDO DRAM이며 고속 모드(Fast page mode, EDO page mode 및 RAS-down mode)기능을 지원하며 다양한 Wait를 넣을 수 있다. 주소 영역은 4가지(EMAO-EMA3)이며 내부적으로 7개 의 레지스터가 있고 이들을 이용하여 서로 연결된 세 개의 상태 머신으로 모든 램과의 타이밍을 제어함으로써 공유블록을 활용할 수 있었다. Verilog HDL의 기술하고 Synopsys로 합성한 후 타이밍 검증을 수행한 결과 최악조건에서 53.1㎒로 동작할 수 있었다. 그 후 0.6㎛ single poly triple metal process 공정으로 레이아웃 되었고 면적은 44㎜ × 1.21㎜ 이다.

  • PDF

PLD를 사용한 PDP용 구동실험장치의 개발 (Development of the Experimental Driving System with PLD for PDPs)

  • 손현성;임찬호;염정덕
    • 조명전기설비학회논문지
    • /
    • 제18권3호
    • /
    • pp.48-54
    • /
    • 2004
  • 플라즈마 디스플레이 패널의 구동실험을 용이하게 할 수 있는 구동실험장치를 개발하였다. 이 장치는 펄스의 타이밍을 컴퓨터상에서 설계하고 시뮬레이션 할 수 있고 이렇게 설계된 타이밍을 사용하여 PLD에 프로그래밍하고 고전압 FET 스위치들을 제어할 수 있다. 이 장치는 기존의 로직 gate IC를 이용하여 하드웨어적으로 스위칭 로직을 구현하는 것 보다 펄스로직의 설계시간을 단축시킬 수 있으며 구동방식의 변경에 따른 펄스의 타이밍 변경도 용이하다. 이 구동장치를 가지고 상용화 되어있는 ADS 구동방식을 구현하여 3전극 AC PDP의 계조구현 실험을 하였다.

다중경로 페이딩 환경에서 OFDM 시스템을 위한 개선된 다중단계 타이밍 옵셋 추정기법 (An Improved Multi-stage Timing Offset Estimation Scheme for OFDM Systems in Multipath Fading Channel)

  • 박종인;노윤갑;윤석호
    • 한국통신학회논문지
    • /
    • 제36권9C호
    • /
    • pp.589-595
    • /
    • 2011
  • 본 논문에서는 다중경로 페이딩 (multipath fading) 채널 환경에서 직교 주파수 분할 다중 (orthogonal frequency division multiplexing: OFDM) 시스템을 위한 개선된 다중단계 (mu1ti-stage) 타이밍 옵셋 (timing offset) 추정기법을 제안한다. 제안한 기법은 기존의 다중단계 타이밍 옵셋 추정기법이 랜덤한 다중경로 채널 성분에 민감하다는 점을 개선하기 위해 상호 상관함수 샘플 표준편차를 이용한다. 모의실험 결과를 통해 제안한 기법이 기존 기법에 비해 우수한 정추정확률과 (correct estimation probability) 평균제곱오차 (mean square error: MSE) 성능을 가짐을 보인다.

안테나 Diversity 기능을 적용한 DVB-T 수신칩 개발 (Single Chip Design of Advanced DVB-T Receiver with Diversity Reception)

  • 권용식;박찬섭;김기보;장용덕;정해주
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2002년도 정기총회 및 학술대회
    • /
    • pp.31-35
    • /
    • 2002
  • 본 논문에서는 DVB-T 표준안의 모든 동작모드를 지원하며 임펄스 잡음 제거, 안테나 diversity 수신, 향상된 채널추정방법을 적용한 유럽향 디지털 TV 수신용 채널 칩셋의 설계에 관한 내용이다. 설계된 칩은 여러 개의 구성 블럭으로 구성되어있는데 여기에는 여러 가지의 향상된 알고리즘과 설계 아키텍쳐가 사용되었다. 가정용 가전기기들이 발생시키는 일정주기의 임펄스 잡음을 제거하기 위하여 임펄스 잡음 제거 블록을 AGC뒤에 사용하였다. 동기부는 대략적 주파수동기, 미세 주파수동기, 대략적 타이밍동기, 미세 타이밍 동기 등으로 이루어져 있으며 본 설계의 주파수 보상 영역은 $\pm$280Khz, 타이밍 보상 영역은 $\pm$500ppm이다. 파일럿 신호를 이용하여 채널추정과 보상을 수행하며 기존의 선형 보간기법과 함께 4개의 파일럿 신호를 이용한 보간기법을 사용하여 이동수신환경에 대응할 수 있도록 하였다. 이와 함에 수신성능을 개선할 수 있다고 알려진 안테나 diversity 기능을 채용하여 고정 및 이동 수신시의 수신성능을 향상시켰다. 안테나 diversity를 위해서 2개 이상의 수신 칩이 사용되며 이를 위해서 본 설계에서는 MRC(Maximum Ratio Combining)알고리즘을 사용하였다 본 설계는 5층 메탈 0.18um 공정을 사용하였으며 2.7Mbit 의 메모리 소자를 포함하여 대략 300 만 게이트의 회로크기를 갖으며 100 핀 PQFP로 제작되었다. 본 논문에서는 설계된 회로의 각 블록별 기능에 대한 설명과 함께 시뮬레이션 결과와 ASIC설계결과를 기술하였다.

  • PDF