• Title/Summary/Keyword: 칩 제어

Search Result 503, Processing Time 0.027 seconds

Parallel Pipeline Architecture of H.264 Decoder and U-Chip Based on Parallel Array (병렬 어레이 프로세서 기반 U-Chip 및 H.264 디코더의 병렬 파이프라인 구조)

  • Suk, Jung-Hee;Lyuh, Chun-Gi;Roh, Tae Moon
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2013.11a
    • /
    • pp.161-164
    • /
    • 2013
  • 본 논문에서는 다양한 멀티미디어 코덱을 고속으로 처리하기 위하여 전용하드웨어가 아닌 병렬 어레이 프로세서 기반의 U-Chip(Universal-Chip) 구조를 제안하고 TSMC 80nm 공정을 사용하여 11,865,090개의 게이트 수를 가지는 칩으로 개발하였다. U-Chip은 역양자화(IQ), 역변환(IT), 움직임 보상(MC) 연산을 위한 $4{\times}16$ 개의 프로세싱 유닛으로 구성된 병렬 어레이 프로세서와 문맥적응적 가변길이디코딩(CAVLC)을 위한 비트스트림 프로세서와 인트라 예측(IP), 디블록킹필터(DF) 연산을 위한 순차 프로세서와 DMAC의 데이터 전송 및 각 프로세서를 제어하여 병렬 파이프라인 스케쥴링을 처리하는 시퀀서 프로세서 등으로 구성된다. 1개의 프로세싱 유닛에 1개의 매크로블록 데이터를 맵핑하여 총 64개의 매크로블록을 병렬처리 하였다. 64개 매크로블록의 대용량 데이터 전송 시간과 각 프로세서들의 연산을 동시에 병렬 파이프라인 함으로서 전체 연산 성능을 높일 수 있는 이점이 있다. 병렬 파이프라인 구조의 H.264 디코더 프로그램을 개발하였고 제작된 U-Chip을 통해 $720{\times}480$ 크기의 베이스라인 프로파일 영상에 대하여 코어 192MHz 동작, DDR 메모리 96MHz 동작에서 30fps의 처리율을 가짐을 확인하였다.

  • PDF

The Adaptive-Neuro Controller Design of Industrial Robot Using TMS320C3X Chip (TMS320C30칩을 사용한 산업용 로봇의 적응-신경제어기 설계)

  • 하석흥
    • Proceedings of the Korean Society of Machine Tool Engineers Conference
    • /
    • 1999.10a
    • /
    • pp.162-169
    • /
    • 1999
  • In this paper, it is presented a new scheme of adaptive-neuro control system to implement real-time control of robot manipulator using digital Signal Processors. Digital signal processors DSPs. are micro-processors that are particularly developed for variables. Digital version of most advanced control algorithms can be defined as sums and products of measured variables, thus it can be programmed and executed through DSPs. In addition, DSPs are as fast in computation as most 32-bit micro-processors and yet at a fraction of their prices. These features make DSPs a biable computatinal tool in digital implementation of sophisticated controllers. Unlike the well-established theory for the adaptive control of linear systems, there exists relatively little general theory for the adaptive control of nonlinear systems. Adaptive control technique is essential for providing a stable and robust performance for application of robot control. The proposed neuro control algorithm is one of learning a model based error back-propagation scheme using Lyapunov stability analysis method. The proposed adaptive-neuro control scheme is illustrated to be a efficient control scheme for implementation of real-time control of robot system by the simulation and experiment.

  • PDF

Synthesis and Application of Hybrid Nanostructure Containing Quantum Dots

  • U, Gyeong-Ja;Yu, Hye-In;Jang, Ho-Seong;Kim, Sang-Gyeong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.131-131
    • /
    • 2014
  • 양자점은 전통적인 유기 염료에 비해 흡광영역이 넓고 발광 피크의 폭이 좁으며, 흡광과 발광 사이의 에너지 차가 커서 검출이 용이하고, 광안정성이 우수할 뿐만 아니라, 단순히 크기를 조절함으로써 발광 피크의 에너지를 제어할 수 있는 특장 때문에 많은 연구가 진행되었다. 그러나 많은 나노입자들과 마찬가지로 실질적인 응용을 위해서는 양자점 나노입자들도 대부분 표면개질을 거쳐야 하는데, 이 과정이 까다롭고 또 표면개질 중에 나노입자들의 응집이 일어나거나 광특성이 나빠지는 등의 문제가 흔히 발생한다. 한편, 서브미크론 크기의 입자들은 나노입자에 비해 응집현상이 미미해서 상대적으로 취급이 용이하다. 그 중에서도 실리카 입자들은 합성방법도 쉽게 확립되어 있고 생체친화성이 우수하며 그 표면화학 반응이 이미 잘 알려져 있어서 활용하기가 매우 용이하다. 따라서 양자점 층을 실리카 표면 가까이에 자기조립을 통해 배열한 하이브리드 구조는 양자점의 장점을 편리하게 이용할 뿐만 아니라 실리카의 표면개질 특성도 그대로 이용할 수 있다는 이중의 장점이 있다. 본 논문에서는 코어/쉘 구조로 안정화된 II-VI 반도체 양자점 층을 아래 그림 1과 같이 실리카 콜로이드 내에 배열한 하이브리드 구조를 소개하고, 이 하이브리드 구조를 표면개질 하여 LED 칩 위에 패키징 함으로써 백색광을 제조한 연구 및 더 나아가 중심에 초상자성 클러스터 핵을 배치하고 이를 둘러싼 실리카 콜로이드 표면 가까이에 양자점 층을 배열한 초상자성 하이브리드 구조를 합성하여 이를 on-site sensor에 적용한 연구 결과를 소개한다.

  • PDF

Determination of Optimal Turn-off Angle for SRM Converter Using Self-Tuning Method (SRM 컨버터에서 자기동조 방식에 의한 턴오프 각의 결정)

  • 장도현;문진영
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.3 no.4
    • /
    • pp.418-425
    • /
    • 1998
  • In this paper. determination method of turn-off angle in the SRM drives is proposed to maintain the high torque at a any turn-on angle, which is realized by using selHuning control method, During the sampling time. a number of P pulses from encoder are checked by using one-chip microprocessor. and compared with pre-checked a number of pulses A After calculating difference between two data, the turn-off angle moves forward or backward direction by the self-tuning m method, As repeating such process, the optimal turn-off angle is determined and the maximum torque is maintained T Though experiments, it is observed that motor speed is almost maintained if turn-off angle is adjusted automatically by s selHuning method when turn-ηn angle is changed.

  • PDF

Thermal Characteristics Analysis of Power Device for Motor Driving Power Converter (전동기 구동용 전력 변환기에 대한 전력소자의 열적 특성 해석)

  • Cho, Moontaek;Lee, Chungsik;Lee, SangBock
    • Journal of the Korean Society of Radiology
    • /
    • v.6 no.6
    • /
    • pp.495-498
    • /
    • 2012
  • In this paper, the basic behavior of the environment and the driving time as a prediction of the lifetime of the power semiconductor devices were recorded. Radiator of a power device driving time and temperature operating environment, including cumulative record by the controller of the power converter, and doing it so you can see the power semiconductor devices for the life of the structure that the size of the change in the temperature of the semiconductor chip and the number of iterations to maintenance warranty period because of a lifetime by forecasting or replacement can be made at the appropriate time that is considered.

Production of solar grade silicon by using metallurgical refinement (야금학적 정련 통합 공정을 이용한 태양전지용 실리콘 제조 기술)

  • Jang, Eunsu;Park, Dongho;Moon, Byung Moon;Min, Dong Jun;Yu, Tae U
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2011.11a
    • /
    • pp.54.2-54.2
    • /
    • 2011
  • 야금학적 정련 공정 중 슬래그 처리, 일방향 응고, 플라즈마-전자기유도용해 공정을 적용한 태양전지용 실리콘 제조 기술에 관한 연구를 수행하였다. 원소재인 금속급 실리콘을 제조하기 위해원재료로 규석, 코크스(Cokes), 숯, 그리고 우드칩(Wood chip)을 사용하였으며, 150kW급 DC 아크로(Arc furnace)를 이용하여 순도 99.8% 금속급 실리콘을 제조하였다. 제조된 용융 상태의 금속급 실리콘은 슬래그와 반응시켜 불순물을 제거하였다. SiO2-CaO-CaF2 계의 슬래그를 이용하였으며, 금속급 실리콘과 슬래그의 질량비 및 반응 시간에 따른 실리콘 불순물 특성을 평가하였다. 이후 고액 계면이 제어 가능한 일방향 응고 장치를 이용하여 금속불순물을 제거하였다. 고액상태의 온도 조건 및 응고 시간에 따른 불순물 농도 변화를 평가하였으며, 순도 6N급의 실리콘을 제조하였다. 마지막 공정으로 스팀 플라즈마 토치와 냉도가니가 적용된 전자기 유도 용해장치를 이용하여 붕소와 인을 제거하였다. 플라즈마 토치 가스로는 아르곤, 스팀, 수소를 이용하였다. 붕소와 인의 제거율은 각각 94%와 96%를 달성하였으며, 최종 순도 6N급의 실리콘을 제조하였다.

  • PDF

Circuit Design for Digital Random Bit Synchronization (디지틀 랜덤 비트 동기 회로 설계)

  • 오현서;박상영;백창현;이홍섭
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.19 no.5
    • /
    • pp.787-795
    • /
    • 1994
  • In this paper, we have proposed a bit synchronization algorithm which extracts the synchronized clock for random NRZ signal and designed a circuit followed by its performance analysis. The synchronization circuit consists of the Data Transition Detector and Mod 64 Counter, Phase Comparison and Controller, 64 Divider. The data input rate and master clock rate are 16 Kbps and 4.096MHz, respectively. The phase is compensated by 1/64 of the data signal period for every data bit. Through a series of experiments, the maximum immunity of phase jiter for input signal and the deviation of the recovered clock are measured 23.8% and 1.6%, respectively. The fully digital synchronization circuit is simple to implement into signal IC chip and also effective for the low speed digital mobile communications.

  • PDF

Motion Estimation Algorithm to Guarantee Hard Realtime Operation (경성 실시간 동작을 보장하는 움직임 추정 알고리즘)

  • Yang, Hyeon-Cheol;Lee, Seongsoo
    • Journal of IKEEE
    • /
    • v.17 no.1
    • /
    • pp.36-43
    • /
    • 2013
  • This paper proposes a motion estimation algorithm with run-time adaptive workload control. It has optimized performance within limited hardware resources while guaranteeing hard realtime operation. It performs maximum searches within hard realtime constraints, since it determines search steps and workload adaptively. It reduces the hardware size to 1/4~1/400 of conventional algorithms, while its PSNR degradation is only 0.02~0.44 dB. It can be easily applied to most conventional fast algorithms, so it is useful to design realtime encoder chips.

Ratio-type Capacitance Measurement Circuit for femto-Farad Resolution (펨토 패럿 측정을 위한 비율형 커패시턴스 측정 회로)

  • Chung, Jae-Woong;Chung, In-Young
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.16 no.5
    • /
    • pp.989-998
    • /
    • 2012
  • A ratio type of capacitance measurement circuit is proposed to measure an extremely small value of the fF capacitance on this paper. This measurement circuit is formed with a switched-capacitor integrator, a comparator, and logic circuit blocks to control the switches. It converts the measured ratio value between the known value of on-chip capacitor and the unknown value of capacitor to the digital signal. The fF capacitance with minimized error can be obtained by calculating this ratio. This proposed circuit is designed with standard CMOS $0.18{\mu}m$ process, and various HSpice simulations prove that this capacitance measurement circuit is able to measure the capacitance under 5fF with less than ${\pm}0.3%$ error rate.

Design And Implementation Of ASK Modulator MMIC Operating At 5.8 GHz (5-8 GHz 대역 ASK 변조기 MMIC 설계 및 제작)

  • Jang, Mi-Sook;Ha, Young-Chul;Hur, Hyuk;Moon, Tae-Jung;Hwang, Sung-Beam;Song, Chung-Kun;Hong, Chang-Hee
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.11B
    • /
    • pp.1595-1599
    • /
    • 2001
  • In this paper, we have desired and implemented of ASK modulator MMIC operating at 5.8 GHz for OBE used in AGPS(Automatic Gate Passing System). The proposed ASK modulator MMIC was implemented to apply a single supply voltage of 3 V to the drain in order to decrease ACP(Adjacent Channel Power). As a result, it is exhibits a broad linear modulation range from 0.7 V to 3 V and an On/off characteristic over 40 dB. The layouts of ASK modulator MMICs was designed and fabricated by using ETRI 0.57m MESFET library The chip size was 1.0mm $\times$x1.0mm.

  • PDF