• 제목/요약/키워드: 칩형태

검색결과 311건 처리시간 0.025초

안드로이드 모바일 플랫폼 환경에서 Radio Interface Layer를 통한 악성행위 및 대응 방안 (Malicious Behavior Using Radio Interface Layer and Countermeasures in Android Mobile Platform)

  • 김동우;조형진;류재철
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2012년도 한국컴퓨터종합학술대회논문집 Vol.39 No.1(C)
    • /
    • pp.221-223
    • /
    • 2012
  • 안드로이드 모바일 플랫폼 환경에서 정보유출, 과금유발 그리고 피싱과 같은 행위를 하는 대부분의 악성코드는 안드로이드 환경에서 기본적으로 제공되는 API(Application Programming Interface)를 이용한 것으로, 이러한 악성코드 탐지 방법으로는 정적 분석과 동적 분석 방법이 있다. 현재까지 두 가지 분석 방법에 대한 연구가 활발히 진행되고 있으며 두 가지 방식을 혼합한 형태의 검증 프로세스가 제안되고 있다. 그러나 본 논문에서 다루어지는 Radio Interface Layer 에서의 악성행위는 안드로이드 모바일 기기의 통신칩에 직접적으로 명령을 입력하는 방식으로, 그동안 악성코드 형태로 발견된 사례가 없으며, 이로 인해 발생 가능한 피해가 크므로 관련 내용을 살펴보고 대응 방안을 제시하고자 한다.

전자소자의 과도방사선 영향 연구 (A Study of Transient Radiation Effects on Semiconductor Devices)

  • 이남호;오승찬;황영관;강흥식
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2011년도 추계학술논문집 2부
    • /
    • pp.660-663
    • /
    • 2011
  • 우주방사선이나 과도펄스(Transient Radiation) 형태의 감마 방사선이 반도체에 조사되면 소자 내부에서 짧은 시간에 다량의 전하가 생성된다. 이 전하들과 증폭된 과전류는 소자의 고장(Upset, Latchup)과 오동작을 유발시키게 되고 나아가 전자부품이 소진(Burnout)되는 직접적인 원인이 된다. 본 연구에서는 이러한 핵폭 방출 과도방사선에 대한 전자부품/장비의 내방사선관련 기초연구로 군전자부품의 감마-과도방사선에 대한 피해분석 시험을 수행하고 나아가 과도방사선 방호기술 체계구축의 필요성에 대해 논하였다. 과도펄스 방사선시험은 군용으로 분류된 반도체 칩을 대상으로 포항 전자빔가속기를 사용하였다. 핵폭발 방출 과도방사선을 모사하기 위해 감마선 변환장치를 MCNP 설계를 통해 제작하고 단일모드의 마이크로초 단위 감마펄스 방사선을 방출시켜 시험대상 칩을 부착한 시험보드에 조사하는 과정으로 실험을 진행하였다. 온라인 고속 측정장치를 통한 전자소자의 과도방사선시험에서 다양한 피해현상을 측정할 수 있었고, 열상카메라 촬영을 통하여 과열상태를 관측함으로써 피해현상의 검증과 더불어 소진현상으로의 전개 가능성을 확인하였다.

  • PDF

60GHz 무선 LAN 시스템에 탑재를 위한 600Hz대역 전력증폭기 모듈 제작 (Implementation of a 600Hz Power Amplifier Module for 60GHz Wireless LAN System)

  • 장우진;홍주연;강동민;이진희;윤형섭;심재엽;이문교;전영훈;김삼동
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(2)
    • /
    • pp.181-184
    • /
    • 2002
  • 본 논문에서는 600Hz 무선 LAN 시스템에 탑재를 위한 600㎓ 대역 전력증폭기 모듈을 개발 하였다. 600㎓ 대역 전력증폭기 모듈에 실장된 600㎓ 대역 전력증폭기 MMIC는 ETRI에서 설계 및 제작한 것으로 칩의 크기는 2.80 × 1.75㎟이며, on-wafer측정을 하여 얻은 결과는 동작 주파수 58~620Hz에서 소신호 이득은 12.4dB이고, 최대 소신호 이득은 59~60G보z에서 ISdB이며, 출력전력(Pldn)은 16.3~16.7dBm을 얻었다. 이와 같은 특성을 갖는 전력증폭기 MMIC를 사용하여 모듈을 제작하였으며, RF feed line을 위해 Rogers 사의 R03003 기판을 사용하였다. 모듈의 입출력은 동작 주파수 대역에 적합한 WRl5라는 waveguide 형태를 사용하였고, DC 바이어스 공급을 위해 3.5㎜ K-connector를 사용하였다 제작한 모듈의 크기는 40 × 30 × 15㎣이며, 최적의 성능을 얻고자 tuning bar를 상하로 이동하여 최적점을 찾았으며 나사로 고정하여 상태를 유지하도록 하였다. DC 바이어스 및 RF feed line과 칩의 연결은 본딩에 의한 인덕턴스를 최소화하기 위하여 3mil 두께의 리본 본딩을 하였다 전력증폭기 모듈을 측정한 결과, 동작주파수 600㎓ 대에서 소신호 이득은 6dB 이상, 입력 정합은 -lOdB 이하, 출력 정합은 -4dB 이하로 측정되었긴, 출력전력은 SdBm 이상으로 측정되었다. 동국대에서 제작한 600Hz 무선 LAN 시스템에 전력증폭기 모듈을 시스템 송신부에 탑재 시험한 결과, 동영상을 실시간으로 전송하는데 성공하였다.

  • PDF

휴대 멀티미디어 응용을 위한 DSP 칩 설계 및 구현 (Design and Implementation of a DSP Chip for Portable Multimedia Applications)

  • 윤성현;선우명훈
    • 전자공학회논문지C
    • /
    • 제35C권12호
    • /
    • pp.31-39
    • /
    • 1998
  • 본 논문은 휴대 멀티미디어 응용을 위한 고정 소수점 DSP(Multimedia Fixed-point DSP : MDSP) 칩 설계 및 구현에 관해 기술한다. MDSP는 멀티미디어 처리에 효율적인 명령어 집합을 가지며 SIMD, 벡터프로세싱의 병렬처리 기술과 DSP 기술의 장점을 접목하여 설계되었다. MDSP는 한 개의 데이터 경로가 목적에 따라 여러 개로 분할될 때 8, 16, 32, 40 비트 등의 다양한 데이터 형태의 처리가 가능하며, 멀티미디어 응용영역에서 핵심적인 역할을 하는 MAC 연산을 한 사이클에 2개를 수행하여 성능을 향상시킨다. 새롭게 제안된 스위칭 네트워크와 Packing 네트워크는 MPEG 디코딩, 인코딩, 콘볼루션 등의 알고리즘 처리시 연산과 데이터 변환을 중첩시켜 성능을 향상시킨다. Verilog HDL 모델을 구현하였고 0.6 ㎛ SOG 라이브러리(KG75000)를 이용하여 논리합성 및 시뮬레이션 하였다. 전체 게이트 수는 68,831개이며 MDSP는 30MHz에 동작한다.

  • PDF

플립칩 패키지에서 무연 솔더 조인트 및 UBM의 열충격 특성 해석 (An Analysis on the Thermal Shock Characteristics of Pb-free Solder Joints and UBM in Flip Chip Packages)

  • 신기훈;김형태;장동영
    • 한국공작기계학회논문집
    • /
    • 제16권5호
    • /
    • pp.134-139
    • /
    • 2007
  • This paper presents a computer-based analysis on the thermal shock characteristics of Pb-free solder joints and UBM in flip chip assemblies. Among four types of popular UBM systems, TiW/Cu system with 95.5Sn-3.9Ag-0.6Cu solder joints was chosen for simulation. A simple 3D finite element model was first created only including silicon die, mixture between underfill and solder joints, and substrate. The displacements due to CTE mismatch between silicon die and substrate was then obtained through FE analysis. Finally, the obtained displacements were applied as mechanical loads to the whole 2D FE model and the characteristics of flip chip assemblies were analyzed. In addition, based on the hyperbolic sine law, the accumulated creep strain of Pb-free solder joints was calculated to predict the fatigue life of flip chip assemblies under thermal shock environments. The proposed method for fatigue life prediction will be evaluated through the cross check of the test results in the future work.

CPW MMIC 칩 실장을 위한 실리콘 MEMS 패키지 설계 (Design of Silicon MEMS Package for CPW MMICs)

  • 김진양;김성진;이해영
    • 대한전자공학회논문지TC
    • /
    • 제39권11호
    • /
    • pp.40-46
    • /
    • 2002
  • 본 논문에서는 CPW MMIC 실장시 발생되는 기생 공진 현상을 제거하기 위한 새로운 구조의 실리콘 MEMS 패키지를 제안하였다. 또한 세 가지 형태의 실리콘 칩 캐리어(gold-plated high resistivity, lightly doped, high resistivity) 상에 GaAs CPW 패턴을 제작하고 해석/측정함으로써, 제안된 패키지의 성능을 확인하였다. 해석 및 측정 결과 제안된 MEMS 패키지는 비저항이(resistivity) 15 ${\Omega}{\cdot}$㎝인 실리콘 캐리어(carrier)를 사용함으로써 기생 공진 현상을 효과적으로 억제시킬 수 있었다.

시료주입시 기포발생이 억제된 반응조 형태의 중합효소연쇄반응용 PDMS/유리 바이오칩 (PDMS/Glass Serpentine Microchannel Chip for PCR with Bubble Suppression in Sample Injection)

  • 조철호;조웅;황승용;안유민
    • 대한기계학회논문집A
    • /
    • 제30권10호
    • /
    • pp.1261-1268
    • /
    • 2006
  • This paper reports low-cost microreactor $(10{\mu}{\ell})$ biochip for the DNA PCR (polymerase chain reaction). The microbiochip $(20mm{\times}28mm)$ is a hybrid type which is composed of PDMS (polydimethylsiloxane) layer with serpentine micochannel $(360{\mu}m{\times}100{\mu}m)$ chamber and glass substrate integrated with microheater and thermal microsensor. Undesirable bubble is usually created during sample loading to PMDS-based microchip because of hydrophobic chip surface. Created bubbles interrupt stable biochemical reaction. We designed improved microreactor chamber using microfluidic simulation. The designed reactor has a coner-rounded serpentine channel architecture, which enables stable injection into hydrophobic surface using micropipette only. Reactor temperature needed to PCR reaction is controlled within ${\pm}0.5^{\circ}C$ by PID controller of LabVIEW software. It is experimentally confirmed that SRY gene PCR by the fabricated microreactor chip is performed for less than 54 min.

저잡음 증폭기를 위한 프로그램 가능한 고주파 Built-In Self-Test회로 (Programmable RF Built-ln Self-Test Circuit for Low Noise Amplifiers)

  • 류지열;노석호
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 춘계종합학술대회
    • /
    • pp.1004-1007
    • /
    • 2005
  • 본 논문에서는 저잡음 증폭기 (Low Noise Amplifier, LNA)를 위한 프로그램 가능한 RF (고주파) BIST (Built-In Self-Test) 회로를 제안한다. 개발된 BIST 회로는 온 칩 형태로 DC 측정만을 이용하여 LNA의 RF 변수들을 측정할 수 있다. BIST 회로는 프로그램 가능한 커패시터 뱅크 (programmable capacitor banks)를 가진 test amplifier와 RF 피크 검출기로 구성되어 있다. 이러한 온 칩 회로는 각각 GSM, Bluetooth 및 IEEE802.11g의 응용을 위해 세 가지 주파수 대, 즉 1.8GHz, 2.4GHz 및 5GHz에서 사용할 수 있도록 프로그램 되어있고, LNA가 가지는 RF 사양들, 즉 입력 임피던스 및 전압이득 등을 DC 전압으로 변화시켜주는 역할을 한다.

  • PDF

천연 다이아몬드 인선형태에 의한 Al 합금의 경면절삭에 관한 연구 (Study on mirror-like surface machining of Al alloy with edge form of single crystal diamond tools)

  • 김정두
    • 대한기계학회논문집
    • /
    • 제14권6호
    • /
    • pp.1515-1522
    • /
    • 1990
  • 본 연구에서는 천연다이아몬드의 인선형상을 R형과 S형으로 구분하여 제작하 고 미세이송과 절삭속도 변화를 주어 이에 얻어지는 표현거칠기, 칩 생성기구 및 경면 성을 검토하였다.

폴리프로필렌사(絲)칩과 배향사(配向絲)를 결체(結締)한 톱밥보드의 물리적(物理的) 및 기계적(機械的) 성질(性質)에 관(關)한 연구(硏究) (A Study on Physical and Mechanical Properties of Sawdustboards combined with Polypropylene Chip and Oriented Thread)

  • 서진석;이필우
    • Journal of the Korean Wood Science and Technology
    • /
    • 제16권2호
    • /
    • pp.1-41
    • /
    • 1988
  • 톱밥을 보드에 활용(活用)하기 위한 방안(方案)으로서, 톱밥자체의 약(弱)한 결집력(結集力)과 치수불량성(不良性)을 개선(改善)하기 위하여 비(非) 목질계(木質系) 재료(材料)인 폴리프로필렌 사(絲)칩과 배향사(配向絲)를 혼합(混合) 결체(結締)함에 다른 보드의 기초성질(基礎性質)로서 물리적(物理的) 기계적(機械的) 성질(性質)을 고찰(考察)하였는 바, 현재(現在) 제재용(製材用)으로 많이 이용(利用)되고 있는 나왕재(羅王材)(white meranti)의 톱밥에 개질재료(改質材料)로서 비(非) 목질(木質) 계(系) 플라스틱 물질(物質)인 폴리프로필렌 사(絲)를 칩상(狀) 또는 배향사(配向絲)의 형태(形態)로 조제(調製)하여 일반(一般) 성형법(成型法)을 적용(適用)함으로써 톱밥과 결체(結締) 구성(構成)한 톱밥보드를 제조(製造)하였다. 12 및 15%로 하여 구성(構成)하였다. 배향사(配向絲)는 보드폭방향(幅方向)으로 0.5, 1.0 및 1.5cm의 일정(一定)한 간격(間隔)으로 배열(配列)하였다. 위의 조건(條件)에 의(依)해 단(單) 2 3층(層)으로 각기(各己) 구분(區分)제조된 사(絲)칩 또는 배향사(配向絲) 구성(構成) 톱밥보드의 물리적(物理的) 및 기계적(機械的) 성질(性質)을 구명(究明)하였는 바, 그 주요(主要)한 결론(結論)을 요약(要約)하면 다음과 같다. 1. 사(絲)칩 혼합(混合) 단층구성(單層構成)보드의 두께 팽창율(膨脹率)은 톱잡대조(對照)보드의 팽창율보다 모두 낮았다. 사(絲)칩 함량(含量)을 증가(增加) 시킴에 따라서 두께 팽창율은 점차(漸次) 감소(減少)하는 경향이 뚜렷하였다. 한편, 2층구성(層構成)보드는 단층(單層) 구성(構成)보드보다 높은 팽창율을 나타냈으나 대부분이 톱밥대조(對照)보드 보다 팽창율이 낮았다. 3층(層)으로 사(絲)칩구성(構成)한 보드는 톱밥대조(對照)보드보다도 모두 낮은 두께 팽창율을 나타냈다. 2. 사(絲)칩 배향사(配向絲) 구성(構成)보드의 두께 팽창율은 0.5cm 배향간격에서 사(絲)칩함량(含量) 12%와 15%의 길이 1.0cm와 1.5cm로 구성함으로써 단층(單層) 및 3층구성(層構成)보드의 최저치(最低値)보다 더 낮았다. 3. 단층구성(單層構成)보드의 휨강도는 비중(比重) 0.51 구성(構成)보드의 경우 사(絲)칩함량(含量) 3%에서 톱밥대조)對照)보드보다 높은 강도를 나타냈으나, KS F 3104 의 파티클보드 100타입 기준(基準) 값인 80 kgf/$cm^2$에 훨씬 못 미쳤다. 그러나 비중(比重) 0.63 구성(構成)보드에서 함량(含量) 6%의 길이 1.5cm 사(絲)칩 구성과 함량(含量)3% 의 모든 사(絲)칩 길이로 구성한 보드, 그리고 비중(比重) 0.72의 모든 사(絲)칩 구성보드는 KS F 기준값을 훨씬 상회(上廻) 하였다. 2층구성(層構成)보드의 휨강도는 톱밥대조(對照)보드보다도 사(絲)칩구성의 경우 모두 낮았으며 단층구성(單層構成)보드의 휨강도보다도 낮은 값을 나타냈다. 3층구성(層構成)보드의 휨강도는 사(絲)칩 함량(含量) 9% 이하(以下)의 길이 1.5cm 구성보드는 모두 톱밥대조(對照)보드보다 높은 값을 나타냈으며 KSF 기준값을 훨씬 상회(上廻) 하였다. 4. 배향사구성(配向絲構成) 톱밥보드의 경우(境遇), 배향간격(配向間隔)이 좁은 0.5cm에서 가장 높은 휨강도를 나타냈으며, 배향간격이 보다 넓은 1.0cm 와 1.5cm 구성(構成)에서는 휨 강도가 0.5cm 간격 보다 낮았다. 그러나 배향사구성(配向絲構成) 톱밥보드는 모두 톱밥대조(對照)보드 보다 높은 휨강도를 나타냈다. 5. 사(絲칩) 배향사(配向絲) 구성 보드의 휨강도는 거의 대부분(大部分)의 구성보드에서 톱밥대조(對照)보드보다 높은 값을 나타냈으며 KSF 기준값을 훨씬 상회(上廻) 하였다. 특(特)히 배향간격이 좁고, 길이가 긴 사(絲)칩으로 구성한 보드의 휨강도가 높은 값을 나타냈다. 그리고 사(絲)칩을 배향사(配向絲)와 혼합(混合) 구성(構成)할 때 배향사의 간격이 넓어짐에 따라 톱밥과 배향사(配向絲)만으로 구성한 보드보다도 휨 강도가 높아지는 현상(現象)이 나타났다. 6. 단층(單層), 2층(層) 및 3층(層) 구성(構成) 보드의 탄성계수는 대부분(大部分) 톱밥대조(對照)보드 보다 낮은 값을 나타냈다. 그러나 배향사(配向絲) 구성(構成) 톱밥보드에 있어서는, 배향 간격이 0.5, 1.0, 1.5crn로 됨에 따라서 톱밥대조(對照)보드보다도 각각(各各) 20%, 18%, 10% 탄성계수가 증가(增加)되었다. 7. 사(絲)칩 배향사(配向絲) 구성(構成) 보드의 탄성계수(彈性係數)는 배향간격 0.5crn, 1.0cm 및 1.5crn에서 거의 모두 톱밥대조(對照)보드보드보다도 훨씬 높은 값을 나타냈다. 그리고 함량(含量)9% 이하(以下)에서 사(絲)칩길이를 0.5cm이상(以上)으로 구성하였을 때 배향사(配向絲)만을 구성한 톱밥보드보다도 탄성계수가 높아지는 현상(現象)이 나타났는데, 배향(配向)간격이 좁은 경우 사(絲)칩결체(結締)에 의(依)한 탄성계수(彈性係數) 증가효과(增加效果)가 컸다. 8. 사(絲)칩 혼합(混合) 단층구성(單層構成) 보드의 박리저항(剝離抵抗)은 톱밥대조(對照)보드 보다 모두 낮았다. 그러나 비중(比重) 0.63의 사(絲)칩 구성보드는 KS F 3104의 100타입 기준 값인 1.5kgf/$cm^2$를 모두 상회(上廻) 하였고, 비중(比重) 0.72의 사(絲)칩 구성보드는 200타입의 기준값 3kgf/$cm^2$를 상회(上廻)하는 박리저항(剝離抵抗)을 나타냈다. 2층(層), 3층(層) 및 배향구성(配向構成)도 거의 모두 200타입의 기준값 3kgf/$cm^2$를 상회(上廻) 하였다. 9. 단층구성(單層構成)보드의 나사못유지력(維持力)은 사(絲)칩을 혼합 구성한 경우, 대체(大體)로 톱밥대조(對照)보드보다도 낮은 값을 나타냈다. 그러나, 2층(層) 및 3층구성(層構成)보드에서는 사(絲)칩 구성(構成)에 따른 감소경향(減少傾向)이 나타나지 않고 대체로 고른 나사못 유지력을 나타냈다. 또한, 사(絲)칩 배향사(配向絲) 구성(構成)보드에서는 사(絲)칩함량(含量) 9% 이하(以下)에서 거의 모두 톱밥대조(對照)보드 보다도 높은 나사못 유지력을 나타냈다.

  • PDF