• 제목/요약/키워드: 칩인덕터

검색결과 98건 처리시간 0.021초

$V_2O_5$ 도핑한 페라이트 페이스트 후막 특성 (Properties of Thick Films Prepared with $V_2O_5$-doped Ferrite Pastes)

  • 제해준;김병국;박재환;박재관
    • 한국결정학회지
    • /
    • 제12권2호
    • /
    • pp.70-75
    • /
    • 2001
  • NiCuZn 페라이트에 V₂O/sub 5/가 0∼0.5 wt% 첨가된 페이스트를 사용하여 스크린 인쇄법으로 페라이트 후막을 제조한 후, 870∼900℃에서 소결하여 V₂O/sub 5/ 첨가량에 따른 소결밀도, 미세구조 등의 물리적 특성 및 자기적 특성 변화를 분석하였다. 소결온도 870℃의 경우 V₂O/sub 5/를 0.5 wt% 첨가한 시편의 소결밀도가 0.58 g/cm³로 가장 hsvrp 나타낫고, 소결온도가 올라갈수록 소결밀도 차이가 줄어들어 900℃의 경우 모든 시편이 5.15g/cm³이상으로 높은 밀도를 나타내었다. V₂O/sub 5/가 0.5 wt% 첨가된 경우에 액상소결이 발달하였으며, V₂O/sub 5/가 0.1, 0.3 wt% 첨가된 시편은 입자성장이 억제되어 입자크기가 V₂O/sub 5/를 첨가하지 않은 시편보다 작았다. 전체의 소결온도 범위에서 V₂O/sub 5/가 첨가되지 않은 시편의 입자크기가 크고 균일하기 때문에 투자율이 가장 높게 나타났으며, 소결온도 880℃ 이상에서 V₂O/sub 5/ 0.3 wt% 첨가 시편의 Q값이 가장 높은 것으로 나타났다. 결론적으로 칩 인덕터용 NiCuZn 페라이트 소재 제조 시, 투자율값을 중시할 경우에는 V₂O/sub 5/를 첨가하지 않아야 하며, 품질계수를 중시할 경우에는 V₂O/sub 5/의 첨가량이 0.3wt%를 넘지 않아야 함을 알 수 있었다.

  • PDF

L1/L2 이중-밴드 GPS 수신기용 RF 전단부 설계 (Design of the RF Front-end for L1/L2 Dual-Band GPS Receiver)

  • 김현덕;오태수;전재완;김성균;김병성
    • 한국전자파학회논문지
    • /
    • 제21권10호
    • /
    • pp.1169-1176
    • /
    • 2010
  • 본 논문에서는 L1/L2 이중-밴드 GPS(Global Positioning System) 수신기용 RF 전단부를 설계하였다. 수신기는 Low IF 구조이며, 인덕터를 사용하지 않는 광대역 저잡음 증폭기(Low Noise Amplifier: LNA)와 이미지 제거를 위하여 다상 여과기(poly-phase filter)를 포함하는 quadrature 하향 변환 주파수 혼합기(quadrature down-conversion mixer) 및 전류 모드 논리(Current Mode Logic: CML) 주파수 분배기로 구성되어 있다. 저잡음 증폭기와 이미지 제거 주파수 혼합기는 높은 이득과 헤드룸 문제를 해결하기 위하여 전류 블리딩 기술을 이용하였으며, 광대역 입력 정합을 구현하기 위하여 공통 드레인 피드백을 이용하였다. $0.18{\mu}m$ CMOS 공정을 이용해 제작된 RF 전단부는 L1 밴드에서 38 dB 그리고 L2 밴드에서 41 dB의 이득을 보이며, IIP3는 L1 밴드에서 -29 dBm, L2 밴드에서는 -33 dBm이다. 입력 정합은 50 MHz에서 3 GHz까지 -10 dB 이하를 만족하며, 잡음 지수(Noise Figure: NF)는 L1 밴드에서는 3.81dB, L2 밴드에서는 3.71 dB를 보인다. 이미지 주파수 제거율은 36.5 dB이다. 설계된 RF 전단부의 칩 사이즈는 $1.2{\times}1.35mm^2$이다.

소형 IF 발룬이 내장된 MMIC 이중 평형 저항성 혼합기 (An MMIC Doubly Balanced Resistive Mixer with a Compact IF Balun)

  • 정진철;염인복;염경환
    • 한국전자파학회논문지
    • /
    • 제19권12호
    • /
    • pp.1350-1359
    • /
    • 2008
  • 본 논문에서는 $0.5{\mu}m$ p-HEMT 공정을 이용한 MMIC 이중 평형 저항성 혼합기를 개발하였다. 본 혼합기에는 LO, RF, IF 등의 3개의 발룬이 포함된다. $8{\sim}20\;GHz$ 범위에서 동작하는 LO와 RF 발룬은 Marchand 발룬으로 구현하였다. 칩 크기를 줄이기 위해 구부려진 다중 결합 선로를 이용하였고, 이로 인해 발생하는 모드 위상 속도 차이를 보상하기 위해 인덕터 선로를 삽입하였다. IF 발룬은 DC 결합 차동 증폭기로 구현하였다. $0.3{\times}0.5\;mm^2$ 크기를 가진 IF 발룬의 측정 결과, DC에서 7 GHz 주파수 범위에서 크기와 위상의 오차가 각각 1 dB와 $5^{\circ}$ 이내의 결과를 보였다. 개발된 $1.7{\times}1.8\;mm^2$ 크기의 이중 평형 저항성 혼합기의 측정 결과, 동작 주파수 범위에서 16dBm LO 입력 전력에 대해 삽입 손실이 $5{\sim}11\;dB$이고, 출력 OIP3가 $10{\sim}15\;dBm$인 결과를 보였다.

기생 성분을 고려한 Wi-Fi와 WiMAX용 LTCC 무선 전단부 모듈의 구현 (Implementation of an LTCC RF Front-End Module Considering Parasitic Elements for Wi-Fi and WiMAX Applications)

  • 김동호;백경훈;김동수;유종인;김준철;박종철;박종대
    • 한국전자파학회논문지
    • /
    • 제21권4호
    • /
    • pp.362-370
    • /
    • 2010
  • 본 논문에서는 저온 동시 소성 세라믹(Low Temperature Co-fired Ceramic: LTCC) 기술을 이용하여 Wi-Fi와 WiMAX에 적용할 수 있는 무선 전단부(RF front-end) 모듈을 구현하였다. 무선 전단부 모듈은 3개의 LTCC 대역 통과 여파기와 FBAR 여파기, embedded된 정합 회로, Wi-Fi와 WiMAX 모드 선택용 SPDT 스위치, 송 수신택용 SPDT 스위치 그리고 대역 선택용 SP4T 스위치로 구성되어 있다. 모드 선택용 SPDT 스위치의 DC block 패시터를 실장하기 위한 패드 패턴에서 LTCC의 적층 구조의 특성으로 인해 0.2~0.3 pF의 값을 가지는 기생 성분이 생기게 된다. 이러한 기생 성분은 설계된 회로의 매칭을 틀어지게 만들어 결과적으로 모듈의 전기적 성능을 저하시킨다. 따라서 기생 커패시터 성분에 상응하는 칩 인덕터를 DC block 커패시터 패드 패턴과 병렬로 달아서 기생 성분을 상쇄하여 모듈의 특성을 최적화하였다. 제작된 무선 전단부 모듈은 내부 접지(inner GND) 3개 층을 포함한 12층으로 설계되었으며, 크기는 $6.0mm{\times}6.0mm{\times}0.728mm$이다.

주파수 전압 변환을 이용한 듀얼 모드 벅 변환기 모드 제어 설계 (Mode Control Design of Dual Buck Converter Using Variable Frequency to Voltage Converter)

  • 이태헌;김종구;소진우;윤광섭
    • 한국통신학회논문지
    • /
    • 제42권4호
    • /
    • pp.864-870
    • /
    • 2017
  • 본 논문은 넓은 부하 전류를 요구하는 휴대 기기에서 사용될 목적으로 주파수 전압 변환을 이용하여 모드 제어 가능한 듀얼 모드 벅 변환기를 설명한다. 기존의 히스테스테릭 벅 변환기의 문제인 저 부하에서의 PLL 보상 및 효율 저하를 제안하는 듀얼 벅 변환기의 개선된 PFM 모드를 통해 해결한다. 또한 기존의 듀얼 모드 벅 변환기의 주요 회로인 모드 제어기에서의 부하 변화 감지의 어려움과 느린 모드 전환 속도를 제안하는 모드 제어기로 개선 시킨다. 제안하는 모드 제어기는 최소 1.5us의 모드 전환 시간을 가진다. 제안하는 DC-DC 벅 변환기는 $0.18{\mu}m$ CMOS 공정에서 설계하였으며 칩 면적은 $1.38mm{\times}1.37mm$이다. 기생 소자를 포함한 인덕터와 커패시터를 고려한 후 모의실험 결과는 1~500mA의 부하 전류 범위에서 입력 전압을 2.7~3.3V를 가지며 PFM 모드는 65mV이내, 히스테리틱 모드에서는 고정된 스위칭 주파수 상태에서 16mV의 출력 리플 전압을 가지는 1.2V의 출력 전압을 생성한다. 제안하는 듀얼 모드 벅 변환기의 최대 효율은 80mA에서 95%를 나타내며 해당 전체 부하 범위에서 85% 이상의 효율을 지닌다.

커패시터 멀티플라이어를 갖는 CCM/DCM 이중모드 DC-DC 벅 컨버터의 설계 (Design of a CCM/DCM dual mode DC-DC Buck Converter with Capacitor Multiplier)

  • 최진웅;송한정
    • 한국산학기술학회논문지
    • /
    • 제17권9호
    • /
    • pp.21-26
    • /
    • 2016
  • 본 논문에서는 휴대 전자기기의 내부 전원단을 위한, CCM/DCM 기능의 이중모드 감압형 DC-DC 벅 컨버터를 제안한다. 제안하는 변환기는 1 MHz의 주파수에서 동작하며, 파워단과 제어블럭으로 이루어진다. 파워단은 Power MOS 트랜지스터, 인덕터, 커패시터, 제어 루프용 피드백 저항으로 구성된다. 제어부는 펄스폭 변조기 (PWM), 오차증폭기, 램프 파 발생기, 오실레이터 등으로 이루진다. 또한 본 논문에서 보상단의 큰 외부 커패시터는, 집적회로의 면적축소를 위하여 CMOS 회로로 구성되는 멀티플라이어 등가 커패시터로 대체하였다. 또한,. 본 논문에서, 보상단의 외부 커패시터는 집적회로의 면적을 줄이기 위하여 곱셈기 기반 CMOS 등가회로로 대체하였다. 또한 제안하는 회로는 칩을 보호하기 위하여 출력 과전압, 입력부족 차단 보호회로 및 과열 차단 보호회로를 내장하였다. 제안하는 회로는 $0.18{\mu}m$ CMOS 공정을 사용하여, 케이던스의 스펙트라 회로설계 프로그램을 이용하여 설계 및 검증을 하였다. SPICE 모의 실험 결과, 설계된 이중모드 DC-DC 벅 변환기는 94.8 %의 피크효율, 3.29 mV의 리플전압, 2.7 ~ 3.3 V의 전압 조건에서 1.8 V의 출력전압을 보였다.

가전기기용 직류전원 모듈 설계 및 신뢰성 특성 해석 (Design and Reliability Evaluation of 5-V output AC-DC Power Supply Module for Electronic Home Appliances)

  • 모영세;송한정
    • 한국산학기술학회논문지
    • /
    • 제18권4호
    • /
    • pp.504-510
    • /
    • 2017
  • 본 논문은 소형 가전기기를 위한 AC DC 파워모듈 설계를 제시하고 효율과 신뢰성 및 안정성 특성을 나타낸다. 제안하는 파워모듈은 PCB 테스트보드에서 PWM 제어 IC 칩, 파워모스 소자, 트랜스포머, 각종 수동소자 (저항, 커패시터, 인덕터)를 사용하여 제작하였다. 본 논문에서 제시한 AC DC 파워모듈 회로 시뮬레이션 결과를 토대로 측정한 실험에서 입력전압은 상용전원 전압 220 V (RMS), 주파수 60 HZ의 교류전압(VAC : Voltage alternating current)을 사용 하였으며, 출력전압, OCP (over current protection), EMI(electromagnetic interference), PWM 신호 펄스, 효율 측정, 패키징 여부에 따른 발열측정 등을 실시하였다. 또한 파워모듈의 온도에 따른 특성변화와 트랜스포머 기준으로 1차측의 회로와 2차측 회로의 절연상태 확인을 하기 위한 내전압 테스트 등의 신뢰성테스트를 실시하였다. 효율 및 신뢰성 측정결과, AC DC 파워 모듈이 5 V의 출력전압, 200 mV의 리플, 약 73 %의 효율, 온도 약 $80^{\circ}C$ 까지 안정적으로 동작함을 확인하였으며, 4.2 kV의 크기로 60초 동안 견디는 내압 성능을 보였다.

CMOS 공정 기반의 X-대역 위상 배열 시스템용 다기능 집적 회로 설계 (Design of CMOS Multifunction ICs for X-band Phased Array Systems)

  • 구본현;홍성철
    • 대한전자공학회논문지TC
    • /
    • 제46권12호
    • /
    • pp.6-13
    • /
    • 2009
  • X-대역의 위상 배열 시스템에 응용 가능한 전력 증폭기, 6-bit 위상 변위기, 6-bit 디지털 감쇠기 및 SPDT 송수신 스위치를 각각 설계 및 측정하였다. 모든 회로는 CMOS 0.18 um 공정을 사용하여 구현되었다. 전력 증폭기는 2-단 차동 및 cascode 구조를 가지며, 20 dBm 의 P1dB, 19%의 PAE 의 성능을 8-11 GHz 주파수 대역에서 보였다. 6-bit 위상 변위기는 Embedded switched filter 구조를 가지며, 스위치용 nMOS 트랜지스터 및 마이크로스트립 선로로 인덕턴스를 구현하였다. $360^{\circ}$ 위상 제어가 가능하며 위상 해상도는 $5.6^{\circ}$ 이다. 8-11 GHz 주파수 대역에서 RMS phase 및 amplitude 오차는 $5^{\circ}$ 및 0.8 dB 이하이며, 삽입손실은 약 $-15.7\;{\pm}\;1,1\;dB$ 이다. 6-bit 디지털 감쇠기는 저항 네트워크와 스위치가 결합된 Embedded switched Pi-및 T-구조이며, 위상 배열 시스템에서 요구하는 낮은 통과 위상 변동 특성을 가지는 구조가 적용되었다. 최대 감쇠는 31.5 dB 이며 진폭 해상도는 0.5 dB 이다. 8-11 GHz 주파수 대역에서 RMS amplitude 및 phase 오차는 0.4 dB 및 $2^{\circ}$ 이하이며, 삽입손실은 약 $-10.5\;{\pm}\;0.8\;dB$ 이다. SPDT 송수신 스위치는 series 및 shunt nMOS 트랜지스터의 쌍으로 구성되었으며 회로의 면적을 최소화하기 위해 1개의 수동 인덕터만으로 SPDT 기능을 구현하였다. 삽입손실은 약 -1.5 dB, 반사손실은 -15 dB 이하이며, 송수신 격리 특성은 -30 dB 이하이다. 각각의 칩 면적은 $1.28\;mm^2$, $1.9mm^2$, $0.34\;mm^2$, $0.02mm^2$ 이다.