• 제목/요약/키워드: 추가된 이득

검색결과 332건 처리시간 0.031초

대역폭과 이득이 향상된 이중 다이폴 준-야기 안테나 설계 (Design of Double Dipole Quasi-Yagi Antenna with enhanced bandwidth and gain)

  • 여준호
    • 한국정보통신학회논문지
    • /
    • 제21권2호
    • /
    • pp.252-258
    • /
    • 2017
  • 본 논문에서는 변형된 밸런과 두 개의 도파기를 이용하여 이중 다이폴 준-야기 안테나(double-dipole quasi-Yagi antenna; DDQYA)의 대역폭과 이득을 향상시키는 방법에 관하여 연구하였다. 제안된 DDQYA 안테나는 두 개의 서로 다른 길이의 스트립 다이폴 안테나, 접지 반사기, 두 개의 도파기로 구성된다. 대역폭을 늘리기 위해 변형된 밸런을 사용하였고, 중간 및 고주파수 대역에서 이득을 높이기 위해 두 개의 도파기를 추가하였다. 첫 번째 도파기의 길이와 폭에 따른 안테나의 특성 변화를 분석하여 1.60-2.90 GHz 대역에서 7 dBi이상의 이득을 얻기 위한 최종 설계 변수를 얻었다. 최종 설계된 DDQYA 안테나를 FR4 기판 상에 제작하고 특성을 실험한 결과 전압 정재파비(voltage standing wave ratio; VSWR)가 2 이하인 대역은 1.57-3.00 GHz이고, 1.60-2.90 GHz 대역에서 이득이 7.1-7.8 dBi로 7 dBi 이상을 유지하는 것을 확인하였다.

원통형 자성체를 이용한 고이득 및 광대역 안테나 설계 (High gain and broad bandwidth antenna design using cylindrical magneto material)

  • 이지철;민경식
    • 한국항해항만학회지
    • /
    • 제34권1호
    • /
    • pp.21-26
    • /
    • 2010
  • 본 논문은 패치 안테나의 급전선 주위에 원통형 자성체을 이용하여 안테나의 고이득 및 광대역 안테나 설계법에 대해서 기술한다. 안테나의 고이득 설계를 위해서 급전선 주위에 생기는 자기장과 원통형 자성체 주위에 생기는 자기장을 결합시켜 급전선에 강한 전류를 유도시키는 방법을 사용하였고, 안테나의 광대역 설계를 위해서 shorting 스티브를 추가한 PIFA의 원리를 적용하여 설계하였다. 단일 원통형 자성체의 경우, 참고 안테나와 비교하여 3.96 dB 이득이 증가하였으나 대역폭 특성은 개선되지 않았다. 이중 원통형 자성체의 경우, 참고 안테나와 비교하여 이득은 약 10 dB 개선되었으며, -10 dB 이하 대역폭은 700 MHz(50 MHz~750 MHz)로써 광대역 특성을 가지는 안테나를 설계하였다.

종축 비행성 요구도 및 안정성 여유 만족을 위한 비행제어법칙 최적화 및 평가 (Optimization and Evaluation of Flight Control Laws to Satisfy Longitudinal Handling Quality and Stability Margin Requirements)

  • 김성현;고득원;이태현;김동환;김병수
    • 항공우주시스템공학회지
    • /
    • 제15권5호
    • /
    • pp.8-15
    • /
    • 2021
  • 본 논문은 고기동 제트항공기의 종축 비행성 요구도를 만족하기 위해 최적화 기법을 이용한 설계 방법에 관해 기술한다. 대상 항공기는 모델 역변환 기법이 적용되었으며, 제어이득 최적화로 종축 단주기 비행성 요구도를 만족하지만, 안정성 여유 항목이 고려되지 않았다. 안정성 여유를 만족하지 못하는 경우 개선을 위해 시행 착오법 등을 통한 이득의 직접 재조정이 필요하며, 이를 개선하기 위해 추가적인 보상기와 최적화 구속조건을 추가한 제어이득 최적화 방안을 제시하였다. 또한, 최적화 결과에 대한 비행성 만족도를 재평가하였으며, 최적화 구속조건으로 설정된 비행성 요구도가 반영하지 못하는 시간 반응의 수렴성과 정상상태 오차에 대한 추가적인 제어법칙 평가 기준 설정 및 그 결과에 관해 기술한다.

휴대 단말기용 연장 루프안테나 (Extended Loop Antenna for the Mobile Handset)

  • 손태호;류황
    • 한국ITS학회 논문지
    • /
    • 제12권2호
    • /
    • pp.30-37
    • /
    • 2013
  • 본 논문에서는 지난 호 브랜치 루프안테나 BLA(Branch Loop Antenna)에 이어 휴대 단말기용 연장 루프안테나를 설계한다. 사각형 루프에 연장 루프를 추가한 ELA(Extended Loop Antenna)를 소개하고, 휴대 단말기에 적용될 수 있음을 보인다. 연장 루프 소자를 사각형 루프안테나 상단 및 좌우양단에 추가하고, 길이를 조절하여 낮은 공진 주파수를 얻는다. 연장 루프에 의한 다중 공진을 얻고, 접속위치와 길이로부터 원하는 대역을 얻는다. 설계한 ELA를 구현한 후 측정으로부터, CDMA/GSM의 낮은 주파수 대역에서 평균이득 -3.0~-1.46dBi 및 50.15~71.41% 효율의 양호한 특성을 얻었고, DCS/USPCS/WCDMA의 높은 주파수 대역에서는 평균이득 -8.28~-1.7dBi 및 14.87~67.68% 효율을 얻었다.

보조 도선과 Annular Gap을 추가한 PCS 대역 마이크로스트립 패치 안테나 설계 (The Design of a PCS Band Microstrip Patch Antenna with Auxiliary Wire and Annular Gap)

  • 최경식;윤종섭;류미라;이원희;허정
    • 한국전자파학회논문지
    • /
    • 제12권3호
    • /
    • pp.329-338
    • /
    • 2001
  • 본 논문에서는 마이크로스트립 패치안테나의 단점인 협대역을 개선하기위해 안테나를 설계, 분석하였다. Probe 급전 방식의 안테나에서 reactance 성분을 줄이기 위해 capacitive gap을 추가하였다. 단일 패치와 보조도선을 사용하여 이중공진모드를 형성하였다. 이로 인해 대역폭이 증가되었고, 이득도 향상되었다. 이를 실험적으로 검증하기위해 PCS 주파수 대역의 안테나를 설계, 제작하였다. 제작된 PCS 주파수 대역 안테나의 측정 결과 는 VSWR,1.5에서 대역폭이 190 MHz이고, 이득은 8.6dB이다.

  • PDF

캐패시터 크로스 커플링 방법을 이용한 5.2 GHz 대역에서의 저전력 저잡음 증폭기 설계 (Design of a Low Power Capacitor Cross-Coupled Common-Gate Low Noise Amplifier)

  • 심재민;정지채
    • 한국전자파학회논문지
    • /
    • 제23권3호
    • /
    • pp.361-366
    • /
    • 2012
  • 본 논문에서는 TSMC 0.18 ${\mu}m$ CMOS 공정을 사용하여 저전력, 5.2 GHz 대역 저잡음 증폭기를 설계하였다. 제안된 회로는 5.2 GHz 대역 저잡음 증폭기 설계를 위해, 공통 게이트 구조를 이용하여 입력 정합을 하였다. 입력 정합단에 캐패시터 크로스 커플링 방법을 사용하여 적은 양의 전류를 흘려 적당한 이득을 얻었다. 추가적인 전력 소비 없이 부족한 이득을 증가시키기 위하여 전류 재사용 방법을 이용하여 공통 게이트 증폭단 위에 공통 소스 구조를 추가하였다. 전류 재사용단의 인덕터의 크기를 줄이기 위하여 캐패시터를 병렬로 연결함으로써 실효 인덕턴스 값을 증가시켜 인덕터의 크기를 줄였다. 제안된 회로는 5.2 GHz 대역에서 17.4 dB의 이득과 2.7 dB의 잡음 지수 특성을 갖는다. 저잡음 증폭기는 1.8 V의 공급 전압에 대해 5.2 mW의 전력을 소비한다.

중계기 시스템에서 비트 오류율 성능 향상을 위한 중계기 선택 및 전송 모드 결정 방법 (A Relay and Transmission Mode Selection Scheme to Enhance the Bit Error Rate Performance in Relay Systems)

  • 서종필;이명훈;이윤주;권동승;정재학
    • 한국통신학회논문지
    • /
    • 제36권12A호
    • /
    • pp.941-949
    • /
    • 2011
  • 선택적 협력 공간 다중화 기술은 단일 안테나를 갖는 소스 노드, 다수의 중계기와 다중 안테나를 갖는 도착 노드가 있는 환경에서 공간 다중화 이득과 추가적인 선택적 다이버시티를 동시에 얻을 수 있다. 그러나 이 방법은 특정 중계기에서 전달된 심볼이 경로 손실에 의해 손실될 수 있는 단점이 있다. 본 논문에서는 이러한 단점을 보완하고 비트 오류율 성능을 향상시키기 위해 전체 중계기 중에서 고정된 수의 중계기를 선택하는 대신 주어진 데이터 전송률 이상의 채널 용량을 갖는 중계기를 기회적으로 선택하고 협력 단계에서 신호를 전달할 때 선택된 중계기와 수신단 사이의 채널을 고려하여 공간 다중화 전송 모드와 공간 다이버시티 전송 모드 중 하나를 결정하는 방법을 제안한다. 제안된 방법은 기존의 방법에 비해 추가적인 공간 다이버시티 이득을 얻음으로써 낮은 SNR 영역에서 약 1.5~2dB의 이득을 얻을 수 있다.

넓은 영전압 스위칭 범위와 작은 DC 오프셋 전류를 가지는 비대칭 하프-브릿지 컨버터 (Wide-Range ZVS Asymmetric Half-Bridge Converter with Small DC Offset Current)

  • 박무현;연철오;최재원;문건우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2016년도 전력전자학술대회 논문집
    • /
    • pp.137-138
    • /
    • 2016
  • 본 논문에서는 넓은 영전압 스위칭 범위와 작은 DC 오프셋 전류를 가지는 비대칭 하프-브릿지 컨버터를 제안한다. 기존의 비대칭 하프-브릿지 컨버터는 설계 시 홀드업 시간 만족을 위하여 정상 상태에서 극심한 비대칭 동작을 하게 된다. 이는 변압기의 큰 DC 오프셋 전류, 비대칭 전류 스트레스 등의 문제를 야기하며 이로 인하여 전반적인 변환 효율이 감소하게 된다. 이러한 문제점들을 해결하기 위하여, 제안하는 컨버터는 정상 상태에서 비대칭 동작을 최소화하고 낮은 입력전압에서 추가 스위치를 동작시킴으로써 커뮤테이션 구간을 줄여 전압이득을 높인다. 또한 추가 인덕턴스를 사용하여 영전압 스위칭 에너지를 키우고 추가 스위치의 내부 바디 다이오드를 이용하여 2차측 정류단의 전압 스트레스를 줄인다. 이를 통하여 높은 효율을 가지면서 작은 DC 오프셋 전류를 가지는 비대칭 하프-브릿지 컨버터를 제안하였으며, 500W의 프로토타입 컨버터를 제작하고 실험을 통해 이를 검증하였다.

  • PDF

능동형 스너버를 사용한 고효율 비대칭 하프-브리지 컨버터 (Asymmetrical Half-Bridge Converter Using Active Snubber for High Efficiency)

  • 최승현;한정규;정연호;문건우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 전력전자학술대회
    • /
    • pp.21-23
    • /
    • 2018
  • 본 논문에서는 능동형 스너버를 사용한 비대칭 하프-브리지 컨버터를 제안한다. 비대칭 하프-브리지 컨버터는 홀드-업 시간을 고려하여 넓은 입력전압 범위에서 설계되면, 노미널 동작 시 작은 시비율로 동작하여 변압기에 큰 오프셋 전류가 발생한다. 또한 변압기가 작은 턴 비로 설계되어 1차측 전류 스트레스와 2차측 정류기의 전압 스트레스가 커지는 문제점이 있다. 이러한 문제점들을 해결하기 위해, 제안하는 컨버터에서는 추가 스위치를 사용해 추가적인 전압이득을 얻음으로써, 홀드-업동작 시 낮아지는 입력 전압을 보상한다. 때문에 제안하는 컨버터는 홀드-업 상태를 고려하지 않고 설계될 수 있어, 노미널 시에 큰 시비율로 동작한다. 게다가 추가 스위치는 능동형 스너버로 사용되어 2차측 정류기 다이오드의 전압 링잉을 제거하여 전압 스트레스를 저감시킨다. 이와 같은 특징으로 인하여 제안하는 컨버터는 전 부하 영역에서 높은 효율을 갖는다. 제안하는 컨버터의 효용성을 검증하기 위해 320-410V 입력전압과 19.5V/200W 출력에서 실험이 진행되었다.

  • PDF

CELP Type Vocoder에서 RTP 확장 헤더 데이터를 이용한 연속적인 프레임 손실에 대한 PLC 성능개선 (The Performance Improvement of PLC by Using RTP Extension Header Data for Consecutive Frame Loss Condition in CELP Type Vocoder)

  • 홍성훈;배명진
    • 한국음향학회지
    • /
    • 제29권1호
    • /
    • pp.48-55
    • /
    • 2010
  • 패킷네트워크에서 사용하는 음성부호화기는 자체적으로 PLC (Packet Loss Concealment) 알고리즘을 사용하고 있지만 서비스에 적합할 만큼 좋지 않다. 더욱이 연속적인 패킷 손실에 대해서는 많이 취약하다. PLC 알고리즘은 크게 송신단 기반의 알고리즘과 수신단 기반의 알고리즘으로 나뉜다. 송신단 기반의 알고리즘은 추가정보를 전송하기 때문에 음질개선에 큰 성능을 갖는 반면 데이터 전송율이 높아지고 추가 지연이 발생하며 상호간의 호환이 불가능하다. 수신단 기반의 알고리즘은 수신된 데이터에 기반하기 때문에 추가지연이나 정보가 필요 없으나 음질개선에 한계가 있다. 본 논문에서는 RTP 헤더 정보 중 사용하지 않는 확장 헤더 데이터 (Extension Header Data: 32 bit)부분에 PLC를 위한 추가정보를 전송하는 방법을 제안한다. 이렇게 함으로써 송신단 기반의 알고리즘이 갖는 호환성 문제를 해결하고 음질 개선 성능을 향상 시킬 수 있다. 추가적으로 발생하는 지연 (delay)는 이미 수신단에서 네트워크상의 지연을 조정하기 위해 지터 버퍼 (jitter buffer)를 갖고 있기 때문에 제안하는 알고리즘으로 인해 발생하는 추가 지연은 없다. G.729 PLC를 위한 추가 정보는 LP 파라미터 합성용 MA필터 인덱스, 여기신호, 여기신호 이득 및 잔여신호 이득 파라미터로 프레임당 16 bit를 할당한다. 이는 RTP payload 전송 시 음성 데이터를 두 프레임인 20 ms 단위로 전송하기 때문이다. 성능 평가 결과 기존 대비 13.5%의 성능 향상을 보였다.