DOI QR코드

DOI QR Code

Design of a Low Power Capacitor Cross-Coupled Common-Gate Low Noise Amplifier

캐패시터 크로스 커플링 방법을 이용한 5.2 GHz 대역에서의 저전력 저잡음 증폭기 설계

  • Shim, Jae-Min (Department of Computer and Radio Communication Engineering, Korea University) ;
  • Jeong, Ji-Chai (Department of Brain and Cognitive Engineering, Korea University)
  • 심재민 (고려대학교 컴퓨터.전파통신공학과) ;
  • 정지채 (고려대학교 뇌공학과)
  • Received : 2011.11.25
  • Accepted : 2012.02.02
  • Published : 2012.03.31

Abstract

This paper proposes a low power capacitor cross-coupled 5.2 GHz band low noise amplifier(LNA) using the current-reused topology with the TSMC 0.18 ${\mu}m$ CMOS process. The proposed 5.2 GHz band LNA uses a capacitor cross-coupled $g_m$-boosting method for reducing current flow of circuit and a current-reused topology to decrease total power dissipation. The parallel LC networks are used to reduce size of spiral inductors. The simulation results show high gain of 17.4 dB and noise figure(NF) of 2.7 dB for 5.2 GHz.

본 논문에서는 TSMC 0.18 ${\mu}m$ CMOS 공정을 사용하여 저전력, 5.2 GHz 대역 저잡음 증폭기를 설계하였다. 제안된 회로는 5.2 GHz 대역 저잡음 증폭기 설계를 위해, 공통 게이트 구조를 이용하여 입력 정합을 하였다. 입력 정합단에 캐패시터 크로스 커플링 방법을 사용하여 적은 양의 전류를 흘려 적당한 이득을 얻었다. 추가적인 전력 소비 없이 부족한 이득을 증가시키기 위하여 전류 재사용 방법을 이용하여 공통 게이트 증폭단 위에 공통 소스 구조를 추가하였다. 전류 재사용단의 인덕터의 크기를 줄이기 위하여 캐패시터를 병렬로 연결함으로써 실효 인덕턴스 값을 증가시켜 인덕터의 크기를 줄였다. 제안된 회로는 5.2 GHz 대역에서 17.4 dB의 이득과 2.7 dB의 잡음 지수 특성을 갖는다. 저잡음 증폭기는 1.8 V의 공급 전압에 대해 5.2 mW의 전력을 소비한다.

Keywords

References

  1. W. Zhuo, X. Li, S. Shekhar, S. H. K. Embabi, J. Pineda de Gyvez, D. J. Allstot, and E. Sanchez-Sinencio, "A capacitor cross-coupled common-gate lownoise amplifier", IEEE Transactions on Circuits and Systems-II: Express Briefs, vol. 52, no. 12, pp. 875- 879, Dec. 2005. https://doi.org/10.1109/TCSII.2005.853966
  2. Nam-Jin Oh, "A low-power 3.1e10.6 GHz ultrawideband CMOS low-noise amplifier with commongate input stage", Current Applied Physics, vol. 11, no. 1, pp. 87-92, Jan. 2011. https://doi.org/10.1016/j.cap.2010.06.024
  3. Che-Hong Liao, Huey-Ru Chuang, "A 5.7-GHz 0.18- ${\mu}m$ CMOS gain-controlled differential LNA with current reuse for WLAN receiver", IEEE Microwave and Wireless Components Letters, vol. 13, no. 12, pp. 526-528, Dec. 2003. https://doi.org/10.1109/LMWC.2003.819379
  4. S. Toofan, A. R. Rahmati, A. Abrishamifar, and G. Roientan Lahiji, "Low power and high gain current reuse LNA with modified input matching and inter- stage inductors", Microelectronics Journal, vol. 39, no. 12, pp. 1534-1537, Dec. 2008. https://doi.org/10.1016/j.mejo.2008.07.073
  5. D. J. Allstot, X. Li, and S. Shekhar, "Design considerations for CMOS low-noise amplifiers", IEEE Radio Frequency Integrated Circuits Symp., pp. 97- 100, Jun. 2004.