• Title/Summary/Keyword: 차동출력

Search Result 116, Processing Time 0.03 seconds

Performance Improvement of MSK and GMSK by Differential Demodulation (차동복조에 의한 MSK 및 GMSK의 성능개선)

  • 정우철;한영열
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.18 no.4
    • /
    • pp.591-601
    • /
    • 1993
  • In this paper, the relationship between k consecutive outputs of the conventional differential detector and output of differential detector with k-bit delayer MSK and GMSK signal, using a k-bit delay circuit, is the product of k successive output of the conventional differential detector. This relationships are used to generalize the structure of receiver which was proposed by Makrakis using 2-bit delay line. The error rate performance of the proposed method is carried out by computer simulation and significant performance improvement is achieved for differential MSK and GMSK system.

  • PDF

Feed-Foward Differential Power Processing Converter for Photovoltaic Systems using Multi-Output Flyback Converter Change Balancer (다출력 전압 밸런싱 회로를 적용한 태양광 발전용 피드포워드 차동전력조절기)

  • Jeon, Young-Tae;Kim, Kyoung-TaK;Park, Joung-Hu
    • Proceedings of the KIPE Conference
    • /
    • 2015.11a
    • /
    • pp.46-47
    • /
    • 2015
  • 본 논문은 태양광 발전 시스템의 차동 전력 조절 방식 중 Feed-Foward 방식을 적용한 다중 출력 플라이백 컨버터를 이용하여 DC_Link 다중 출력 전압을 균등화 하는 회로에 대한 내용이다. DC_Link가 여러 단으로 되어 있을 경우, 전압을 일정하게 맞추어 줄 필요가 있는데, 이를 차동 전력 조절기(Differential Power Processing converter)를 통해서 DC_Link 출력 전압을 균등화 할 수 있다. 스트링 컨버터인 부스트 컨버터의 스트링 전류를 제어 하여 부스트 컨버터의 전력과 DPP역할을 하는 다중 출력 플라이백 컨버터로 전달되는 전력을 조정가능하다. 이를 통하여 전압 균등화가 이루어지게 할 수 있고, 각 DPP 컨버터는 PV 전압 제어를 하여 MPPT 동작을 하게 된다. PSIM 시뮬레이션과 150W급 하드웨어 프로토타입을 제작해 실험을 통하여 검증 하였다.

  • PDF

A CMOS LC VCO with Differential Second Harmonic Output (차동 이차 고조파 출력을 갖는 CMOS LC 전압조정발진기)

  • Kim, Hyun;Shin, Hyun-Chol
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.44 no.6 s.360
    • /
    • pp.60-68
    • /
    • 2007
  • A technique is presented to extract differential second harmonic output from common source nodes of a cross-coupled P-& N-FET oscillator. Provided the impedances at the common source nodes are optimized and the fundamental swing at the VCO core stays in a proper mode, it is found that the amplitude and phase errors can be kept within $0{\sim}1.6dB$ and $+2.2^{\circ}{\sim}-5.6^{\circ}$, respectively, over all process/temperature/voltage corners. Moreover, an impedance-tuning circuit is proposed to compensate any unexpectedly high errors on the differential signal output. A Prototype 5-GHz VCO with a 2.5-Hz LC resonator is implemented in $0.18-{\mu}m$ CMOS. The error signal between the differential outputs has been measured to be as low as -70 dBm with the aid of the tuning circuit. It implies the push-push outputs are satisfactorily differential with the amplitude and phase errors well less than 0.34 dB and $1^{\circ}$, respectively.

Design of Single-Inductor Dual-Output Boost-Boost DC-DC Converter with Dual Feedback Loop Based on Relative Sawtooth Generator (Dead-time을 갖는 톱니파 발생기를 이용한 이중 피드백 루프 기반 단일 인덕터 이중 출력 승압형 변압기 설계)

  • Yun, Dam;Kim, Dong-Young;Lee, Kang-Yoon
    • Journal of IKEEE
    • /
    • v.18 no.2
    • /
    • pp.220-227
    • /
    • 2014
  • This paper presents a control method of Single-Inductor Dual-Output DC-DC Converter using Common mode feedback and differential feedback loops. To generate duty used for differential mode feedback loop, this paper propose relative sawtooth circuit using current divider circuit which makes ramp signal with variable dead-time. Two outputs of the Single-Inductor Dual-Output DC-DC Converter are specified for 2.8 V and 4.2 V with input voltage 2.5 V. The maximum conversion efficiency of designed SIDO DC-DC Converter is 95% at total output power of 539mW. Cross regulations of Boost1 and Boost2 are 3.57% and 4% each, when increasing twice times output current.

Small signal Model Analysis of multi-output switched-capacitor boost converter with buck differential power processor circuit (벅 차동전력조절 회로가 적용 된 다출력 스위치드-커패시터 부스트 컨버터의 소신호 모델 분석)

  • Lee, Chun-Gu;Park, Jung-Hyun;Park, Joung-Hu
    • Proceedings of the KIPE Conference
    • /
    • 2017.07a
    • /
    • pp.172-173
    • /
    • 2017
  • 본 논문은 벅 차동전력조절 회로가 적용 된 다출력 스위치드-커패시터 부스트 컨버터의 소신호 모델 분석에 대한 논문이다. 제안하는 회로는 각 태양광 모듈의 최대전력점을 추정하기 위해서 제어된다. 제안하는 회로는 상태 공간 평균화 기법과 시그널 플로우 그래프를 통해서 해석하였으며 PSIM과 MATLAB을 통해서 증명하였다.

  • PDF

결정궤환 복조에 근거한 차동 DPSK 시스템용 선형 등화기

  • 장동운;이용훈
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 1996.06a
    • /
    • pp.23-26
    • /
    • 1996
  • 본 논문에서는 선형궤환 등화방식과 결정궤환 복조방식을 결합하여 차동 PSK 신호검출에 필요한 등화기 구조를 제안한다. 이 등화기의 출력을 등화기의 궤환부로 입력하기 앞서, 결정궤환 복조방식에 근거하여 적절히 변형함으로써 제안된 구조는 마치 결정궤한 등화기처럼 동작한다. 모의 실험 결과는 실제로 제안된 등화기가 기존의 차동검파 방식의 등화기 보다 월등한 성능을 나타내고, 동기검파를 위한 결정궤환 등화기에 근접한 성능을 가짐을 보여준다.

  • PDF

Design of a Two-stage Differential cascode Power Amplifier with a Temperature Compensation function of High PAE with 2.4 GHz (2.4GHz 대역폭을 갖는 온도 보상 기능 탑재 고전력부가효율의 2 단 차동 캐스코드 전력증폭기 설계 )

  • Joon Hyung Park;Jisung Jang;Howon Kim;Kang-Yoon Lee
    • Transactions on Semiconductor Engineering
    • /
    • v.2 no.3
    • /
    • pp.6-12
    • /
    • 2024
  • This paper presents a study on a 2.4GHz differential cascode power amplifier(PA) fabricated using a 130nm CMOS process. This PA is designed for wireless power transmission applications and consists of two differential stages with custom-designed balun transformers for single-ended output. Balun transformers are utilized not only for the output stage but also for power match-ing between each stage. Additionally, a bias circuit with temperature compensation capability is added to maintain stable bias voltage in the 2.4GHz frequency band. As a result, it achieves an output power of 21.75 dBm with a power-added efficiency(PAE) of 40.9% at TT/40℃.

Reduction of multiple-access interference in coherent optical CDMA systems based on all-optical differential detection (전 광학적인 차동 검출 방법을 이용한 코히런트 시간 광 CDMA 시스템에서의 다중접근 간섭 제거)

  • 김선종;김태영;박철수;박창수
    • Korean Journal of Optics and Photonics
    • /
    • v.15 no.3
    • /
    • pp.229-233
    • /
    • 2004
  • We propose a novel scheme to suppress the multiple-access interference(MAI) in coherent optical CDMA systems. This is based on a differential detection using the dual-control NOLM. For an experimental demonstration, two encoded channels we constructed and decoded. These decoded signals are sent to the dual-control NOLM and a high autocorrelation peak with suppressed MAI at the output of the NOLM is observed. Signal-to-interference ratio is improved by 7 ㏈.

Feedback Differential Power Processing System using Boost-forward converter for Voltage balancing (전압 밸런싱을 위한 부스트-포워드 컨버터를 이용한 피드백 방식 차동전력조절 시스템)

  • Kim, Kyoung-Tak;Park, Joung-Hu
    • Proceedings of the KIPE Conference
    • /
    • 2016.07a
    • /
    • pp.205-206
    • /
    • 2016
  • 본 논문에서는 전압 밸런싱을 위한 부스트-포워드 컨버터를 이용한 피드백 방식 차동전력조절(DPP, Differential Power Processing) 시스템을 제안한다. 이 시스템은 서로 직렬 연결된 태양광패널을 입력으로 연결된 상태에서 DPP 컨버터가 각 태양광패널에 병렬로 연결된다. 또한 DPP 컨버터의 출력도 직렬로 연결되고 전체는 부스트 컨버터에 의해 통합되어 최종적으로 인버터를 통해 계통 및 기타 시스템에 연결된다. 이러한 구조의 DPP 시스템은 태양광패널 중의 한 부분에 그늘짐 현상이 발생할 경우 DPP 컨버터의 출력에 영향을 미치게 되어 전압불균형이 발생한다. 이는 전체 시스템의 효율과 인버터와 같은 계통과 연결 시 정상작동 여부에 큰 영향을 미칠 수 있기 때문에 DPP 컨버터 출력부의 전압 밸런싱을 수행하는 회로가 필요하다. 제안하는 회로는 이러한 DPP 시스템에서 적용할 수 있는 부스트-포워드 컨버터를 이용한 전압 밸런싱 회로이다. 이를 검증하기 위하여 컴퓨터 시뮬레이션을 이용하였다.

  • PDF

A Design of Fully-Differential Bipolar Current Subtracter and its Application to Current-Controlled Current Amplifier (완전-차동형 바이폴라 전류 감산기와 이를 이용한 전류-제어 전류 증폭기의 설계)

  • Cha, Hyeong-U
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.38 no.11
    • /
    • pp.836-845
    • /
    • 2001
  • A Novel fully-differential bipolar current subtracter(FCS) and its application to current controlled current amplifier(CCCA) for high-accuracy current-mode signal processing were designed. To obtain full-differential current output, the FCS was symmetrically composed of two current follower with low current-input impedance. The CCCA to control output current by the bias current was consisted of the subtracter and a current gain amplifier(CGA) with single-ended current output.. The simulation result shows that the FCS has current-input impedance of 5 Ω and a good linearity. The CCCA has 3-dB cutoff frequency of 20 MHz for the range over bias current 100 $\mu$A to 20 mA. The power dissipation of the FCS and CCCA are 1.8 mW and 3 mW, respectively.

  • PDF