• 제목/요약/키워드: 지연 소자

검색결과 244건 처리시간 0.021초

PCM/FM 전송에서 가변 컷오프 특성을 갖는 선형위상 필터 블록의 펄스 성형에 관한 연구 (A Study on Pulse Shaping of Linear Phase filter block with Variable Cutoff Frequency in PCM/FM transmission)

  • 이상래;나성웅
    • 한국통신학회논문지
    • /
    • 제31권1C호
    • /
    • pp.65-73
    • /
    • 2006
  • 본 연구의 목적은 PCM/FM 전송시스템에서 RF 대역제한을 위해 사용되는 가변 컷오프 및 선형위상 특성을 갖는 pre-modulation 필터의 설계 및 주파수 응답을 분석하는데 있다. 이러한 필터를 구현하기 위해서 디지털 FIR 필터, DAC 및 가변 2차 LPF의 필터 블록을 구성하였으며 각 스테이지별 진폭 주파수 응답 분석을 통해서 아날로그 7차 베셀 필터의 요구조건에 만족하도록 필터블록의 감쇄특성을 효과적으로 할당하여 설계하였다. 또한 필터블록의 선형위상 특성을 살펴보았으며 가변 2차 LPF에 대해서는 실제 구현할 소자를 적용하여 시뮬레이션을 수행하여 고정 대역폭의 2차 베셀 필터의 그룹지연과 비교하여 통과 주파수 대역에서 선형성 조건에 합당한지 분석하였다.

특별 셀 영역을 이용한 OAM 기능의 성능 향상 및 ASIC 설계 (Performance Improvement and ASIC Design of OAM Function Using Special Cell Field)

  • 박형근;김환용
    • 전자공학회논문지C
    • /
    • 제36C권2호
    • /
    • pp.26-36
    • /
    • 1999
  • 본 논문에서는 ATM을 기반으로 구축된 망에서 다양한 서비서 품질(QoS : quality of service)을 가진 데이터를 셀 손실이나 셀 지연의 관점에서 적절한 처리를 수행함으로써 망 자원을 최대한 활용하고 보다 신뢰성 있는 서비스를 제공하기 위하여 OAM 성능관리 기능의 개선 방안을 제안하였다. 또한, 수시로 변화하는 망의 성능정보를 주기적으로 검출함으로써 융통성과 정밀한 제어가 요구되는 망사이의 연관제어 및 운용, 관리기술을 향상시킬 수 있도록 OAM 셀에 특별 셀 영역을 정의하였다. 제안된 OAM 기능과 셀의 입 . 출력 기능, 메모리나 CPU 같은 주변 소자와의 인터페이스 기능 등을 ASIC으로 설계하였다. 설계된 Chip은 Cadence의 Verilog-XL 시뮬레이터를 이용하여 Back-end 시뮬레이션을 수행한 결과 $2{\mu}s$내에 정확한 제어를 수행하였다.

  • PDF

순차바이어스를 이용한 반도체 레이더용 SSPA 설계 (A Design for Solid-State Radar SSPA with Sequential Bias Circuits)

  • 구융서
    • 한국정보통신학회논문지
    • /
    • 제17권11호
    • /
    • pp.2479-2485
    • /
    • 2013
  • 본 논문에서는 순차 바이어스를 이용한 반도체 레이더용 SSPA를 설계 하였다. 전력증폭기의 상승/하강 바이어스 지연에 의해 발생되는 신호의 왜곡을 제거하기 위하여 가변확장 펄스 생성기를 적용하였다. 최적화된 임피던스 매칭회로는 GaN-전력 소자의 높은 효율을 갖기 위하여 로드-풀 방식을 통한 마이크로파 특성 측정으로 설계되었다. 설계된 SSPA는 X밴드 반도체 레이더에 적용하기 위하여 전치 증폭기, 구동 증폭기 그리고 주 증폭기의 3개의 단으로 구성되었다. 그 결과로 200W 출력 펄스 최대 53.67dBm을 가지고 평균 52.85dBm의 SSPA를 만들 수 있었다. 본 논문에 제시된 반도체 펄스 압축 레이더 트랜시버 모듈의 최적화 설계는 추가적인 디지털 레이더에 대한 연구를 통해 소형화와 동작향상이 가능하다.

광량 변화에 따른 저전력 작은 면적을 가지는 포토플래시 용 펄스폭 변조기 (A Low-Power and Small-Area Pulse Width Modulator y Light Intensity for Photoflash)

  • 이우관;김수원
    • 대한전자공학회논문지SD
    • /
    • 제45권7호
    • /
    • pp.17-22
    • /
    • 2008
  • 본 논문에서는 광량 변화에 따른 저전력 작은 면적을 가지는 포토플래시 용 펄스폭 변조기를 제안한다. 광량 제어 회로는 정전용량, 포토다이오드, 그리고 비교기로 꾸밀 수 있다. 제안된 펄스폭 변조기는 대기 전력 소모를 줄이기 위해서 비교기를 제외한 모든 부분을 디지털회로로 설계하였다. 그리고 IGBT 드라이버는 지연 소자를 사용하여 단락 방지 회로를 추가하였다. 제안된 펄스폭 변조기는 $0.5V{\sim}2.5V$의 변조 신호 전압의 범위와 300Hz 동작 속도에서 $0.14ms{\sim}1.65ms$의 펄스폭 변조 범위를 가진다. 제안된 펄스폭 변조기는 $0.35{\mu}m$ CMOS 공정으로 제작되었으며, $0.85mm{\times}0.56mm$의 면적을 가진다. 제안된 회로는 300Hz 그리고 3.0V에서 3.0mW의 전력을 소모한다.

비대칭 수직 방향성 결합기 스위치 (A Novel Asymmetric Vertical Directional Coupler Switch)

  • 조성찬;정병민;김부균;최지연;황형용
    • 대한전자공학회논문지SD
    • /
    • 제39권5호
    • /
    • pp.31-40
    • /
    • 2002
  • 스위칭 동작 유도 영역, 소멸비 조절 영역과 소멸비 향상 영역으로 구성된 수직 방향성 결합기 스위치를 제안하였다. 스위칭 동작 유도 영역에서는 코어 한 개의 굴절율 값을 변화시키어 크로스 상태 (cross state)와 바 상태 (bar state)의 스위칭 동작을 유도하였으며, 소멸비 향상 영역에서의 코어 굴절율의 비대칭을 조절하여 소자의 끝단에서 30㏈ 이상의 소멸비를 가지는 크로스 상태와 바 상태를 얻을 수 있었다. 두 코어의 굴절율 값이 같은 대칭형 결합기의 소멸비 조절 영역를 진행하면서 스위칭 동작 유도 영역의 끝단에서 다른 크로스 상태와 바 상태의 소멸비는 소멸비 조절 영역의 끝단에서 같은 값이되어 소멸비 향상 영역에서 최대 소멸비를 가지기 위한 코어 굴절율의 비대칭 값과 소멸비 향상 영역의 길이가 같게된다. 또한 여러 코어 굴절율 값과 안쪽 클래딩의 두께에 따른 크로스 상태와 바 상태의 소멸비 계산 결과의 분석을 통하여 30 ㏈ 이상의 높은 소멸비를 보이며 큰 제작 공차를 얻기 위한 비대칭 수직 방향성 결합 스위치의 설계 지침을 제시하였다.

전자적 스캔에 의한 미소결함길이 평가기법 (A Small Crack Length Evaluation Technique by Electronic Scanning)

  • 조용상;김재훈
    • 비파괴검사학회지
    • /
    • 제29권1호
    • /
    • pp.15-20
    • /
    • 2009
  • 초음파에 의한 결함평가 방법은 결과가 검사자의 경험과 지식에 의존되고 검사자에 따라 평가결과가 달라진다. 위상배열 초음파는 탐촉자 소자에 초음파를 발생하는 시간지연을 부여함으로서 초음파 빔의 집속방향과 위치를 전자적으로 제어할 수 있는 특징이 있으며 탐촉자를 움직이지 않고 결함의 평가가 가능하다. 본 연구에서는 위상배열 초음파의 전자적 스캔 특성을 이용하여 미소결함에 대한 크기평가의 기법에 대한 고찰을 하였다. 일반적으로 탐촉자를 움직여서 결함길이를 평가하는 기존의 방법은 결함의 길이가 아주 미소할 경우는 탐촉자의 이동거리 역시 미소하여 크기를 평가하기가 곤란하다. 따라서 전자적 스캔의 특성을 이용하여 미소결함에 대해서도 결함길이를 정확하게 평가할 수 있는 방법 및 기법에 대하여 고찰하여 그 유효성을 입증하였다.

시스템 복잡도를 개선한 $GF(2^m)$ 상의 병렬 $AB^2+C$ 연산기 설계 (Low System Complexity Bit-Parallel Architecture for Computing $AB^2+C$ in a Class of Finite Fields $GF(2^m)$)

  • 변기령;김흥수
    • 전자공학회논문지SC
    • /
    • 제40권6호
    • /
    • pp.24-30
    • /
    • 2003
  • 본 논문에서는 m차 기약 AOP를 적용하여 시스템 복잡도를 개선한 GF(2/sup m/)상의 새로운 AB²+C 연산기법과 그 하드웨어 구현회로를 제안하였다. 제안된 회로는 병렬 입출력 구조를 가지며, CS, PP 및 MS를 모듈로 하여 구성되며 이들은 각각 AND와 XOR 게이트의 규칙적인 배열구조를 갖는다. 제안된 회로의 시스템 복잡도는 (m+1)²개의 2-입력 AND게이트와 (m+1)(m+2)개의 2-입력 XOR게이트의 회로복잡도와 연산에 소요되는 최대 지연시간은 T/sub A/sup +/(1+「log₂/sup m/」)T/sub x/ 이다. 제안된 연산기의 시스템 복잡도와 구성상의 특징을 타 연산기를 표로 비교하였고, 그 결과 상대적으로 우수함을 보였다. 또한, 단순하면서도 정규화된 소자 및 결선의 구조는 VLSI 구현에 적합하다.

연산복잡도 감소를 위한 새로운 8-병렬 MDC FFT 프로세서 (New Parallel MDC FFT Processor for Low Computation Complexity)

  • 김문기;선우명훈
    • 전자공학회논문지
    • /
    • 제52권3호
    • /
    • pp.75-81
    • /
    • 2015
  • 본 논문에서는 고속 데이터 전송을 위한 OFDM 시스템에 적용 가능한 고속 FFT 프로세서를 제안하였다. 8개의 병렬 경로를 가지는 MDC 파이프라인 고속 FFT 프로세서를 제안한다. 제안하는 구조는 연산과 하드웨어의 최적화를 위해 radix-$2^6$ 알고리즘에 기반하고 있다. 하드웨어 복잡도를 감소시키기 위해서 상수 곱셈기와 교환기 구조를 제안하고 새로운 스케즐링 기법을 적용하였다. 제안하는 FFT 프로세서는 새로운 구조를 적용해 지연 소자와 연산 사이클의 증가 없이 복소 곱셈기 및 연산복잡도를 감소시킬 수 있다. 또한 최적화한 twiddle factor $W_{64}$ 상수 곱셈기는 기존 복소 booth 곱셈기에 비해 65%만의 하드웨어 복잡도를 보였다. 설계한 FFT 프로세서는 Verilog HDL로 모델링하여 IBM 90nm 공정으로 합성하였으며 $0.27mm^2$의 면적과 388MHz의 주파수에서 2.7 GSample/s를 보이고 있다.

저면적 Mixed-radix MDC FFT 프로세서를 위한 효율적인 스케줄링 기법 (Efficient Scheduling Schemes for Low-Area Mixed-radix MDC FFT Processor)

  • 장정근;선우명훈
    • 전자공학회논문지
    • /
    • 제54권7호
    • /
    • pp.29-35
    • /
    • 2017
  • 본 논문에서는 고속 데이터 전송을 위해 orthogonal frequency division multiplexing (OFDM) 시스템에 적용 가능한 고속 fast Fourier transform (FFT) 프로세서를 제안하였다. 제안하는 FFT 프로제서는 높은 처리율을 만족하기 위해 mixed-radix 알고리즘과 8개의 병렬 경로를 가지는 multipath delay commutator (MDC) 파이프라인 구조를 채택하였다. 하드웨어 복잡도를 줄이기 위해서 새로운 스케줄링 기법들을 적용하여 twiddle factor 연산을 위한 read-only memories (ROM)의 크기를 줄이는 구조와 복소 상수 곱셈기의 수를 줄이는 구조를 제안한다. 제안하는 구조는 지연 소자와 연산 사이클의 증가 없이 하드웨어 복잡도를 줄일 수 있다. 또한, IEEE 802.11 ac/ad와 같은 고속 OFDM 시스템을 위해 64/128/256/512-포인트 FFT 연산이 가능하다. 제안하는 FFT 프로세서는 Verilog-HDL로 모델링하여 Samsung 65nm 공정 라이브러리로 합성하여 0.36mm2의 면적과 330MHz의 동작 주파수에서 2.64 GSample/s를 보이고 있다.

초음파 의료 영상에서 합성 Sinc 음장 집속방법의 실험적 고찰 (An Experimental Study of the Synthetic Sinc Wave in Ultrasonic Imaging)

  • 이광주;정목근
    • 대한의용생체공학회:의공학회지
    • /
    • 제23권3호
    • /
    • pp.243-251
    • /
    • 2002
  • 합성 싱크 음장은 선형지연을 가지는 펄스 평면파를 송신한다. 송신집속은 각각 다른 시간에 송신된 진행방향이 다른 평면파들에 대한 수신신호를 모두 저장하고 있다가 합성집속 방법을 이용한다 이러한 송신 집속 방법은 송신시 전체의 소자를 동시에 사용함으로 높은 SNR을 얻을수 있고. 양방향 동적집속이 가능하다. 본 논문에서는 합성싱크음장 집속방법을 구현하기위한 문제점을 고찰하고, 5MHz의 선형변환기를 이용한 초음파 영상진단기에서 펜텀과 인체의 영상에 대하여 합성싱크음장 집속방법을 실험으로 검증하였다 펜텀 영상의 경우 기존의 방법에 비하여 더 좋은 해상도로 더 깊이 영상화 할 수 있었다. 인체 영상의 경우 인체의 움직임과 위상수차(phase aberration) 등으로 인한 효과로 해상도는 떨어지지만. 기존의 집속방법에 대하여 5배 이상의 frame 율의 속도로 영상을 얻어도 기존의 방법과 비슷한 해상도를 얻을 수 있었다