• 제목/요약/키워드: 제어 회로 설계

검색결과 1,983건 처리시간 0.035초

역률보상 고효율 PWM 단상 정류기의 설계 (Design of Power Factor Correction High Efficiency PWM Single-Phase Rectifier)

  • 최성훈;김인동;노의철
    • 한국정보통신학회논문지
    • /
    • 제11권3호
    • /
    • pp.540-548
    • /
    • 2007
  • 본 논문에서는 기존의 역율 보상회로에 비해 성능이 좋은 역율 보상 고효율 PWM 단상 정류기를 제안하였다. 제안한 정류기의 설계를 용이하게 하기위한 설계 가이드라인을 상세히 제시하였으며, 제안한 정류기의 특성을 실험으로 증명하였다. 제안한 정류기는 주 전류가 흐르는 선로 구성에서 2개의 주스위치만 존재하므로 도통손을 상당히 감소 시켰으며, 또한 단일 ZVT 회로를 통해 스위칭 손실을 감소시켰다. 제안한 정류기는 부스트 컨버터형의 같은 IGBT 모듈을 사용하므로 주 회로 구성도 간단할 뿐만 아니라, 주 스위치와 보조스위치의 게이트 전원을 제어전원과 공유할 수 있어 단일 제어전원으로 전체 시스템을 제어하므로 시스템의 크기를 보다 콤팩트하게 할 수 있는 특성을 지니고 있다.

비디오 처리를 위한 고성능 메모리 제어기의 FPGA 설계 (FPGA Design of High-Performance Memory Controller for Video Processing)

  • 노혁래;서영호;최현준;김동욱
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2010년도 하계학술대회
    • /
    • pp.411-414
    • /
    • 2010
  • 본 논문은 비디오 처리를 위한 고성능의 메모리 제어기를 설계하였다. 메모리 제어기는 arbiter에 의해 제어되며 이것은 메모리 억세스를 요구하는 모듈들의 요구 신호를 받아 데이터를 전송하는 역할을 해주게 된다. 구현된 메모리 제어기는 버스를 사용하기 위한 승인을 받기 위해서 마스터와 신호를 주고 받는 MAU블록, grant 신호를 디코딩하고 컨트롤 신호의 상태를 정의한 arbiter 블록, SDRAM의 ac parameter를 저장하고 bank의 준비 여부, read/write 가능 여부, precharge와 refresh의 가능 여부를 확인하여 system과 read/write가 준비되었다는 신호를 출력, SDRAM의 실질적인 입력신호를 생성하는 memory accelerator 블록, 생성된 입력신호를 저장하고 마스터에서 직접 write data를 입력 받는 memory I/F 블록으로 구성된다. 이 메모리 제어기는 174.28MHz의 주파수로 동작하였다. 본 설계는 VHDL을 이용하여 설계되었고, ALTERA의 Quartus II를 이용하여 합성하였다. 또한 ModelSim을 이용하여 설계된 회로를 검증하였다. 구현된 하드웨어는 StatixIII EP3SE80F1152C2 칩을 사용하였다.

  • PDF

Capacitive Divider Power Supply(CDPS)를 이용한 대기전력 저감용 고효율 전원제어회로 (High Efficiency Power Controll Circuit for Standby Power Reduction Using Capacitive Divider Power Supply(CDPS))

  • 신승환;강성묵;박경진;장근수;김호성
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2011년도 제42회 하계학술대회
    • /
    • pp.1155-1157
    • /
    • 2011
  • 본 논문에서는 가전기기의 대기전력 저감을 위해 Capacitive Divider Power Supply(CDPS)로 전원을 공급받는 고효율 전원제어회로를 제안하였다. 이 제어회로는 220 V의 AC 전압을 높은 효율로 기기의 구동용 저전압 DC로 변환하기 위하여 기존의 변압기나 SMPS를 사용하는 대신 커패시터 분압기(Capacitive Divider)를 사용하여 전원을 공급하도록 제작되었으며, 대기 상태에서 교류전력선과 가전기기를 완전히 분리시킨 상태에서 적외선 수신기, MCU, 래치 타입 릴레이 등의 소자를 이용하여 기존 상용 리모컨으로도 전원제어가 가능하도록 설계되었다. 설계된 회로의 소비전력은 2.2 mW이며 본 논문에서 제안한 전원제어회로를 대기전력이 700 mW인 모니터에 적용하여 측정한 결과 대기전력이 7 mW로 낮아지는 것을 확인하였으며, 태양전지를 보조전원으로 추가 할 경우 태양전지에서 공급해주는 전력만큼 대기전력이 감소함을 확인하였다.

  • PDF

역률제어회로를 갖는 인버터 구동 에어컨 (Inverter Driven Air-Conditioner With Power Factor Correction Circuit)

  • 권경안;박병욱;김정태;정용채
    • 전력전자학회논문지
    • /
    • 제4권1호
    • /
    • pp.105-110
    • /
    • 1999
  • 이 논문은 역률제어회로를 갖는 인버터 구동 에어컨에 관해 설명한다. 정류기에 역률제어회로를 적용함에 의해서 전원선으로의 고조파 삽입을 줄일 수 있고, 효율을 향상시킬 수 있으며, 기존의 인버터와 비교해서 전체 시스템 가격을 낮출 수 있다. 또한, 역률제어회로의 출력전압을 안정화함에 의해서 시스템 성능을 향상시킨다. 본 논문에서는 역률제어회로의 자세한 설계절차를 제시하고, 역률제어회로의 여러 가지 장점을 시뮬레이션과 실험을 통해서 확인하였다.

가전제품의 지능형 제어를 위한 신경회로망 응용 (An Application of Neural Network for Intelligent Control of Home Appliances)

  • 이승구;윤상철;김주완
    • 한국지능시스템학회:학술대회논문집
    • /
    • 한국퍼지및지능시스템학회 1997년도 춘계학술대회 학술발표 논문집
    • /
    • pp.176-179
    • /
    • 1997
  • 본 논문은 입/출력 관계가 불명확한 가전제품 제어에 인공신경회로망을 응용하여 지능형 제어기를 구현하는 방법에 관한 것이다. 다층신경회로망을 사용하고 Error Back Propagation 학습방법에 의하여 학습되도록 한다. 제어대상물에서 알 수 있는 정보는 입력값과 이에 대응하는 출력값 뿐이며 입력과 출력에 대한 관계를 수학적으로 모델링하기 어려운 경우이다. 인공신경회로망을 이용한 제어를 위하여 Neural Network Emulator(NNE)와 Neural Network Controller(NNC)가 개발되며 각 신경회로망의 초기하중백터는 제어대상에 오프라인 학습으로 결정하고, 자동조절과정에서 온라인 학습하여 새로운 대상제품 상황에 적응하도록 설계되었다. 제안된 지능형 제어시스템은 PC를 이용하여 실시스템에 적용하여 검토되었다.

  • PDF

PIC16C74를 이용한 초소형 DC 모터용 구동회로 및 지능형 제어기 설계 (Design of Intelligent Controller and Driving Circuit for Micro DC Motor Using PIC16C74)

  • 김동완;우정인;노태균;박지호;황기현;이민중
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 D
    • /
    • pp.2149-2151
    • /
    • 2003
  • 본 논문에서는 마이컴(PIC16C74)과 Tabu 탐색법 및 지능기법(퍼지 및 신경회로망)을 이용하여 고정밀 제어 및 강인한 제어 성능을 가지는 초소형 DC 모터용 지능형 제어기를 개발하였다. 이를 위해 마이컴(PIC16C74)를 이용한 지능형 제어 알고리즘을 개발하고, 초소형 DC 모터용 드라이브 회로 설계 및 제작하였다. 개발한 초소형 DC 모터 지능형 제어기는 디지털 자동 용접캐리지에 적용할 예정이며, 다른 응용 분야로써는 자동배수장치, 반도체 분야, 산업용 로봇 분야 및 조립자동화 시스템 분야 등에 사용되는 구동모터에 적용함으로서 정밀도와 외부의 잡음에 대한 영향을 경감시켜 안정성과 효율향상 및 에너지절약이 가능할 것이다.

  • PDF

컴팩트 형광램프용 조도제어형 전자식 안정기의 설계와 해석 (Analysis and Design of Dimming Electronic Ballast for a Compact Fluorescent Lamps)

  • 김종길;손영대
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 하계학술대회 논문집 F
    • /
    • pp.2792-2794
    • /
    • 1999
  • 본 논문에서는 컴팩트 형광램프용 조도제어형 전자식 안정기의 각 동작 모드별 해석과 설계 및 실험적 고찰을 제시한다. 부스트 컨버터와 해프브리지형 고주파 공진형 인버터를 결합한 일단계 인버터 안정기를 제안하고 그 기본동작 및 특성에 관해 검토한다. 역률을 높이기 위한 방법으로 부스트단에서는 전류불연속 모드로 동작하도록 하였다. 전력 손실을 줄이기 위해 직렬 공진형 인버터는 영전압 영전류 스위칭 방식을 적용하였다. 출력 전압을 조정할 수 있도록 설계하여 조도제어를 구현하였으며 다단계의 조도제어가 가능해진다. 전자식 안정기 시스템을 구성하기 위한 이론적인 근거를 마련하기 위하여 공진형 인버터를 동작 모드별로 해석하고 그 결과를 토대로 동작주파수 및 회로정수를 결정하며, 실제 전자식 안정기를 제작하여 시동특성과 조광특성을 비교 분석하였다. 36W 형광램프에 대한 실험 결과와 등가회로 모델에 의한 Pspice 시뮬레이션 결과를 토대로 제안한 전자식 안정기의 적용가능성을 입증하였다.

  • PDF

커플드 인덕터 인터리브드 전압 밸런서의 소신호 분석 및 제어기 설계 (Small signal Analysis and Controller Design of Interleaved Voltage Balancer with Coupled Inductor)

  • 변형준;박정민;박태화;김범준;원충연
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2019년도 추계학술대회
    • /
    • pp.112-113
    • /
    • 2019
  • 본 논문은 양극성 저압 직류배전망 구성을 위한 커플드 인덕터를 활용한 인터리브드 전압 밸런서의 소신호 분석 및 제어기 설계를 제안한다. 커플드 인덕터를 활용한 인터리브드 구조의 전압 밸런서는 출력 캐패시턴스 및 전체 인덕턴스를 줄일 수 있는 이점 있으나, 결합계수 및 인터리브드 입력으로 인한 회로 분석의 어려움이 존재한다. 본 논문은 이를 해결하기 위해 커플드 인덕터 등가회로를 통한 인덕턴스 결합 분석 및 제어 입력의 평균 계산법을 적용하여 소신호 모델링을 진행하고 제어기를 설계하였으며 이를 PSIM 시뮬레이션을 통해 검증하였다.

  • PDF

정수선형계획법의 반도체 설계자동화에의 응용 (Application of integer linear programming on VLSI design automation)

  • 백영석;이현찬
    • 한국경영과학회:학술대회논문집
    • /
    • 대한산업공학회/한국경영과학회 1992년도 춘계공동학술대회 발표논문 및 초록집; 울산대학교, 울산; 01월 02일 May 1992
    • /
    • pp.415-424
    • /
    • 1992
  • 본 논문에서는 정수선형계획법을 반도체 설계자동화과정에 이용한 예를 보인다. 반도체 설계자동화과정은 매우 여러 단계를 거치게 되는데, 본 논문에서는 상위수준 합성중 스케쥴링(scheduling)문제에 정수선형계획법을 응용하였다. 여기서 스케쥴링 문제는 설계자동화의 초기단계에서 알고리듬으로 주어진 입력을 하드웨어 요소들로 표현하는 과정에서 매 제어단계(control step)에서 수행하여야 할 연산내용을 결정하는 문제이다. 스케쥴링의 목적함수는 주어진 제어단계 갯수내에서 하드웨어 비용의 최소화이다. 이를 위해 우선 ASAP(As Soon As Possible)과 ALAP(As Late As Possible)방법을 이용하여 매 연산의 수행시작이 가능한 가장 빠른 시간과 가장 늦은 시간을 구한다. 이 두 시간 사이가 각 연산의 time frame이 되며 이를 이용하여 스케쥴링 문제를 정수 선형 계획법으로 공식화하여 풀었다. 이 공식화는 chaining, multicycle연산, pipeline data path, pipeline기능 유닛등에도 일반화하여 적용가능함을 보인다. 실험을 통해 본 공식화 방법이 기존 알고리듬에 의한 해보다 우수한 해를 제공함을 보인다. 비교를 위해 잘 알려진 benchmark회로인 bandpass filter를 이용하였는데 이 회로는 8개의 덧셈, 7개의 뺄셈 및 12개의 곱셈연산을 포함하고 있다. 제시된 알고리듬은 이 회로를 8개의 제어단계내에 총비용 675 (연산별 하드웨어 비용은 라이브러리로 주어짐)로 스케쥴링하였는데 이는 기존의 최상의 결과인 685보다 우수한 결과이다.

  • PDF

시간지연 퍼지 시스템의 지연 종속 퍼지 $H_2/H_{\infty}$ 제어기 설계 (Delay-dependent Fuzzy $H_2/H_{\infty}$ Controller Design for Delayed Fuzzy Dynamic Systems)

  • 김종래;정은태
    • 전자공학회논문지SC
    • /
    • 제41권5호
    • /
    • pp.19-27
    • /
    • 2004
  • 시간지연을 갖는 퍼지 시스템에 대한 지연 종속 퍼지 H₂/H/sub ∞/ 제어기 설계 방법을 제안한다. 지연 종속 Lyapunov 함수를 이용하여 폐루프 시스템의 점근적 안정화뿐만 아니라 H₂ 성능과 H/sub ∞/ 성능을 동시에 만족하는 혼합 H₂/H/sub ∞/ 성능 문제를 고려한다. 제어기의 존재성에 대한 충분조건을 유도하고 선형행렬부등식(LMI: linear matrix inequality)으로 나타낸다. 제어기 설계는 병렬 분산 보상의 개념을 이용하고, 퍼지 제어기는 LMI 해를 구함으로써 바로 구할 수 있다. 지연 종속 퍼지 제어기는 존재 조건을 나타내는 선형 행렬 부등식에 시간지연항의 크기를 포함하고 있으므로 시간지연항의 크기를 고려할 수 있다. 따라서 시간지연의 크기에 상관없이 시스템을 안정화 시키는 지연 독립적인 제어기 보다 더 효과적인 설계방법이다. 제안한 방법의 설계과정 및 타당성을 시뮬레이션 예제를 통하여 나타내고 기존의 시간 지연 독립적인 퍼지 H₂/H/sub ∞/ 제어기 설계 방법 보다 효과적인 방법임을 확인한다.