• Title/Summary/Keyword: 전압 안정화 회로

Search Result 72, Processing Time 0.036 seconds

Laser cooling 용 다이오드 레이저의 안정화

  • 이호성;양성훈
    • Proceedings of the Optical Society of Korea Conference
    • /
    • 1995.06a
    • /
    • pp.149-153
    • /
    • 1995
  • 세슘원자에 대한 레이저 쿨링용 광원으로 사용하기 위해 다이오드 레이저의 서폭을 축소하고 발진 주파수 및 출력을 동시에 안정화 시키는 연구를 수행하였다. 자유발진 상태에서 약 30 MHz 이고, 출력이 10mW인 다이오드 레이저에 유이창으로 Q 갑이 낮은 외부 공진기를 구성함으로써 발진선폭을 약 5MHz로 줄일수 있었다. 그리고 세슘원자의 포화흡수 스펙트럽의 교차공진 흡수선에 레이저 주파수를 안정시키기 위해 주입전류를 10kHz 로 변조하고, lock-in amp 의 출력단에서 나오는 주파수 오차신호를 전류공급장치와 유리창이 부착된 PZT로 동시에 피드백시켰다. 또한 오차신호를 레이저 다이오드의 온도 조절장치로 피드백 시킴으로써 주파수와 동시에 레이저 출력을 안정화시킬 수 있었다. 이 때의 출력의 변동폭은 약 0.03% 로서 온도로 피드백 시키지 않는 경우에 비해 약 260배 안정된 결과를 얻었다. 그리고 컴퓨터를 이용해서 흡수선의 peak 값을 매 10초마다 검색하고 이 값이 최대가 되도록 PZT 전압을 조절함으로써 레이저 주파수를 세슘원자의 흡수선의 봉우리에 1주일 이상 안정화시킬 수 있었다. 주파수 안정도 측정을 위해 Zeeman 이동된 포화흡수 스펙트로미터를 구성하였으며, 측정된 주파수 안정도 (Allan 분산의 제곱근)는 적분시간 1초 일 때 1.2x10-10 이었다.

  • PDF

저궤도 위성의 운용에 따른 휠 밸러스트 회로 영향성 분석

  • Yun, Seok-Taek;Won, Yeong-Jin;Lee, Jin-Ho;Kim, Jin-Hui
    • Bulletin of the Korean Space Science Society
    • /
    • 2010.04a
    • /
    • pp.31.4-32
    • /
    • 2010
  • 저궤도 위성의 주요 부하는 대부분 잉여성을 지니게 설계되며, 위성 본체의 전압 및 전류의 변화에 대한 보호를 위해 밸러스트 회로가 추가적으로 요구 될 수 있다. 이중 휠은 위성의 기동에 사용되는 대용량 부하로 안정화를 위해 밸러스트회로의 설계가 추가적으로 필요하다. 이 논문에서는 이를 위해 위성의 운용상 발생할 수 있는 본체 전압의 Transition 조건 및 밸러스트회로의 모델링 분석을 진행하였으며, 모의실험을 위한 시뮬레이션 프로그램은 Matlab/silulink 및 PSIM을 이용하였다. 최종적으로 본체 전압의 변동 조건을 Inrush, Major/minor 및 Step/Frequency 부하 변동으로 나누었고, 2-port 모델링을 통해 밸러스트 회로의 구성 및 외란에 따른 영향성을 분석하고, 시뮬레이션을 통하여 검증 하였다.

  • PDF

Operating Characteristics Analysis of PWM Boost AC-AC Converter for Compensation of Voltage Sag (전압 Sag 보상을 위한 PWM Boost AC-AC 컨버터의 동작 특성 해석)

  • 최남섭
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2003.10a
    • /
    • pp.315-319
    • /
    • 2003
  • This paper presents modeling and analysis of static and dynamic characteristics in PWM Boost AC-AC converter used for input voltage sag compensation of custom power. Especially, using circuit DQ transformation technique, an equivalent circuit in fundamental frequency domain is obtained which has all the system characteristics. Moreover, voltage gain and input power factor is analytically induced and linearized state equation at the specific operating point is given. Finally, simulation results show the validity of the proposed modelling and analyses.

  • PDF

A Study of Protection Circuit for CCFL in LCD Backlight System (LCD Backlight용 CCFL 보호 회로에 관한 연구)

  • Jang, Yu-Jin;Gu, Bon-Ahm;Gong, Jung-Chul;Kong, Seung-Kon;Shin, Sang-Chul;Min, Byoung-Own
    • Proceedings of the KIPE Conference
    • /
    • 2007.07a
    • /
    • pp.117-119
    • /
    • 2007
  • 본 논문에서는 램프가 한개 이상 개방 시 피드백 제어 회로를 동작하지 않도록 하면서, 램프를 보호할 수 있는 개방전압을 출력하는 LCD 백라이트 구동용 인버터 회로도에 관한 것이다. 램프 개방전압 출력을 위한 회로는 램프 전류 피드백 블록, 개방전압시 이상신호를 감지하는 전압 피드백 블록, 램프 개수에 상관없이 최고치 값을 감지하는 블록으로 되어 있다. 전술한 회로가 내장된 인버터는 램프의 개방 시 램프의 개수 상관없이 CCFL의 보호 스펙인 2500V의 개방전압을 출력한다. 이러한 인버터가 내장된 LCD패널은 향상된 안정화 동작을 구현하게 된다.

  • PDF

Characteristic Analysis of LDO Regulator According to Process Variation (공정변화에 따른 LDO 레귤레이터의 특성 분석)

  • Park, Won-Kyeong;Kim, Ji-Man;Heo, Yun-Seok;Park, Yong-Su;Song, Han-Jung
    • 전자공학회논문지 IE
    • /
    • v.48 no.4
    • /
    • pp.13-18
    • /
    • 2011
  • In this paper, we have examined electrical characteristics of LDO regulator according to the process variation using a 1 ${\mu}m$ 20 V high voltage CMOS process. The electrical analysis of LDO regulator have been performed with three kind of SPICE parameter sets (Typ : typical, FF : fast, SS : slow) by process variation which cause change of SPICE parameter such as threshold voltage and effective channel length of MOS devices. From simulation results, we confirmed that in case of SS type SPICE parameter set, the LDO regulator has 3.6 mV/V line regulation, 0.4 mV/mA load regulation and 0.86 ${\mu}s$ output voltage settling time. And in case of Typ type SPICE parameter set, the LDO regulatorhas 4.2 mV/V line regulation, 0.44 mV/mA load regulation and 0.62 ${\mu}s$ output voltage settling time. Finally, in the FF type SPICE parameter set, the LDO regulator has 7.0 mV/V line regulation, 0.56 mV/mA load regulation and 0.27 ${\mu}s$ output voltage settling time.

Modeling and Characteristic Analysis of UPFC Using Circuit DQ Transform (회로 DQ 변환을 이용한 UPFC의 모델링 및 동작특성 해석)

  • Choi, Nam-Sup
    • Proceedings of the KIEE Conference
    • /
    • 2002.07b
    • /
    • pp.1027-1029
    • /
    • 2002
  • UPFC(Unified Power Flow Controller)는 계통의 선로로 전송되는 무효전력과 유효전력을 독립적으로 보상해줄 수 있는 유연송전시스템 기기로, 전력계통 전압 안정화와 위상제어 둥의 목적으로 실용성과 적용성이 뛰어나므로 최근 들어 국내외에서 활발하게 연구 되고 있다. 본 논문에서는 회로 DQ 변환 기법을 적용하여 UPFC를 모델링하고 동작특성 해석한다. 회로 DQ 변환의 결과 정특성 및 동특성을 나타낸는 등가회로를 구할 수 있으며 이로부터 각종 특성식과 설계식을 도출해 낸다. 또한, 제안된 모델링 및 동작특성 해석의 결과의 타당성은 PSIM 시뮬레이션을 통하여 검증한다.

  • PDF

The Circuit design for Neutron Detection (중성자 검출을 위한 회로설계)

  • Kim, Sang-Jin;Seong, Nak-Jin;Kim, Ki-Joon
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2003.05b
    • /
    • pp.42-46
    • /
    • 2003
  • In this study, to measure the moisture of compaction, it is designed to use the 2neutron detectors. To perform the optimal design of their circuit, it is planned high voltage generator and voltage stable circuit and they are very suitable for detection demand. Also, it can be count to data calibration excluded count of ripple.

  • PDF

A 0.2V DC/DC Boost Converter with Regulated Output for Thermoelectric Energy Harvesting (열전 에너지 하베스팅을 위한 안정화된 출력을 갖는 0.2V DC/DC 부스트 변환기)

  • Cho, Yong-hwan;Kang, Bo-kyung;Kim, Sun-hui;Yang, Min-Jae;Yoon, Eun-jung;Yu, Chong-gun
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2014.10a
    • /
    • pp.565-568
    • /
    • 2014
  • This paper presents a 0.2V DC/DC boost converter with regulated output for thermoelectric energy harvesting. To use low voltages from a thermoelectric device, a start-up circuit consisting of native NMOS transistors and resistors boosts an internal VDD, and the boosted VDD is used to operate the internal control block. When the VDD reaches a predefined value, a detector circuit makes the start-up block turn off to minimize current consumption. The final boosted VSTO is achieved by alternately operating the sub-boost converter for VDD and the main boost converter for VSTO according to the comparator outputs. When the VSTO reaches 2.4V, a buck converter starts to operate to generate a stabilized output VOUT. Simulation results shows that the designed converter generates a regulated 1.8V output from an input voltage of 0.2V, and its maximum power efficiency is 60%. The chip designed using a $0.35{\mu}m$ CMOS process occupies $1.1mm{\times}1.0mm$ including pads.

  • PDF

16Mb DRAM의 중요 기술적 문제점

  • 김창현;신윤승;진대제
    • 전기의세계
    • /
    • v.38 no.4
    • /
    • pp.12-19
    • /
    • 1989
  • 16Mb DRAM을 개발하는데 필요한 주요한 기술적인 문제점으로 설계면에서는 전력소모, Noise, Vcc내부 전압강하회로를 들 수 있다. 기술적인 면은 CELL을 어떻게 형상화느냐에 따라 문제가 다르게 나타나나 단차에 따른 photo/etching, 박막의 leakage전류와 reliability, short channel에 따른 transistor특성의 안정화등이 있다. 특히 16Mb에서는 stack형, stack과 trench의 병합형이 cell의 주요형태가 될 전망이다.

  • PDF

The development of an Electronic Ballast for Metalhalide Lamps (400Watt 메탈할라이드 램프용 전자식 안정기 개발)

  • Kim, Soon-Gi;Ka, Chool-Hyun
    • Proceedings of the Korean Institute of IIIuminating and Electrical Installation Engineers Conference
    • /
    • 2007.05a
    • /
    • pp.57-59
    • /
    • 2007
  • 전자식 안정기 회로구성은 EMI 필터부분과 고주파 공진인버터 그리고 안정기 출력을 제어하는 출력전압 및 주파수를 제어하는 부분으로 구성되며 half-bridge LCC 직렬공진회로가 주로 사용되고 있다. 고주파로 점등하기 때문에 음향공진 현상이 발생하여 아크의 떨림으로 인한 제반 요소들을 해결하기 위한 제어회로를 설계하여 해결한다. 본 논문에서는 메탈할라이드 램프와 전자식 안정기 회로의 시뮬레이션 데이터를 활용하여 전자식 안정기의 입력전압 변동시 출력을 일정하게 유지하는 정전력 회로 방식을 설계하여 보다 안정화된 400W급 전자식 안정기를 설계하고 시작품을 제작하여 얻은 결과를 검증하였다.

  • PDF