• 제목/요약/키워드: 전류 컨베이어회로

검색결과 7건 처리시간 0.019초

주파수-아날로그 전압 변환 회로의 설계 (Design of Frequency to Analog-Voltage Converter)

  • 최진호
    • 한국정보통신학회논문지
    • /
    • 제15권5호
    • /
    • pp.1119-1124
    • /
    • 2011
  • 전류 컨베이어 회로의 동작은 연산증폭기와 유사하며, 우수한 선형성과 안정성을 가지고 있다. 이 논문에서는 전류 컨베이어 회로를 이용하여 주파수 신호를 아날로그 전압 신호로 변환하는 회로를 설계하였다. 회로는 공급전압 5volts에서 동작하도록 설계하였으며, HSPICE 시뮬레이션을 통하여 결과를 분석하였다. 회로의 동작 범위는 4kHz 이상 200kHz 이하의 주파수에서 출력 전압의 에러는 +2.5% ~ -1.3% 이내 이었다.

디지털 변환신호와 동기화된 클록을 사용하는 아날로그-디지털 변환기 (Analog-to-Digital Conveter Using Synchronized Clock with Digital Conversion Signal)

  • 최진호;장윤석
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2017년도 추계학술대회
    • /
    • pp.522-523
    • /
    • 2017
  • 전류컨베이어 회로와 시간-디지털 변화기를 이용하여 아날로그-디지털 변환기를 설계하였다. 전류컨베이어 회로를 이용하여 아날로그 전압의 크기를 샘플링한 다음, 전류원을 이용하여 샘플링 전압을 방전하면서 아날로그 전압을 시간정보로 변환하였다. 시간정보는 카운터 타입의 시간-디지털 변환기를 이용하여 디지털 값으로 변환되는데 이때 변환 에러를 감소시키기 위해 시간정보 펄스와 동기화된 클록을 생성하여 사용하였다.

  • PDF

전류 컨베어 회로를 이용한 차동전압-주파수 변환기의 설계 (Design of Differential Voltage-to-Frequency Converter Using Current Conveyor Circuit)

  • 최진호
    • 한국정보통신학회논문지
    • /
    • 제15권4호
    • /
    • pp.891-896
    • /
    • 2011
  • 이 논문에서는 전류 컨베이어 회로를 이용하여 입력 전압의 차에 비례하는 주파수 신호를 생성하는 회로를 설계하였다. 설계된 회로는 HSPICE를 이용하여 회로의 동작을 분석하였으며, 입력 전압 차는 수V에서 수mV 단위까지 변화시키면서 출력 주파수를 시뮬레이션하였다. 회로의 시뮬레이션 결과 이론적인 계산값과 비교하였을 때 에러는 -1.9%에서 +1.8% 이내였다.

대칭적 구조를 가진 주파수 고정 루프 회로의 설계 및 신뢰성 분석 (Design and Reliability Analysis of Frequency Locked Loop Circuit with Symmetric Structure)

  • 최진호
    • 한국정보통신학회논문지
    • /
    • 제18권12호
    • /
    • pp.2933-2938
    • /
    • 2014
  • 전류컨베이어 회로를 이용한 주파수 고정 루프 회로를 $0.35{\mu}m$ CMOS 공정으로 설계하였다. 공급전압은 3volts를 사용하였다. 설계된 회로는 분주기, 주파수-전압 변환기, 전압 감산기 및 발진기로 구성하였으며, 각 회로 블록을 대칭적으로 배치하여 공정 변화에 따른 신뢰성 특성을 향상시켰다. HPICE 시뮬레이션 결과 MOS 트랜지스터의 채널길이, 채널 폭, 저항 및 커패시터의 크기가 ${\pm}5%$ 변화할 때 출력주파수의 변화율은 ${\pm}1%$ 내외였다.

거리 측정 시스템의 정밀도 향상을 위한 카운터 회로의 설계 (Design of Counter Circuit for Improving Precision in Distance Measuring System)

  • 최진호
    • 한국정보통신학회논문지
    • /
    • 제24권7호
    • /
    • pp.885-890
    • /
    • 2020
  • 거리측정 시스템에서 사용되는 시간-디지털 변환회로는 시작신호와 멈춤신호 사이의 시간 간격을 이용하여 거리를 측정한다. 응답속도를 고려한 시간 간격은 일반적으로 카운터 회로를 이용하여 디지털 정보로 변환한다. 그러므로 정밀도 향상을 위해서는 높은 주파수의 클록 신호가 요구되며, 미세 거리의 측정을 위해서도 높은 주파수의 클록 신호가 필요하다. 본 논문에서는 동일한 주파수를 사용하면서도 거리 측정의 정밀도를 높이기 위한 카운터 회로를 설계하였다. 회로의 설계는 0.18㎛ CMOS 공정을 이용하였으며, 설계된 회로의 동작은 HSPICE 시뮬레이션을 통하여 확인하였다. 시뮬레이션 결과 일반적인 카운터 회로를 사용한 경우에 비해 4배의 향상된 정밀도를 얻을 수 있었다.

2세대 전류 컨베이어를 이용한 쌍안정 멀티바이브레이터 설계 및 저항형 브리지 센서에의 응용 (Bistable Multivibrator Using Second Generation Current Conveyor and Its Application to Resistive Bridge Sensor)

  • 정원섭;박준민
    • 전기전자학회논문지
    • /
    • 제23권2호
    • /
    • pp.636-641
    • /
    • 2019
  • 저항형 센서 브리지들을 인터페이싱 하기 위한 간단한 저항 편차-시간 주기 변환기를 제안한다. 제안된 변환기는 두 개의 2세대 전류 컨베이어(current conveyor II: CCII)로 구성된다. 제안된 변환기는 연산 증폭기 또는 연산 트랜스컨덕턴스 증폭기(OTA)로 구성되는 기존의 변환기들보다 회로 구성이 간단하다는 장점을 가진다. 제안된 변환기를 AD844로 구현한 CCII를 이용하여 PSPICE 시뮬레이션을 진행하였다. 실험 결과는, 변환기가 $100{\sim}500{\Omega}$의 저항 편차 범위에 걸쳐서 $0.01934ms/{\Omega}$의 변환 감도를 가지며 선형 오차는 ${\pm}0.002%$ 이내라는 것을 보여준다.

카운터를 사용하는 시간-디지털 변환기의 설계 (Design of a Time-to-Digital Converter Using Counter)

  • 최진호
    • 한국정보통신학회논문지
    • /
    • 제20권3호
    • /
    • pp.577-582
    • /
    • 2016
  • 전류 컨베이어를 사용하는 카운터 타입의 동기형 시간-디지털 변환기를 공급전압 3volts에서 $0.18{\mu}m$ CMOS 공정을 이용하여 설계하였다. 비동기 시간-디지털 변환기의 단점을 보완하기 위해 클록은 시작신호가 인가되면 시작신호와 동기화되어 생성된다. 비동기형 시간-디지털 변환기에서 디지털 출력 값의 에러는 클록주기인 $-T_{CK}$에서 $T_{CK}$이다. 그러나 동기형 시간-디지털 변환기의 경우 에러는 0에서 $T_{CK}$이다. 시작신호와 클록의 동기화로 인하여 시간간격 신호를 디지털 값으로 변환할 때 출력 값의 에러 범위는 감소한다. 또한 고주파의 외부 클럭을 사용하지 않음에 따라 회로의 구성이 간단하다. 설계된 시간-디지털 변환기의 동작은 HSPICE 시뮬레이션을 통하여 확인하였다.