• 제목/요약/키워드: 저전력 모드

검색결과 236건 처리시간 0.028초

무손실 저항개념을 이용한 저전력 전원설비용 능동 역률보정기의 설계 (Design of Active Power Factor Corrector for Low Power Supply by Loss Free Resistor Concept)

  • 임영철;정영국;최찬학;나석환;이건식;장영학
    • 한국조명전기설비학회지:조명전기설비
    • /
    • 제7권1호
    • /
    • pp.30-36
    • /
    • 1993
  • 본 연구는 정류기의 입력전류에 포함되어 있는 고조파성분을 제거하고 입력역률을 개선하기 위해 무손실 저항(Loss Free Resistor) 개념에 기본을 둔, PC, 가전기기 및 형광등용 전자안정기등과 같은 저전력 전원설비에 적합한 불연속 도통모드(DCM) 플라이백 방식의 능동역률 보정기의 등가회로모델 및 설계법을 제시하였다. 이 개념에 의하여 능동역률 보정기의 등가입력저항, 출력전력원 특성을 정확하게 나타낼 수 있었으며 또 설계방정식을 유도하여 능동역률 보정기를 설계 시험한 결과, 적은 부품으로 정류기의 입력교류 전류에 포함되어 있는 고주파를 제거하였고 따라서 0.98의 고입력역률의 정류를 할 수 있었다.

  • PDF

고조파 억압 이중모드 대역통과 여파기를 이용한 2.45 GHz 고효율 렉테나 설계 (High Efficiency Rectenna for Wireless Power Transmission Using Harmonic Suppressed Dual-mode Band-pass Filter)

  • 홍태의;전봉욱;이현욱;윤태순;강용철;이종철
    • 한국ITS학회 논문지
    • /
    • 제8권6호
    • /
    • pp.64-72
    • /
    • 2009
  • 본 논문에서는 마이크로스트립 패치 안테나와 2차 및 3차 고조파가 억압된 이중모드 대역통과 여파기를 이용하여 고효율의 2.45 GHz 렉테나를 설계 및 제작하였다. 입사전력밀도가 0.3 mW/cm2 일 때 1.66 mW 의 전력을 수신하였고, 41.6%의 RF-to-DC 변환효율의 실험 결과를 얻었다. 이는 입사 전력이 작기 때문에 다른 논문의 결과와 비교하여 고효율이라고 볼 수 있다. 또한 무선전력 전송을 통하여 다양한 응용기술 개발에 활용이 가능할 것으로 예측되며, USN(Ubiquitous Sensor Network)용 저전력 소자의 대기전원 공급 및 MEMS용 Sensor 등의 구동전압공급을 위한 무선 전력전송이 가능하게 될 것으로 기대된다.

  • PDF

낮은 120Hz 출력 전류 리플을 갖는 역률개선 LED 구동 회로 (Power Factor Correction LED driver with small 120Hz current ripple)

  • 박현서;박재성;오동성;홍성수;한상규
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2011년도 전력전자학술대회
    • /
    • pp.382-383
    • /
    • 2011
  • 본 논문에서는 출력 LED 전류의 120Hz 저주파 리플 저감을 위한 새로운 방식의 역률개선 LED 구동 회로를 제안한다. 제안된 회로는 역률개선용 플라이백 컨버터의 출력이 LED 구동을 위한 부스트 컨버터의 입력이 되는 구조로 높은 역률 보상과 출력 LED 전류의 120Hz 리플 저감이 가능하고, 기존에 비해 저 내압 및 저 용량의 부피가 작은 링크 캐패시터를 사용 할 수 있는 장점이 있다. 또한 제안 회로는 전력평형 만족을 위해 하나의 PWM IC 만으로 플라이백 컨버터와 부스트 컨버터를 각각 DCM 및 BCM모드로 제어하여 스위치 및 다이오드의 전류 스트레스 저감이 가능한 장점이 있다. 최종적으로 시작품을 제작하여 고찰된 실험결과를 제시하여, 제안 회로의 우수성과 이론적 분석의 타당성을 검증한다.

  • PDF

전류 모드 동작에 기반한 2.4GHz 저전력 직접 변환 송신기 (A 2.4-GHz Low-Power Direct-Conversion Transmitter Based on Current-Mode Operation)

  • 최준우;이형수;최치훈;박성경;남일구
    • 대한전자공학회논문지SD
    • /
    • 제48권12호
    • /
    • pp.91-96
    • /
    • 2011
  • 본 논문에서는 전류 모드 동작에 기반한 IEEE 802.15.4 규격을 만족하는 2.4GHz 저전력 직접 변환 송신기를 제안하고 $0.13{\mu}m$ CMOS 공정을 이용하여 구현하였다. 제안된 송신기는 디지털-아날로그 변환기, 저역통과 필터, 가변 이득 I/Q 상향 혼합기, 구동 증폭기 및 LO 버퍼를 포함하는 주파수 나누기 2회로로 구성되어 있다. 디지털-아날로그 변환기와 저역통과 필터(LPF), 가변이득 I/Q 상향 혼합기의 트랜스컨덕터 단을 하나의 전류 미러 회로로 합친 간단한 구조를 제안하여 전력 소모를 줄이면서 선형성을 향상할 수 있도록 하였다. 구동 증폭기는 캐스코드 타입의 증폭기로 제어 신호를 이용하여 이득을 조절할 수 있게 하였고, 외부 4.8GHz 신호를 받아 주파수 나누기 2 전류 모드 로직 (CML) 회로를 사용하여 2.4GHz I/Q 차동 LO 신호를 생성하도록 설계하였다. 구현한 송신기는 30dB의 이득 조정 범위를 가지면서 0dBm의 최대 출력 신호에서 33dBc의 LO 누설 성분, 40dBc의 3차 하모닉 성분의 특성을 보이며, 구현한 칩의 면적은 $1.76mm{\times}1.26mm$으로 전력소모는 1.2V 단일 전원 전압으로부터 10.2mW이다.

X-대역 능동 위상 배열 레이더시스템용 저전력 GaAs MMIC 다기능 칩 (A Low Power GaAs MMIC Multi-Function Chip for an X-Band Active Phased Array Radar System)

  • 정진철;신동환;주인권;염인복
    • 한국전자파학회논문지
    • /
    • 제25권5호
    • /
    • pp.504-514
    • /
    • 2014
  • 본 논문에서는 X-대역 능동 위상 배열 레이더 시스템에 사용되는 MMIC 다기능 칩을 0.5 ${\mu}m$ p-HEMT 상용 공정을 이용하여 저전력 특성을 가지도록 개발하였다. 다기능 칩은 6-비트 디지털 위상 천이 기능, 6-비트 디지털 감쇠 기능, 송/수신 모드 선택 기능, 신호 증폭 기능 등의 다양한 기능을 제공한다. $16mm^2(4mm{\times}4mm)$ 칩 크기의 소형으로 제작된 MMIC 다기능 칩은 7~11 GHz에서 10 dB의 송/수신 이득 특성과 14 dBm의 P1dB 특성을 가지며, DC 소모 전력이 0.6 W로 매우 낮은 저전력 특성을 보였다. 그리고 6-비트, 64 상태에 대해 위상 천이 특성과 감쇠 특성의 측정 결과, 동작 주파수에서 $3^{\circ}$의 RMS(Root Mean Square) 위상 오차와 0.6 dB의 RMS 감쇠 오차를 보였다.

저전력 OFDM 모뎀 구현을 위한 IVC설계 (Current to Voltage Converter for Low power OFDM modem)

  • 김성권
    • 한국전자통신학회논문지
    • /
    • 제3권2호
    • /
    • pp.86-92
    • /
    • 2008
  • 고속 데이터 전송이 가능한 장점 때문에 OFDM 통신 방식은 4세대 통신 방식으로 주목 받고 있다. OFDM은 이러한 고속 무선 데이터 통신을 구현하기 위해서는 고성능의 FFT(Fast-Fourier-Transform) / IFFT(Inversion FFT) 프로세서를 필요로 한다. 현재 OFDM은 DSP(Digital Signal Processor)로 구현되고 있지만 많은 전력 소모의 단점을 가지고 있다. 이러한 단점을 보완하기 위해 Current-mode FFT LSI가 제안되었다. 본 논문에서는 저전력 OFDM용 IVC(Current to Voltage Converter)를 설계한다. 시뮬레이션 결과 설계된 IVC는 FFT Block의 출력이 $7.35{\mu}A$ 이상일 때 3V 이상의 전압을 출력하고, FFT Block의 출력이 $0.97{\mu}A$ 이하일 때 0.5V 이하의 전압을 출력하였다. 설계된 IVC로 저전력 Current-mode FFT LSI의 동작이 가능하게 되며, 전류모드신호처리는 차세대 무선 통신 시스템의 발전에 기여할 것이다.

  • PDF

UHF대역 RFID 태그를 위한 저전력 고성능 아날로그 회로 설계 (Design of Low-Power High-Performance Analog Circuits for UHF Band RFID Tags)

  • 심현철;차충현;박종태;유종근
    • 한국정보통신학회논문지
    • /
    • 제12권1호
    • /
    • pp.130-136
    • /
    • 2008
  • 본 논문에서는 $UHF(860{\sim}960MHz)$ 대역 RFTD 태그(tag) 칩을 위한 저전력 고성능 아날로그 회로를 설계하였다. 설계된 아날로그 front-end 블록은 국제표준인 ISO/IEC 18000-6C(EPCglobal class1 generation2) 표준규격을 따르며, 성능테스트를 위한 메모리 블록을 포함하고 있다. 모든 회로를 1V에서 동작하도록 하여 세부 회로들의 전력소모를 최소화하였으며, 보다 정확한 복조를 위해 전류모드 슈미트 트리거를 포함한 ASK 복조기를 제안하였다. 제안된 복조기는 0.014% 복조오차를 갖는다. 설계된 회로를 0.18um CMOS 공정 변수를 이용하여 모의실험 한 결과 최소 $0.2V_{peak}$ 입력으로 동작 가능하며, 1V 전원전압에서 $2.63{\mu}A$의 전류소모를 갖는다. 칩 면적은 $0.12mm^2$이다.

새로운 복합모드로직과 사인선택 Booth 인코더를 이용한 고성능 32$\times$32-bit 곱셈기의 설계 (Design of a High Performance 32$\times$32-bit Multiplier Based on Novel Compound Mode Logic and Sign Select Booth Encoder)

  • 김진화;송민규
    • 대한전자공학회논문지SD
    • /
    • 제38권3호
    • /
    • pp.205-210
    • /
    • 2001
  • 본 논문에서는 CMOS 로직과 pass-transistor logic(PTL)의 장점만을 가진 새로운 복합모드로직(Compound Mode Logic)을 제안하였다. 제안된 로직은 VLSI설계에서 중요하게 부각되고 있는 저전력, 고속 동작이 가능하며 실제로 전가산기를 설계하여 측정 한 결과 복합모드 로직의 power-delay 곱은 일반적인 CMOS로직에 비해 약 22% 개선되었다 제안한 복합모드 로직을 이용하여 고성능 32×32-bit 곱셈기를 설계 제작하였다. 본 논문의 곱셈기는 개선된 사인선택(Sign Select) Booth 인코더, 4-2 및 9-2 압축기로 구성된 데이터 압축 블록, 그리고 carry 생성 블록을 분리한 64-bit 조건 합 가산기로 구성되어 있다. 0.6um 1-poly 3-metal CMOS 공정을 이용하여 제작된 32×32-bit 곱셈기는 28,732개의 트랜지스터와 1.59×l.68 ㎜2의 면적을 가졌다. 측정 결과 32×32-bit 곱셈기의 곱셈시간은 9.8㎱ 이었으며, 3.3V 전원 전압에서 186㎽의 전력 소모를 하였다.

  • PDF

고해상도 비디오 인코더 IP 설계에 대한 연구 (A Study on the Full-HD HEVC Encoder IP Design)

  • 이석호;조승현;김현미;이제현
    • 전자공학회논문지
    • /
    • 제52권12호
    • /
    • pp.167-173
    • /
    • 2015
  • 본 논문에서는 고해상도(Full-HD)급의 비디오를 처리할 수 있는 고효율 비디오 코딩(HEVC) 표준을 따르는 인코더 IP 설계에 대하여 기술한다. 설계된 IP는 HEVC 메인 프로파일 4.1급에 해당되며, 프레임 레이트는 60 fps 로 실시간 인코딩 가능하다. 하드웨어 및 소프트웨어 IP 설계 전에 C 언어로 전체 참조 모델을 개발하였으며 고속처리를 위한 병렬처리구조와 저 전력을 위한 스킵모드를 제안하였다. 또한 IP 관련 펌웨어 및 드라이버 프로그램을 작성하였다. IP 검증을 위한 플랫폼을 개발하였고 설계된 통합 IP를 FPGA 보드로 구현하여 다양한 영상에 대하여 여러 인코딩 조건에서 기능 및 성능을 검증하였다. HM-13.0대비 동일 PSNR에서 약 35% 정도의 비트율 감소와 저전력 모드에서 약 25% 정도의 전력 소모 감소 효과가 있었다.

0.18 um CMOS 공정을 이용한 UWB 스위칭-이득제어 저잡음 증폭기 설계 (A Design of Ultra Wide Band Switched-Gain Controlled Low Noise Amplifier Using 0.18 um CMOS)

  • 정무일;이창석
    • 한국전자파학회논문지
    • /
    • 제18권4호
    • /
    • pp.408-415
    • /
    • 2007
  • 본 논문에서는 CMOS 0.18 um 공정을 이용하여 UWB(Ultra Wide Band) 시스템의 $3.1{\sim}4.8\;GHz$ 대역에서 사용할 수 있는 스위칭-이득 제어 저잡음 증폭기를 설계하였다. 높은 이득 모드에서 전력 이득은 12.5 dB, IIP3는 0 dBm, 소비 전류는 8.13 mA로 측정되었으며, 낮은 이득 모드에서는 전력 이득 -8.7 dB, IIP3는 9.2 dBm, 소비 전류는 0 mA로 측정 되었다.