• Title/Summary/Keyword: 이종 메모리

Search Result 124, Processing Time 0.033 seconds

An Effective Preference Model to Improve Top-N Recommendation (상위 N개 항목의 추천 정확도 향상을 위한 효과적인 선호도 표현방법)

  • Lee, Jaewoong;Lee, Jongwuk
    • Journal of KIISE
    • /
    • v.44 no.6
    • /
    • pp.621-627
    • /
    • 2017
  • Collaborative filtering is a technique that effectively recommends unrated items for users. Collaborative filtering is based on the similarity of the items evaluated by users. The existing top-N recommendation methods are based on pair-wise and list-wise preference models. However, these methods do not effectively represent the relative preference of items that are evaluated by users, and can not reflect the importance of each item. In this paper, we propose a new method to represent user's latent preference by combining an existing preference model and the notion of inverse user frequency. The proposed method improves the accuracy of existing methods by up to two times.

A Wireless Sink Congestion Control by Tournament Scheduling (토너먼트 스케줄링을 이용한 무선싱크 혼잡제어)

  • Lee, Chong-Deuk
    • Journal of Advanced Navigation Technology
    • /
    • v.16 no.4
    • /
    • pp.641-648
    • /
    • 2012
  • The up-streams of the continuous streaming of data packets with lower importance level in the wireless sink node can cause congestion and delay, they affect on energy efficiency, memory size, buffer size, and throughput. This paper proposes a new wireless sink congestion control mechanism based on tournament scheduling. The proposed method consists of two module parts: stream decision module part and service differentiation module part. The final winner in the tournament controls congestion effectively, minimizes packet loss due to congestion, decreases energy consumption, and improves QoS. The simulation result shows that the proposed method is more effective and has better performance compared with those of congestion descriptor-based control method, reliability-based control method, and best-effort transmission control method.

Design of FPGA Logic for Control Rod Control System Power Controller (제어봉 구동장치 제어시스템 전력제어기용 FPGA 설계)

  • Lee, Jong-Moo;Shin, Jong-Ryeol;Kwon, Soon-Man;Park, Min-Kook;Kim, Choon-Kyong;Cheon, Jong-Min
    • Proceedings of the KIEE Conference
    • /
    • 2004.07d
    • /
    • pp.2295-2297
    • /
    • 2004
  • 원자로의 제어봉 구동장치에 공급되는 전력을 제어하는 전력함 전력제어기는 DSP를 이용하여 디지털 시스템으로 설계하였다. 전력제어기는 Master/Slave 형태로 이중화되어 신뢰성이 향상시켰고 전력제어기의 CPU 보드에는 제어용과 통신용 두 개의 DSP를 사용하여 전력제어기의 주 기능인 제어/감시와 통신 기능을 분리하여 담당시켰다. 전력제어기에 요구되는 이러한 기능들을 효과적으로 수행하도록 CPU 보드에 디지털 논리구현 장치인 FPGA를 설치하여 메모리 주소 및 각 부품의 칩 선택 신호를 생성, 이중화 전력제어기 상호간 신호 수수, 각종 고장 검출 및 점호각 신호 발생 등의 역할을 하도록 하였다.

  • PDF

Program Efficiency of Nonvolatile Memory Device Based on SOI(Silicon-on-Insulator) under Partial and Full Depletion Conditions (SOI (Silicon-on-Insulator) 기반의 비휘발성 메모리 소자의 부분공핍 및 완전공핍 상태에서의 프로그램 효율)

  • Cho, Seong-Jae;Park, Il-Han;Lee, Jung-Hoon;Son, Young-Hwan;Lee, Jong-Duk;Shin, Hyung-Cheol;Park, Byung-Gook
    • Proceedings of the IEEK Conference
    • /
    • 2008.06a
    • /
    • pp.395-396
    • /
    • 2008
  • There is difficulty in predicting the program efficiency of NOR type nonvolatile memory device adopting channel hot electron injection (CHEI) as program operation mechanism accurately since MOSFET on SOI has floating body. In this study, the dependence of program efficiency for SOI nonvolatile memory device of 200 nm channel length on SOI depletion conditions, partial depletion and full depletion, was quantitatively investigated with the aid of numerical device simulation [1].

  • PDF

Scalable multiplier and inversion unit on normal basis for ECC operation (ECC 연산을 위한 가변 연산 구조를 갖는 정규기저 곱셈기와 역원기)

  • 이찬호;이종호
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.40 no.12
    • /
    • pp.80-86
    • /
    • 2003
  • Elliptic curve cryptosystem(ECC) offers the highest security per bit among the known publick key system. The benefit of smaller key size makes ECC particularly attractive for embedded applications since its implementation requires less memory and processing power. In this paper, we propose a new multiplier structure with configurable output sizes and operation cycles. The number of output bits can be freely chosen in the new architecture with the performance-area trade-off depending on the application. Using the architecture, a 193-bit normal basis multiplier and inversion unit are designed in GF(2$^{m}$ ). It is implemented using HDL and 0.35${\mu}{\textrm}{m}$ CMOS technology and the operation is verified by simulation.

Research Issues on embedded DBMS for IIA (Internet Information Appliances) (정보가전용 내장형 DBMS 제작에 관한 연구)

  • Lee, Zin-O;Kang, Sung-Il;Jang, Woo-Seog;Jung, Byong-Dae;Oh, Seung-Jun;Woo, Seung-Teak;Kim, Yeon-Sook
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2001.04b
    • /
    • pp.929-932
    • /
    • 2001
  • 인터넷 정보 가전(IIA; Internet Information Appliance)내에 내장형 DBMS 의 개발은 다양한 이종 네트워크의 통신을 지원하기 위한 미들웨어(Middleware, i.e. OSGi)의 지원이라는 문제를 해결해야만 하기 때문에, 이들 미들웨어와의 인터페이스라는 문제가 기존의 데이터베이스 엔진을 개발하는 문제와 가장 큰 차이점이라 할 수 있다. 이외에는 일반적인 메모리 상주 데이터베이스 엔진 (nain memory DBMS)을 개발하는 것과는 별다른 큰 차이점이 아직까지는 연구되지 않고 있다. 하지만, 가정이라는 지역적인 특성을 고려한 데이터 서비스를 먼저 염두에 두어야 하며, 이에 따라 다양한 응용 소프트웨어를 쉽게 개발할 수 있는 방향으로 제작이 되어야 한다는 점을 늘 고려해야 한다. 본 논문에서는 이와 같은 인터넷 정보가전용 내장형 DBMS 개발 사업에 관하여 현재까지 본 과제에서 논의되고 있는 요구사항을 분석한 결과를 정리하고, 이에 관한 토론을 하고자 한다.

  • PDF

A Design of RTC(Real-Time Clock) on MCM-ERC32 for the Development of Flight Software (MCM-ERC32 에서의 위성탑재소프트웨어 개발을 위한 RTC(Real-Time Clock) 설계)

  • Lee, Jae-Seung;Park, Seong-Woo;Kim, Day-Young;Lee, Jong-In;Kim, Hak-Jung
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2005.11a
    • /
    • pp.1375-1378
    • /
    • 2005
  • 향후 국내에서 개발되는 저궤도 관측위성의 고성능 탑재컴퓨터로 유럽에서 자체적으로 개발하여 위성용으로 활용하고 있는 MCM-ERC32 를 사용할 예정이다. MCM-ERC32 는 크게 32-비트 ERC32SC 프로세서와 프로세서의 기능을 보완하고 추가적인 기능들을 제공하기 위해 제작된 ASIC인 VASI(Very Advanced Sparc Interface), 그리고 메모리(SRAM, DRAM, EEPROM, etc.)로 구성되어 있다. 위성의 탑재소프트웨어를 설계 및 개발하는데 있어서 가장 기본적으로 요구되는 기능이 타이머이다. 탑재소프트웨어는 타이머를 통하여 태스크들의 관리와 스케쥴링 등을 수행하게 된다. 위성과 같이 높은 정확도가 요구되는 실시간 임베디드 시스템에서는 타이머의 구현이 매우 중요하다. ERC32SC 프로세서 자체에서도 RTC, GPT(General Purpose Timer), WDT(Watchdog Timer)와 같은 기본적인 타이머 기능을 제공하지만 VASI 에서도 클락과 사이클이라는 개념을 이용한 RTC 를 제공한다. 어느 타이머를 사용하는가는 전적으로 개발자의 선택이다. ERC32SC 프로세서에서 제공하는 타이머는 상용의 임베디드 시스템에서 제공하는 기능과 동일하다. 본 논문에서는 위성탑재소프트웨어 개발에 필요한 RTC 를 설계하기 위한 MCM-ERC32 에서 제공하는 VASI RTC 의 구조와 기능에 대하여 소개하고자 한다.

  • PDF

Conceptual Design of High Speed Data Processing Unit for Next Generation Satellite (차세대 인공위성용 고속데이터 처리유닛 개념설계)

  • Oh, Dae-Soo;Seo, In-Ho;Lee, Jong-Ju;Park, Hong-Young;Chung, Tae-Jin;Kim, Hyung-Myung;Park, Jong-Oh;Yoon, Jong-Jin;Cha, Kyung-Hwan
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.36 no.6
    • /
    • pp.616-620
    • /
    • 2008
  • High reliability is the important parameter on designing satellite system and it is also important to design hish speed data processing unit. To make high speed satellite processing unit, it is needed to utilize space processor, high speed data interface technology, mass memory control technology and data protection technology under space radiation environment.

실시간 비저항 측정을 통한 N-doped $Ge_2Sb_2Te_5$ 박막의 결정화에 대한 연구

  • Lee, Do-Gyu;Do, Gi-Hun;Son, Hyeon-Cheol;Go, Dae-Hong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.136-136
    • /
    • 2010
  • $Ge_2Sb_2Te_5$ (GST)는 광학 스토리지 및 PRAM(Phase-change Random Access Memory)에 적용 가능한 대표적인 상변화 물질이며 상변화 거동에 대한 다양한 연구가 진행되고 있다. 차세대 비휘발성 메모리로 각광을 받고 있는 PRAM의 경우 저전력 그러나 향후 고집적, 고성능 PRAM 소자구현을 위해서는 Reset 전류 감소를 통한 소비 전력 감소, 인접 셀간의 'cross talking'을 방지할 수 있는 열적 안정성 개선 등의 문제점들을 해결해야 한다. GST 물질의 전기적, 열적 특성을 조절하여 이러한 문제를 해결하기 위하여 GST 물질에 이종의 원소를 첨가하는 연구가 활발히 진행되고 있으며, 특히 질소 첨가에 의해 결정 성장 억제를 통한 결정화 온도 증가, 결정질의 저항 증가 등의 보고가 있었다. 본 연구에서는 질소를 첨가한 N-doped $Ge_2Sb_2Te_5$ (NGST) 박막의 상변화 거동을 규명하고 GST 박막과 비교하여 첨가된 질소의 영향을 분석하고자 한다. D.C Magnetron sputtering 방법으로 증착된 GST와 NGST 박막을 등온으로 유지하여 각 온도별로 열처리 시간 증가에 따른 비저항을 실시간으로 측정하여 GST와 NGST 박막의 상분율을 계산하고 Kissinger 모델을 이용하여 effective activation energy ($E_a$)를 구하였다. GST와 NGST 박막의 $E_a$는 각각 $2.08\;{\pm}\;0.11\;eV$$2.66\;{\pm}\;0.12\;eV$로 계산되었다. 따라서 첨가된 질소에 의해 NGST 박막의 결정화를 위하여 GST 박막의 경우보다 더 큰 활성화 에너지가 필요하다.

  • PDF

A Survey on Efficient Transmission method in Wireless Image Sensor Networks (Wireless Imgae Sensor Networks 에서 효율적인 전송 기법에 관한 연구)

  • Lee, Jong Seung;Lee, Kangwhan
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2009.05a
    • /
    • pp.298-301
    • /
    • 2009
  • 최근 들어 무선 멀티미디어 서비스를 위한 Wireless Sensor Network 에 관한 연구가 활발히 진행됨에 따라 그 응용의 한 부분으로써 이미지 센서를 이용하여 이미지 데이터를 전송하는 WISN(Wireless Image Sensor Networks) 에 관한 연구가 시작되었다. WISN은 센서노드의 제한된 자원(배터리, 대역폭, 처리속도, 메모리 크기)으로 인해 많은 어려움을 갖는다. 특히 그 중에서 제한된 배터리로 인해 이미지 센서노드는 효율적인 에너지 관리가 필요하다. 이미지 센서노드의 에너지 소모는 이미지 캡쳐 과정, 이미지 데이터의 처리 및 가공(compression)과정, 이미지 데이터의 전송 과정에서 발생한다. 또한 수 Kbyte 이미지 데이터는 기존의 무선센서 네트워크의 데이터보다 훨씬 크기 때문에 빈번한 이미지 데이터의 전송은 노드의 수명을 단축시켜 전체 네트워크의 분단을 초래한다. 본 논문에서는 이러한 문제점을 해결하기 위해 JPEG 이미지 크기의 변화량을 고려하여 전송 횟 수를 최소화하는 기법을 제안한다. 종단 센서노드는 자신이 이전 JPEG이미지와 현재 JPEG이미지의 크기를 비교하여 특정 임계값 이하이면 전송하지 않고, 임계값 이상일 때에는 변화된 특정 부분의 이미지만을 보냄으로써 데이터량을 줄이게 된다. 결과적으로 효율적 에너지 관리를 통해 센서 노드의 라이프타임을 향상 시키는 결과를 가진다. 제안된 기법을 검증하기 위하여 테스트 보드를 만들어 제안된 기법과 일반적인 방법에서의 데이터의 전송 횟수 및 에너지 소모량과 노드의 라이프타임을 비교하여 제안된 기법의 성능의 우수함을 보였다.

  • PDF