• Title/Summary/Keyword: 옵셋전압

Search Result 72, Processing Time 0.022 seconds

A Study of Current Ripple Reduction Due to Offset Error in SRF-PLL for Single-Phase Grid-connected Converters (단상 계통연계형 컨버터의 SRF-PLL 옵셋 오차로 인한 전류 맥동 저감에 관한 연구)

  • Seong, Eui-Seok;Jeong, Byeong-Guk;Hwang, Seon-Hwan;Kim, Jang-Mok
    • Proceedings of the KIPE Conference
    • /
    • 2014.07a
    • /
    • pp.451-452
    • /
    • 2014
  • 본 논문에서는 단상 계통연계형 컨버터의 전원 위상각을 추종함에 있어 필수적인 전압 센서의 옵셋 오차에 대한 영향을 분석하고 이를 검출 및 보상하기 위한 알고리즘을 제안하였다. 전원전압 측정에 따른 옵셋 오차는 전원 주파수의 1배 맥동을 야기하여 전원 위상각이 왜곡된다. 왜곡된 전원 위상각에 의한 좌표변환시 동기 좌표계 dq축 전류에 전원 주파수 1배의 맥동을 야기하며 이는 계통측 상전류에 직류성분과 전원 주파수 2배의 고조파 성분을 발생시키게 된다. 따라서, 본 논문에서는 전원측정시 야기되는 옵셋 오차의 영향을 분석하고 이의 검출신호로 전원 위상각 제어기의 적분출력을 선정하였다. 또한 RMS(Root Mean Square) 기법을 이용하여 옵셋 성분을 검출 및 보상하는 알고리즘을 제안하였다. 제안된 알고리즘의 성능은 시뮬레이션과 실험을 통하여 검증하였다.

  • PDF

3-phase Inverter PLL Error Compensation due to Grid Voltage Sensing Offset (계통 전압 센싱 옵셋으로 인한 3상 인버터 PLL 오차 보상 기법)

  • Jang, Ju-Young;Lee, Jeong-Hum;Yang, Seung-Chul;Moon, Sang-Ho
    • Proceedings of the KIPE Conference
    • /
    • 2014.07a
    • /
    • pp.445-446
    • /
    • 2014
  • 계통 연계형 3상 인버터는 계통과 연계 운전을 위해 전력 계통과 동기화시키는 PLL 알고리즘을 사용하게 된다. 본 논문에서는 정상분 전압을 추출하는 PLL 사용을 전제로 계통 전압의 센싱 옵셋이 발생한 경우 PLL 알고리즘을 안정적으로 동작시키기 위한 PLL 보상 방법을 제안한다.

  • PDF

A novel Random PWM technique with a constant switching frequency utilizing an offset voltage (옵셋 전압을 이용한 일정 스위칭 주파수의 Random PWM 기법)

  • Kim, Do-Kyeom;Kim, Sang-Hoon
    • Proceedings of the KIPE Conference
    • /
    • 2016.11a
    • /
    • pp.212-213
    • /
    • 2016
  • 본 논문에서는 옵셋 전압을 이용한 Random PWM 기법을 제안한다. 제안된 Random PWM은 일정 스위칭 주파수 하에서 유효벡터를 랜덤하게 위치시켜 고조파 스펙트럼(Spectrum)을 확산한다. 제안된 기법과 일반적인 PWM 기법의 고조파 스펙트럼 분포, Harmonic Spread Factor(HSF), Total Harmonic Distortion(THD)를 통해 제안된 Random PWM의 유효성을 확인하였다. 3.7kW 유도 전동기에 대한 실험을 통해 제안된 기법의 타당성을 검증하였다.

  • PDF

Asymmetric Half-Bridge Converter with Reduced DC-offset current in Transformer (감소된 DC-옵셋 전류를 가지는 비대칭 하프 브리지 컨버터)

  • Yu, Chan-Hun;Youn, Han-Shin;Jeong, Yeon-Ho;Moon, Gun-Woo
    • Proceedings of the KIPE Conference
    • /
    • 2014.07a
    • /
    • pp.201-202
    • /
    • 2014
  • 본 논문에서는 비대칭 하프브리지 컨버터의 비대칭 시비율을 개선한 컨버터를 제안한다. 일반적인 비대칭 하프 브리지 컨버터의 경우 홀드업 타임 조건 때문에 넓은 입력 전압 범위를 가지게 되고, 정상 동작시 스위치의 비대칭 동작이 심화 된다. 이러한 스위치의 비대칭 동작으로 변압기의 자화 전류 옵셋이 증가하고 변압기 부피 및 2차측 정류기들의 전압 불균형이 심화되어 컨버터 효율이 감소하게 된다. 하지만 제안된 컨버터에서는 보조 스위치와 보조 커패시터를 이용, 변압기의 권선비를 조정하여 정상 동작 시 정류기들의 비대칭을 저감하였고, 변압기의 자화 전류 옵셋을 감소시켜 높은 효율을 달성하였다. 제안된 컨버터의 타당성을 검증 하기 위해 300W 프로토 타입을 제작하여 실험을 진행 하였다.

  • PDF

Analysis of Offset Error on Single-phase Grid-connected Inverter Based on PR Current Controller (비례공진 전류제어 기반 단상 계통연계형 인버터의 옵셋 오차 분석)

  • Shin, Gwang-Hyun;Kim, Eun-Soo;Jeong, Byung-Guk;Hwang, Seon-Hwan
    • Proceedings of the KIPE Conference
    • /
    • 2016.07a
    • /
    • pp.495-496
    • /
    • 2016
  • 단상 계통연계형 인버터에서 전류센서를 통한 계통측 상전류 측정시 옵셋 오차는 전류센서와 측정 경로상에 위치한 아날로그 소자의 전압 불균형 및 비선형성으로 인하여 발생하게 된다. 옵셋 오차가 존재하지 않는 실제 상전류와 달리, 옵셋 오차를 포함한 측정된 전류로 전류 제어를 수행하게 되면 계통측상전류에 직류, 전원 주파수의 기본파 및 2배 고조파 성분을 야기한다. 이러한 직류 및 맥동 성분은 계통연계형 인버터의 전력전달에 있어서 효율을 저하시키는 원인이 된다. 본 논문에서는 단상 계통연계형 인버터에서 비례공진 전류 제어기를 적용하는 경우, 전류 옵셋 오차의 영향을 분석하고, 이를 저감하기 위한 알고리즘을 제안한다. 제안된 알고리즘의 타당성은 시뮬레이션과 실험을 통해 증명한다.

  • PDF

A Study on the Design of Amplifier for Source Driver IC applicable to the large TFT-LCD TV (대형 TFT-LCD TV에 적용 가능한 Source Driver IC 감마보정전압 구동용 앰프설계에 관한 연구)

  • Son, Sang-Hee
    • Journal of IKEEE
    • /
    • v.14 no.2
    • /
    • pp.51-57
    • /
    • 2010
  • A CMOS rail-to-rail high voltage buffer amplifier is proposed to drive the gamma correction reference voltage of large TFT LCD panels. It is operating by a single supply and only shows current consumption of 0.5mA at 18V power supply voltage. The circuit is designed to drive the gamma correction voltage of 8-bit or 10-bit high resolution TFT LCD panels. The buffer has high slew rate, 0.5mA static current and 1k$\Omega$ resistive and capacitive load driving capability. Also, it offers wide supply range, offset voltages below 50mV at 5mA constant output current, and below 2.5mV input referred offset voltage. To achieve wide-swing input and output dynamic range, current mirrored n-channel differential amplifier, p-channel differential amplifier, a class-AB push-pull output stage and a input level detector using hysteresis comparator are applied. The proposed circuit is realized in a high voltage 0.18um 18V CMOS process technology for display driver IC. The circuit operates at supply voltages from 8V to 18V.

A Study on Current Ripple Reduction Due to Offset Error and Dead-time Effect of Single-phase Grid-connected Inverters Based on PR Controller (비례공진 제어기를 이용한 단상 계통연계형 인버터의 데드타임 영향과 옵셋 오차로 인한 전류맥동 저감에 관한 연구)

  • Seong, Ui-Seok;Hwang, Seon-Hwan
    • Proceedings of the KIPE Conference
    • /
    • 2014.11a
    • /
    • pp.157-158
    • /
    • 2014
  • 단상 계통연계형 인버터에서 전류센서를 통한 상전류 측정시 옵셋 오차는 전류센서와 측정 경로상에 위치한 아날로그 소자의 전압 불균형 및 비선형성으로 인하여 발생하게 된다. 또한 데드타임은 전력용 반도체 스위치를 제어하기 위한 PWM 신호 출력시 필연적으로 발생된다. 본 논문에서는 데드타임으로 인하여 왜곡된 상전류에 포함된 옵셋 오차에 의한 영향을 분석하고 동기좌표계 dq축 전류에 포함된 특정 고조파 성분을 제거하기 위하여 PR 제어기를 사용한 알고리즘이 제안되었다. 데드타임 및 옵셋 오차로 인해 발생된 전류맥동 보상을 위한 기준신호로는 동기좌표계 dq축 전류를 사용하였다. 제안된 알고리즘의 타당성을 시뮬레이션과 실험을 통하여 증명하였다.

  • PDF

A Study on the Voltage-controlled Oscillator for 2.3lGHz Wireless Local Loop (2.3GHz WLL용 전압제어발진기 설계에 관한 연구)

  • 최준수;허창우
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2001.10a
    • /
    • pp.630-633
    • /
    • 2001
  • 본 논문에서는 2.3GHz대역의 WLL(무선가입자 회선망)에 사용하는 전압제어발진기를 설계하였다. 설계된 전압 제어 발진기는 3.2V, 10mA에서 동작하고 출력은 0.67dBm, 위상잡음 특성은 100kHz 옵셋 주파수에서 -102dBc/Hz이고 동조대역폭은 1V-3V의 전압변화에 2200∼2240MHz까지 40MHz의 동조 대역폭을 얻을 수 있었다. 따라서 제작된 전압제어 발진기는 무선가입자 회선망에 적용할 수 있다고 본다.

  • PDF

Design of HALL effect integrated circuit with reduced wolgate offset in silicon bipolar technology (옵셋전압을 저감시킨 실리콘 바이폴라 홀 IC 설계)

  • 김정언;홍창희
    • Journal of the Korean Institute of Telematics and Electronics A
    • /
    • v.32A no.1
    • /
    • pp.138-145
    • /
    • 1995
  • The offset voltage in silicon Hall plates is mainly caused by stress and strain in package, and by alignment in process. The offset voltage is appeared random for condition change with time in the factory, is non-linearly changed with temperature. In this paper proposed new method of design of Hall IC, and methematicaly proved relation layout of chip of 90$^{\circ}$-shift-current Hall plate pair is matched with "Differentail to single ended Conversion amplifier." In the experiment, the offset voltage is reduced about 1/100 time than the original offset voltage.

  • PDF

New Modulation Scheme of Modular Multi-level Converter using Offset-voltage Control for THD Improvement (모듈형 멀티레벨 컨버터의 전고조파 왜곡률을 개선하기 위한 옵셋 전압을 이용한 모듈레이션 기법)

  • Kim, Do-Hyun;Han, Byung-Moon
    • Proceedings of the KIPE Conference
    • /
    • 2016.07a
    • /
    • pp.127-128
    • /
    • 2016
  • 본 논문에서는 모듈형 멀티레벨 컨버터(Modular Multi-level Converter)의 전고조파 왜곡률(Total Harmonic Distortion)을 개선하기 위한 새로운 모듈레이션 기법에 대해서 기술하고 있다. 제안하는 모듈레이션 기법의 타당성을 검증하기 위해 PSCAD/EMTDC 소프트웨어를 이용하여 시뮬레이션을 수행하였으며, 한 암당 12개의 서브모듈로 구성된 모듈형 멀티레벨컨버터 모델을 개발하였다. 이를 통하여 제안하고자하는 옵셋 전압 방식의 모듈레이션 기법을 적용하고 타당성을 분석하였다. 또한 시뮬레이션을 통해 분석한 내용을 실험적으로 검증하기 위해 10kVA 용량의 하드웨어 축소모형을 제작하고 실험을 실시하였다.

  • PDF