• 제목/요약/키워드: 예측전압보상

검색결과 18건 처리시간 0.023초

병렬 제어기법을 이용한 UPS 출력 전압의 개선 (The Improvement of Output Voltage of UPS Using a Parallel Control Method)

  • 成 炳 模;姜 弼 淳;朴 晟 濬;金 喆 禹
    • 전력전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.158-164
    • /
    • 2002
  • 본 논문은 기존의 1차 예측 기법과 반복 제어기법을 이용하여 LC 필터와 정류 부하 등의 비선형 부하를 가지는 UPS 인버터의 출력전압 파형의 개선에 관한 연구이다. 기존의 1차 예측 기법은 정류부하에 대하여 우수한 특성을 가지므로 출력전류의 예측에 적합하나 정류 부하와 같은 비선형적인 부하의 정상 상태 오차를 보상하기에는 충분하지 못한 단점을 가진다. 따라서, 정상상태 오차를 최소화 할 수 있는 반복제어 기법을 적용하여 UPS 출력전압을 개선시키고자 한다. 제안된 제어기법에 대한 타당성을 시뮬레이션으로 검증하고, 이를 바탕으로 LC 필터를 가지는 3 kVA, 60 Hz UPS시스템을 제작하여 실험으로 검증한다

단상 UPS 인버터의 강인한 2중 데드비트제어 (Robust Double Deadbeat Control of Single-Phase UPS Inverter)

  • 박지호;허태원;안인모;이현우;정재륜;우정인
    • 조명전기설비학회논문지
    • /
    • 제15권6호
    • /
    • pp.65-72
    • /
    • 2001
  • 본 논문에서는 UPS용 인버터의 강인한 디지털제어를 위하여 인버터 출력측 LC필터의 커패시터 전압과 전류의 2중 제어루프로 구성된 새로운 제어기법을 제안한다. 제안된 전압·전류의 2중 제어루프는 전압 제어루프의 커패시터 전압을 전류 제어루프의 커패시터 전류의 위상중심으로 두고, 2중 데드비트 제어를 수행함으로써 커패시터 전류의 위상지연이 보상된 완전한 진상전류 제어가 가능하게 된다. 전류 제어루프는 디지털 제어기의 시간 지연요소를 시스템의 고유한 파라미터로 가정한 2차 데드비트 제어기로 설계하여 디지털 제어기의 고유한 연산 지연시간에 의한 성능저하를 개선한다. 또한, 외란에 의한 데드비트 제어의 영향을 제거하기 위하여 부하전류 예측기법을 전류 제어루프에 부가하여 외란을 피드포워드 보상함으로써 외란에 강인한 전류제어를 수행한다.

  • PDF

전기 저항식 습도 센서를 이용한 온도 보상된 습도계 설계 (A Temperature-Compensated Hygrometer Using Resistive Humidity Sensors)

  • 정원섭
    • 전자공학회논문지SC
    • /
    • 제43권6호
    • /
    • pp.27-32
    • /
    • 2006
  • 전기 저항식 습도 센서를 이용하여 온도 보상된 습도계를 개발하였다. 개발된 습도계는 사인파 발생기, 대수 변환기, 정류기, 그리고 증폭기로 구성되며, 사용된 센서의 선형화와 온도 보상을 수행한다. 습도계의 동작 원리를 제시하였고, 실험 결과들을 이용하여 이론적인 예측의 타당성을 증명하였다. 실험 결과는 습도계의 변환 감도가 약 24.8 mV/%RH이고 변환 특성의 선형 오차가 30에서 80 %RH의 상대습도 범위에서 17.2 %보다 작다는 것을 보여준다. 실험 결과는 또, 출력 전압의 온도 계수가 22에서 $40^{\circ}C$의 온도 범위에서 $10149ppm/^{\circ}C$ 이하라는 것을 보여준다.

BLDC 전동기를 위한 고성능 전류 제어 기법 (A High Performance Current Control Stratege for a BLDC Motor)

  • 김상훈;김진용
    • 산업기술연구
    • /
    • 제22권B호
    • /
    • pp.125-132
    • /
    • 2002
  • In this paper, a high performance current control strategy for a Brushless DC Motor is presented. The proposed strategy is based on the ramp comparison PI current control with the predictive voltage compensation. The proposed strategy is compared with the hysteresis current control strategy. The proposed method can improve the current waveforms, and it can reduce the torque ripples. So the proposed strategy is suitable to a high performance current control strategy for a Brushless DC Motor. The simulation and experimental results for a laboratory Brushless DC motor drive system confirm the validity of the proposed strategy.

  • PDF

새로운 회전자 위치 오차예측 알고리즘을 이용한 BLDC 전동기의 센서리스 제어 (Sensorless Control of BLDC Motor Using Novel RPEPA)

  • 박형준;장재훈;김종선;이상빈;유지윤
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2005년도 전력전자학술대회 논문집
    • /
    • pp.224-226
    • /
    • 2005
  • 본 논문에서는 새로운 회전자 위치 오차 예측 알고리즘(RPEPA)를 이용한 BLDC 전동기의 센서리스 제어 방법을 제안한다. 회전자 위치 정보는 3상 단자 전압으로부터 간접적인 Back-EMF 검출에 의해 추정되고, 저역통과 필터는 스위칭 노이즈 제거를 위해 사용된다. 제안한 방법은 저속 영역에서 기존 방법들 보다 향상된 성능을 갖고 있다. 필터에 의해 발생되는 위상 오차는 새로운 RPEPA에 의해 실시간 보상되어 정확한 전환시점을 결정한다. RPEPA를 이용한 센서리스 방법은 넓은 속도범위와 전동기의 효율을 개선시킨다. 제안한 방법은 실험을 통하여 타당성과 효율성을 검증한다.

  • PDF

ITER 초전도자석 전원공급장치 제어시스템의 예비설계 (Preliminary Design of AC/DC Converter Control System for ITER Superconducting Magnet)

  • 서재학;오종석;최정완;황광철;강재봉;이원석;서은일;김형기;김명기
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2012년도 추계학술대회 논문집
    • /
    • pp.251-252
    • /
    • 2012
  • ITER(국제핵융합실험로) 제어시스템은 중앙제어와 Plant System으로 구성되며 CODAC, Central Interlock, Central Safety System으로 구분된다. 초전도자석에 전류를 공급하는 AC/DC 컨버터 시스템은 2상한, 4상한 구조의 전원 장치, 초기 플라즈마 발생에 필요한 Switching Network Unit, 코일에 저장된 에너지의 급속 방전을 위한 Fast Discharge Unit 및 무효 전력 보상장치로 구성된다. 4상한 전원장치는 1, 2, 4, 6대의 전원 장치가 직렬 접속되어 무효전력 발생이 최소로 하도록 제어된다. 대용량의 무효전력이 급격히 변화는 환경에서 계통 전압을 유지하기위해 무효전력보상장치는 각 전원 장치가 예측한 무효전력 값을 이용하여 제어한다. 본 논문은 ITER 전원 장치를 운전하기 위한 제어시스템의 개요와 예비설계 결과이다.

  • PDF

개선된 전원 잡음 제거를 위한 전원 전압 감지용 위상 고정 루프의 설계 (Design of Phase Locked Loop with Supply Noise Detector for Improving Noise Reduction)

  • 최혁환;최영식
    • 한국정보통신학회논문지
    • /
    • 제18권9호
    • /
    • pp.2176-2182
    • /
    • 2014
  • 이 논문에서는 기존의 위상고정루프에 전원 잡음 제거 회로를 추가한 위상고정 루프 회로를 제안한다. 제안한 구조는 주파수 전압 변환기를 변형한 전원 잡음 제거 회로를 사용하여 임의의 전원 잡음에 대해 보상하여 동작한다. 전원 잡음 제거 회로를 사용하여 전원 잡음에 의해 발생하는 지터의 크기를 1/3로 줄였다. 제안한 위상 고정 루프는 0.18um CMOS 공정을 사용 하여 HSPICE 시뮬레이션을 통해 예측되는 결과를 검증하였다.

GaAs FET소자 모델링을 위한 소신호 모델의 검증과 대신호 모델 추출기 개발 (Development of Large Signal Model Extractor and Small Signal Model Verification for GaAs FET Devices)

  • 최형규;전계익;김병성;이종철;이병제;김종헌;김남영
    • 한국전자파학회논문지
    • /
    • 제12권5호
    • /
    • pp.787-794
    • /
    • 2001
  • 본 논문에서는 초고주파 회로에 사용되는 GaAs FET의 대신호 모델 추출기 개발에 관하여 다루었다. 모델링을 하기에 앞서 모델링에 필요한 대량의 측정 데이터를 얻기 위하여 컴퓨터에서 자동제어가 가능한 측정프로그램을 개발하였고 측정계에서 생기는 전압강하를 막기 위해 전압 강하 보상을 위한 알고리즘을 측정프로그램에 추가하였다. 소신호 모델은 대신호 모델의 복잡도를 고려하여 7개의 내부 파라미터를 갖는 소신호 모델을 사용하였으며 각 바이어스에서의 측정된 산란계수를 소신호 모델이 예측한 산란계수 결과와 비교하여 소신호 모델의 바이어스에 따른 정확성을 검증하였다. 대신호 모델은 다양한 비선형 시뮬레이션에 유리하도록 변형된 맞춤함수 모델을 사용하였고 대신호 모델 파라미터 추출 과정에서는 일차원적 최적화 기법을 통하여 최적화된 파라미터를 추출하였다. 이러한 연구는 비선형 히로 설계 시 필요한 대신호 모델의 추출시간과 측정시간을 단축시킬 수 있고 빠른 시뮬레이션 특성으로 인해 초고주파회로로 설계용 시뮬레이터에서의 최적화과정 수행에 적합한 모델을 얻을 수 있다.

  • PDF