• Title/Summary/Keyword: 실리콘산화막

Search Result 411, Processing Time 0.023 seconds

Coplanar Waveguides with Air-Bridge Fabricated on Oxidzed Porous Silicon (OPS) Substrate using Surface Micromachining (표면 마이크로머시닝을 이용한 산화된 다공질 실리콘 기판 위에 제조된 에어브리지를 가진 Coplanar Waveguides)

  • Sim, Jun-Hwan;Park, Dong-Kook;Kang, In-Ho;Kwon, Jae-Woo;Lee, Jong-Hyun;Ye, Byeong-Duck
    • Proceedings of the KIEE Conference
    • /
    • 2002.07c
    • /
    • pp.2026-2028
    • /
    • 2002
  • 본 논문에서는 실리콘 기판상의 전송선로 특성을 개선하기 위하여 표면 마이크로머시닝 기술을 이용하여 $10{\mu}m$ 두께의 다공질 실리콘 산화막으로 제조된 기판 위에 에어브리지를 가진 CPW 전송선로와 phase shifter를 제작하였다. 간격이 $30{\mu}m$, 신호선이 $80{\mu}m$인 CPW 에어브리지 전송선의 삽입손실은 4 GHz에서 -0.25 dB이며, 반사손실은 -28.9 dB를 나타내었다. CPW phase shifter의 크기는 S-W-$S_g$ = 100-30-400 ${\mu}m$로 설계되었다. "ㄷ" 모양을 가진 에어브리지의 폭은 $100{\mu}m$. 길이는 400-460-400 ${\mu}m$이다. 낮은 손실을 얻기 위한 Step된 에어브리지를 가진 phase shifter 구조가 step이 없는 에어브리지를 가진 구조보다 삽입손실이 보다 더 향상되었다. 제작된 CPW phase shifter의 위상특성은 28 GHz의 넓은 주파수 범위에서 $180^{\circ}E 의 천이를 타나내었다. 이상과 같은 결과로부터 두꺼운 다공질 실리콘은 고 저항 실리콘 집적회로 공정에서 고성능 저가의 마이크로파 및 밀리미터파 회로 응용에 충분히 활용 될 수 있으리라 기대된다.

  • PDF

A study on a silicon surface modification by $CHF_3/C_2F_6$ reactive ion etching ($CHF_3/C_2F_6$ 반응성이온 건식식각에 의한 실리콘 표면의 변형에 관한 연구)

  • Park, Hyeong-Ho;Gwon, Gwang-Ho;Gwak, Byeong-Hwa;Lee, Su-Min;Gwon, O-Jun;Kim, Bo-U;Seong, Yeong-Gwon
    • Korean Journal of Materials Research
    • /
    • v.1 no.4
    • /
    • pp.214-220
    • /
    • 1991
  • The effects of $SiO_2$ reactive ion etching (RIE) in $CHF_{3/}C_2F_6$ on the surface properties of the underlying Si substrate were studied by X-ray photoelectron spectroscopy(XPS) and secondary ion mass spectrometry(SIMS) techniques. Angle-resolved XPS analysis was carried out as non-destructive depth profile one for investigating the chemical bonding states of silicion, carbon, oxygen and fluorine. The residue layer consists of C-F polymer. O-F bond was found on the top of the polymer layer and Si-O, Si-C and Si-F bonds were detected between Si substrate and polymer film. A 60nm thick damaged layer of silicon surface mainly contains carbon and fluorine.

  • PDF

Effects of Wet Chemical Treatment and Thermal Cycle Conditions on the Interfacial Adhesion Energy of Cu/SiNx thin Film Interfaces (습식표면처리 및 열 사이클에 따른 Cu/SiNx 계면접착에너지 평가 및 분석)

  • Jeong, Minsu;Kim, Jeong-Kyu;Kang, Hee-Oh;Hwang, Wook-Jung;Park, Young-Bae
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.21 no.1
    • /
    • pp.45-50
    • /
    • 2014
  • Effects of wet chemical treatment and thermal cycle conditions on the quantitative interfacial adhesion energy of $Cu/SiN_x$ thin film interfaces were evaluated by 4-point bending test method. The test samples were cleaned by chemical treatment after Cu chemical-mechanical polishing (CMP). The thermal cycle test between Cu and $SiN_x$ capping layer was experimented at the temperature, -45 to $175^{\circ}C$ for 250 cycles. The measured interfacial adhesion energy increased from 10.57 to $14.87J/m^2$ after surface chemical treatment. After 250 thermal cycles, the interfacial adhesion energy decreased to $5.64J/m^2$ and $7.34J/m^2$ for without chemical treatment and with chemical treatment, respectively. The delaminated interfaces were confirmed as $Cu/SiN_x$ interface by using the scanning electron microscope and energy dispersive spectroscopy. From X-ray photoelectron spectroscopy analysis results, the relative Cu oxide amounts between $SiN_x$ and Cu decreased by chemical treatment and increased after thermal cycle. The thermal stress due to the mismatch of thermal expansion coefficient during thermal cycle seemed to weaken the $Cu/SiN_x$ interface adhesion, which led to increased CuO amounts at Cu film surface.

광 도파관 용 실리콘 마스터의 제작

  • ;;;;;;Makoto Ishida
    • Proceedings of the Korean Society Of Semiconductor Equipment Technology
    • /
    • 2005.05a
    • /
    • pp.111-115
    • /
    • 2005
  • 광 도파관 제작을 위한 마스터를 (100), (110) 실리콘 웨이퍼를 이용하여 제작하였다. DRIE와 화학적 습식 식각을 이용하여 사각형 모양의 부드러운 표면을 가진 마스터를 구현하였다. 식각된 패턴의 거칠기는 광 도파관을 제작할 수 있을 정도로 충분히 작았다. 마스터와 광 도파관의 분리를 용이하게 하기 위하여 마스터에 산화막을 형성하고 PFAS를 도포함으로써 HIBRIMERs 광 도파관을 성공적으로 제작할 수 있었다.

  • PDF

Chemical Degradation of Tungsten Oxide Thin Films (텅스텐 산화물 박막의 화학적 퇴화)

  • Lee, Kil-Dong
    • Solar Energy
    • /
    • v.15 no.3
    • /
    • pp.141-149
    • /
    • 1995
  • The tungsten oxide thin films were prepared on $s_i$ wafer by using an electron-beam evaporation technique. Thickness and structure of tungsten oxide film degraded in various electrolytes were analyzed by Rutherford backscattering spectroscopy, Raman spectroscopy, X-ray photoelectron spectroscopy and scanning electron microscope. Thickness of $WO_3$ film was the most dissolved in 1M $H_2SO_4$ electrolytye. We have confirmed that the degradation of this films was accelerated by $H_2O$ in electrolytes. But the electronic structure of film degraded by electrolyte contained of glycerol was not changed as comparision with as-deposited film. The degradation may be attributed to a change of thickness and the surface morphology of the film.

  • PDF

Improvement of the Electrical Characteristics of a Polysilicon TFT Using Buffered Oxide Etch Cleaning (Buffered Oxide Etch 세정에 의한 다결정 실리콘 TFT의 전기적 특성 개선)

  • 남영묵;배성찬;최시영
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.41 no.8
    • /
    • pp.31-36
    • /
    • 2004
  • we developed a technique to manufacture more reliable polycrystalline silicon TFT-LCDs using UV cleaning and buffered oxide etch(BOE) cleaning which remove the native oxide of the silicon surface before laser annealing. To investigate the effects of pre-treatments on the surface roughness of polycrystalline silicon, we measured atomic force microscopy(AFM). Also the electrical characteristics of polysilicon TFTs, breakdown characteristic and switching Performance, were tested for various pre-treatment conditions and several locations in large glass substrate.

Effects of Trench Depth on the STI-CMP Process Defects (트랜치 깊이가 STI-CMP 공정 결함에 미치는 영향)

  • 김기욱;서용진;김상용
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.9 no.4
    • /
    • pp.17-23
    • /
    • 2002
  • The more productive and stable fabrication can be obtained by applying chemical mechanical polishing (CMP) process to shallow trench isolation (STI) structure in 0.18 $\mu\textrm{m}$ semiconductor device. However, STI-CMP process became more complex, and some kinds of defect such as nitride residue, tern oxide defect were seriously increased. Defects like nitride residue and silicon damage after STI-CMP process were discussed to accomplish its optimum process condition. In this paper, we studied how to reduce torn oxide defects and nitride residue after STI-CMP process. To understand its optimum process condition, We studied overall STI-related processes including trench depth, STI-fill thickness and post-CMP thickness. As an experimental result showed that as the STI-fill thickness becomes thinner, and trench depth gets deeper, more tern oxide were found in the CMP process. Also, we could conclude that low trench depth whereas high CMP thickness can cause nitride residue, and high trench depth and over-polishing can cause silicon damage.

  • PDF

$C_4F_8/H_2$ 헬리콘 플라즈마를 이용한 산화막 식각시 형성된 잔류막 손상층이 후속 실리사이드 형성 및 전기적 특성에 미치는 효과

  • 김현수;이원정;윤종구;염근영
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 1998.02a
    • /
    • pp.179-179
    • /
    • 1998
  • 실리콘 집적회로 제조시 sub-micron 의 contact 형성 공정은 질연막 형성 후 이의 식각 및 세정, c contact 실리사이드, 획산방지막, 배선 금속층의 형성 과정올 거치게 된다. 본 연구팀에서는 C.F야f2 헬리 콘 플라즈마훌 이용한 고선택비 contact 산화막 식각공정시 형성된 잔류막충과 오염 손상올 관찰하고 산소 플라즈마 처리와 후속 열처리에 따른 이들의 제거 정도를 관찰하여 이에 대한 결과를 발표하였다. 본 연구메서는 식각 및 후처리에 따라 잔류하는 잔류막과 손상층이 후속 공정인 contact 실리사이드 형 섬에 미치는 영향올 관찰하였다. C C.F바f2 웰리콘 풀라즈마률 이용한 식각시 공정 변수로는 수소가스 첨가, bias voltage 와 과식각 시간 의 효과를 관찰하였으며 다른 조건은 일정하게 하였다 .. Contact 실리사이드로는 Ti, Co-싫리사이드를 선 택하였으며 Piranha cleaning, 산소 플라즈마 처리, 산소 풀라즈마+600 'C annealing으로 각각 후처리된 시 편을 후처리하지 않은 시펀돌과 함께 실리사이드 형성용‘시펀으로 이용하였다 각각 일정 조건에서 동 일 두께의 실리사이드훌 형성시킨 후 4-point probe룰 이용하여 면저황올 측정하였다 후처리하지 않은 시편의 경무 실리사이드 형성은 아주 시펀의 일부분에서만 형성되었으며 후속 세정 및 얼처리훌 황에 따라 실리사이드의 면저항은 감소하여 식각 과정을 거치지 않은 깨끗한 실리콘 웨이퍼위에 실리사이드 를 형성시킨 값(control 값)에 접근하였다. 실리사이드의 면저항값은 식각시 노훌된 실리콘 표면 위에 형 성된 손상충보다는 잔류막에 큰 영향을 받았으며 수소 가스가 첨가된 식각 가스로 식각한 시편으로 형 성한 실리사이드의 면저항값이 손상이 상대적으로 적은 것으로 관찰된 수소훌 첨가하지 않은 식각 가 스로 식각한 시펀 위에 형성된 실리사이드의 면저황에 비해 낮은 값을 나타내었다. 실리사이드의 전기적 륙성에 미치는 손상층의 영향올 좀더 면밀히 관찰하고자 bare 실리콘 wafer 에 잔류막이 거의 없이 손상층을 유발시키는 식각 조건들 (100% HBr, 100%H2, 100%Ar, Cl싸fz)에 대하여 실 리콘 식각을 수행한 후 Co-실리사이드률 형성하여 이의 면저황을 측정한 걸과 100% Ar 가스로 식각된 시편을 이용하여 형성한 실리사이드의 면저항은 control 에 기까운 면저항값올 지니고 따라서 손상층이 실리사이드 형섬메 미치는 영향은 크지 않음을 알 수 있었다. 이상의 연구 결과훌 통해 손상층이 실리사이드의 형성이나 전기적 톡섬에 미치는 영황은 잔류막층 에 의한 영향보다 적다는 것을 알 수 았으며 잔류막층의 두께보다는 성분이나 걸합상태, 특히 식각 및 후처리 후 잔류하는 탄소 싱분과 C-Si 결함에 큰 영향올 받는 것올 알 수 있었다.

  • PDF

PEALD TaNx 박막 내 질소 함량 확산 방지 특성에 미치는 영향

  • Mun, Dae-Yong;Han, Dong-Seok;Sin, Sae-Yeong;Park, Jong-Wan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.08a
    • /
    • pp.179-179
    • /
    • 2010
  • 다양한 분야에서 확산 방지막은 소자의 신뢰성 향상에 중요한 역할을 하고 있다. 최근 반도체에 적용되기 시작한 구리 배선 형성 공정에서도 실리콘이나 실리콘 산화막으로 구리가 확산하는 것을 방지하는 기술이 중요한 부분을 차지하고 있다. 기존 physical vapor deposition (PVD)법을 이용한 $TaN_x$ 확산 방지막 형성 기술이 성공적으로 적용되고 있으나 반도체의 최소선폭이 지속적으로 감소함에 따라 한계에 다다르고 있다. 20 nm 급과 그 이하의 구리 배선을 위해서는 5 nm 이하의 매우 얇고 높은 피복 단차율을 가진 확산 방지막 형성 기술이 요구된다. 또한, 요구 두께의 감소에 따라 더 우수한 확산 방지 특성이 요구된다. Atomic layer deposition (ALD)은 박막의 정교한 두께 조절이 가능하며 높은 종횡비를 가지는 구조에서도 균일한 박막 형성이 가능하다. 이번 연구에서는 다른 질소 함량을 가진 $TaN_x$ 박막을 Tertiarybutylimido tris (ethylamethlamino) tantalum (TBITEMAT) 전구체와 $H_2+N_2$ 반응성 플라즈마를 사용하여 plasma enhanced atomic layer deposition (PEALD) 법으로 형성하였다. 박막 내질소 함량에 따라 $TaN_x$의 상 (phase)과 미세구조 변화가 관찰되었고, 이러한 물성의 변화는 확산 방지 특성에 영향을 주었다. TEM (Transmission electron microscopy)과 SEM (scanning electron microscope), XPS (x-ray photoelectron spectroscopy)를 통해 $TaN_x$의 물성을 분석하였고, 300 도에서 700 도까지 열처리 후 XRD (x-ray deffraction)와 I-V test를 통해 확산 방지막의 열적 안정성이 평가되었다. PEALD를 통해 24 nm 크기의 trench 기판 위에 약 4 nm의 $TaN_x$ 확산 방지막이 매우 균일하게 형성할 수 있었으며 향후 구리 배선에 효과적으로 적용될 것으로 예상된다.

  • PDF