• Title/Summary/Keyword: 스위칭 활동

Search Result 16, Processing Time 0.029 seconds

Design of Low-Power Approximate Encoder for Data Bus Inversion (데이터 버스 반전 기법을 위한 저전력 근사 인코더 설계)

  • Raein Lee;Yeongkyo Seo
    • Transactions on Semiconductor Engineering
    • /
    • v.2 no.4
    • /
    • pp.78-83
    • /
    • 2024
  • As the integration of multiple systems into a single chip increases, on-chip bus power consumption has become a significant concern, necessitating strategies to reduce it. In contrast, off-chip environments requiring reduced energy consumption on buses primarily utilize the Data Bus Inversion (DBI) technique. DBI is a data encoding method that reduces switching activity, achieving an average reduction of 18.25% in switching activity and effectively lowering total energy consumption in off-chip applications. However, applying conventional DBI on-chip leads to energy overhead issues, highlighting the need for a novel DBI encoder tailored to on-chip environments. This paper proposes an approximate DBI encoder that incorporates approximate computation into the majority voter circuit, a key component of the DBI encoder, to address the energy overhead issue. The DBI technique using the two proposed approximate majority voter circuits reduces average switching activity by 5.75% and 10.50%, respectively. While the approximate computation results in a slight increase in switching activity compared to the conventional DBI, it achieves an average reduction of approximately 20% in delay time and around 56% in power consumption.

Switching acoustic noise & thermal loss reduction method through power circuit parallel construction of electric vehicle propulsion inverter (전기자동차 구동용 인버터의 전력회로 병렬 구성을 통한 스위칭 소음 및 손실 저감 방법)

  • Lee, Jong-Chan;Hong, Sung-Min;You, Doo-Young;Bang, Lee-Seok
    • Proceedings of the KIPE Conference
    • /
    • 2013.07a
    • /
    • pp.370-371
    • /
    • 2013
  • 최근 계속되는 유가 상승과 화석에너지의 고갈 문제, 그리고 환경에 대한 관심 증가로 인해 자동차의 연비 개선 및 배기가스 저감을 위한 친환경 자동차 기술로 전기자동차에 대한 연구 활동이 활발하게 진행 중이다. 전기자동차에서 동력을 발생시키는 대용량 전동기는 큰 토크 발생에 필요한 전류를 받아들이기 위하여 내부적으로 이중 권선을 갖도록 구성되어 있고, 인버터 전력소자는 대용량 소자를 사용하거나 병렬로 구성하여 전동기 1상의 전류를 감당하도록 되어 있다. 본 논문에서는 전동기의 이중 권선에 인버터의 전력회로를 병렬로 구성하여 6선 3상으로 연결함으로써 전동기에 인가되는 인버터의 PWM 스위칭 주파수를 기존보다 낮게 사용하더라도 스위칭 소음, 전류의 맥동 및 손실을 줄일 수 있는 방법을 제안하였다.

  • PDF

Automatic Power Switching Unit (비상 전원용 초소형 스위칭 모듈 관한 연구)

  • Kang, Ey-Goo;Ann, Byoung-Sup;Nam, Tae-Jin;Kim, Bum-June;Lee, Young-Hon;Chung, Hun-Suk
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2009.06a
    • /
    • pp.82-82
    • /
    • 2009
  • 현재 국내에는 많은 가구들이 전기를 사용하고 있다. 아파트, 주택에 들어가는 전기 시스템들이 많이 발전하였지만 뜻하지 않은 사고로 인해 정전이 되는 경우가 있다. 정전시에는 아파트 같은 경우는 비상등, 엘리베이터 등 최소한의 장치만이 작동하도록 되어있다. 그러므로 각 세대에는 전기가 들어가지 않는다. 우리나라 경우에는 태풍이나 여름 같은 경우에는 전기를 많이 사용하기 때문에 발전기가 과부화 걸리는 현상이 생기기도 한다. 장기간 정전시에 가장 문제가 되는 기기는 냉장고, 전등이 될 것이다. 냉장고 같은 경우는 음식들이 상하게 되고, 전등 같은 경우에는 밤에 활동하는데 지장을 주게 된다. 따라서 본 논문에서는 정전시에는 자동적으로 비상발전기의 전원을 사용하고, 상시에는 다시 한전의 전원을 사용하게 하는 초소형 자동 스위칭 전원 모듈을 설계 제작한 논문이다. 설계된 스위칭 모듈에 대해서 시뮬레이션한 결과 예상한대로 비상시에 자동적으로 스위칭되는 결과를 알 수 있었다.

  • PDF

Operation Rearrangement for Low-Power VLIW Instruction Fetches (저전력 VLIW 명령어 추출을 위한 연산재배치 기법)

  • Sin, Dong-Gun;Kim, Ji-Hong
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.28 no.10
    • /
    • pp.530-540
    • /
    • 2001
  • As mobile applications are required to handle more computing-intensive tasks, many mobile devices are designed using VLIW processors for high performance. In VLIW machines where a single instruction contains multiple operations, the power consumption during instruction fetches varies significantly depending on how the operations are arranged within the instruction. In this paper, we describe a post-pass optimal operation rearrangement method for low-power VLIW instruction fetch, The proposed method modifies operation placement orders within VLIW instructions so that the switching activity between successive instruction fetches is minimized. Our experiment shows that the switching activity can be 34% on average fro benchmark programs.

  • PDF

Collecting and Analyzing Personal Software Process Data in Web Application Development (웹 애플리케이션 개발에서의 개인 프로세스 데이터 수집 및 분석을 위한 도구)

  • Shin, Hyun-Il;Choi, Ho-Jin
    • Annual Conference of KIPS
    • /
    • 2006.11a
    • /
    • pp.539-542
    • /
    • 2006
  • Personal Software Process (PSP)에서 개인 개발자들이 수행해야 되는 측정 및 분석 활동이 제시된다. 측정 및 분석 활동의 일관되고 지속적인 수행으로 개발자들은 소프트웨어 품질 향상, 보다 정확한 예측, 개인 역량의 객관적인 평가, 개인 프로세스의 정량적 관리 등의 이득을 얻을 수 있다. 측정 및 분석 활동에서 신뢰성 있는 데이터의 수집이 무엇보다 중요하다. 하지만, 데이터 수집의 높은 오버헤드(overhead)와 컨텍스트 스위칭(context switching)의 문제로 인하여 신뢰성 있는 데이터의 수집에 많은 어려움이 존재한다. 이러한 어려움을 감소시키기 위해 자동 데이터 수집 및 분석 기법이 연구되어 왔다. 본 논문에서는 기존의 자동 데이터 수집 및 분석 기법을 확장하여 웹 애플리케이션 개발에서의 개인 프로세스 데이터를 자동 수집 및 분석 하는 도구를 설명한다.

  • PDF

Low Power Force-Directed scheduling for Optimal module selection Architecture Synthesis (최적 모듈 선택 아키텍쳐 합성을 위한 전력 감소 Force-Directed 스케쥴링)

  • Choi, Ji-Young;Kim, Hi-Seok
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.29 no.9A
    • /
    • pp.1091-1100
    • /
    • 2004
  • In this paper, we present a reducing power conswnption of a scheduling for module selection under the time constraint. The proposed low power scheduling executes FDS_LP considering low power to exist the FDS scheduling by inputted the behavioral language. The proposed FDS_LP perfonns lower power consumption with dynamic power which is minimized the switching activity, based on force conception In the time step of module selection, an optimal RT(Register Transfer) library is composed by exploration of the parameters such as power, area, and delay. To find optimal parameters of RT library, an optimal module selection algorithm using Branch and Bound algorithm is also proposed. In the comparison and experimental results, The proposed FDS_LP algorithm reduce maximum power saving up to 23.9% comparing to previous FDS algorithm.

Development of Ferrites (페라이트의 개발동향)

  • 권오흥
    • Resources Recycling
    • /
    • v.11 no.5
    • /
    • pp.39-54
    • /
    • 2002
  • 다케이 세미나는 일본의 기업가 및 학자들로만 구성되어 산화철 및 페라이트분야에 대해 발표 및 허심탄회하게 토의하는 세미나로서 각 기업체간은 상호기술교류 차원에서 많은 참가가 이루어지고 있다. 다케이 세미나의 처음 시작은 다케이 선생의 발상으로 소화 45년(1970년)봄에 제1회 페라이트 하계 세미나 발기인회(회장 다케이 선생, 호시노, 가라자와, 나카무라, 스기모토, 기무라, 오카모토)가 발족되어 매년 7월 3째주 금, 토요일에 페라이트 하계 세미나가 개최되었으며, 지금 현재 제22회를 성황리에 마치고 앞으로도 활발한 연구 활동이 계속 이루어질 것이다. 1930년경 일본의 가토와 다케이가 페라이트에 대한 연구를 독자적으로 수행하여 현재의 페라이트는 기존의 금속 재료에 비하여 전기적 비저항이 훨씬 크기 때문에 우리가 사용하는 전기 제품의 곳곳에 사용되어 지고 있다. 예로 스위칭 전원에 사용되는 트랜스 core, TV와 모니터에 사용되는 편향 core, 로터리 core, 토로이드 core, E·U core, Flyback core등이 사용되고 있다.

A Low power Scheduling and Allocation Algorithm for Multiple Supply Voltage (다중 공급 전압을 이용한 저 전력 스케쥴링 및 할당 알고리듬)

  • 최지영;박남서;안도희
    • Journal of the Korea Society of Computer and Information
    • /
    • v.7 no.2
    • /
    • pp.79-86
    • /
    • 2002
  • This paper presents a low power scheduling and allocation algorithm for multiple supply voltage. The proposed supply voltage scheduling algorithm determines the control step to execute a possible the operation experimentally using another supply voltage level. Also, the switching activity using component library. and the supply voltage allocation method uses the graph coloring technique for low power, the proposed algorithm Proves the effect through various high level benchmark examples to adopt a multiple supply voltage scheduling algorithm for low power.

  • PDF

Code Compression Combined with Low-Power Encoding (임베디드 환경에서 저전력 인코딩을 이용한 코드 압축 기법)

  • 이병호;김태환;서의성;이준원
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2004.10a
    • /
    • pp.559-561
    • /
    • 2004
  • 임베디드 시스템은 정해진 하드웨어 환경에서 특정 어플리케이션이 돌아가는 형태로 존재한다. 코드 압축은 이러한 임베디드 시스템환경에서 메모리와 프로세서간의 소모되는 전력을 줄이는 가장 효과적인 방법으로 잘 알려져 있다. 본 논문에서는 기존과는 다른 접근방법을 통해 이 문제를 정의하고, 압축되는 명령어들의 이진코드를 결정하는 방법을 제시하고자 한다. 압축될 명령어들에 적절한 이진코드를 할당한다면 상당한 에너지를 절약할 수 있다. 이는 명령어 접근 때 발생하는 스위칭 활동이 이진코드할당에 큰 영향을 받기 때문이다. 전력 절감을 위해 이 문제를 그래프 최적화 문제로 전환을 하고, 점진적인 노드 커버링 테크닉(incremental node covering technique)을 사용하여 부분적으로는 효율적이면서도 전체적으로는 효과적인 방법으로 해결하고자 한다.

  • PDF

A Minimal Resource High-Level Synthesis Algorithm for Low Power Design Automation (저 전력 설계 자동화를 위한 최소 자원 상위 레벨 합성 알고리즘)

  • Lin, Chi-Ho
    • The Journal of The Korea Institute of Intelligent Transport Systems
    • /
    • v.7 no.3
    • /
    • pp.95-99
    • /
    • 2008
  • This paper proposes a new minimal resource high-level synthesis algorithm for low power design automation. The proposed algorithm executes an efficient approach to minimize the power consumption of the functional units in a circuit during the high level synthesis. In this paper, we visit all control steps one by one to reduce the switching activity in CDFG. The register sharing algorithm determines the minimum register after the life time analysis of all variable. According to property of input signal for functional unit, the proposed method visits all control step one by one and determines the resource allocation with minimal power consumption at each control step in a greedy fashion. The effect of the proposed algorithm has been proved through various filter benchmark to adopt a new scheduling and allocation algorithm considering the low rover.

  • PDF