• Title/Summary/Keyword: 속도 보상

Search Result 715, Processing Time 0.038 seconds

MRAS Sensorless Control using the Back-EMF of PMA-SynRM Motor (PMA-SynRM의 역기전력을 이용한 MRAS 센서리스 제어)

  • Joo, Kyoung-Jin;Oh, Ye-Jun;Lee, Hyun-Gi;Cho, Su-Yeon;Lee, Ju
    • Proceedings of the KIEE Conference
    • /
    • 2015.07a
    • /
    • pp.647-648
    • /
    • 2015
  • 최근 최저효율제를 대비한 프리미엄급 고효율 전동기의 필요성이 대두됨에 따라 유도전동기를 대체할 수 있는 고효율 전동기로써 영구자석 매입형 동기 릴럭턴스 모터(PMA-SynRM)가 각광받고 있다. 하지만 모터의 속도와 토크를 제어하기 위해 회전자 속도와 위치 정보를 측정할 수 있는 센서가 필요하고, 이 때 센서 설치의 공간적 문제, 센서의 유지/보수 및 시스템의 추가 비용 발생 등 많은 문제점들이 발생한다. 따라서 센서를 제거하기 위한 센서리스 위치 및 속도 제어에 관한 연구가 폭 넓게 진행되고 있다. 하지만 모터를 운전함에 따라 저항이나 역기전력 상수, 인덕턴스 등의 제정수의 변동이 발생하게 되고 센서리스 제어 시 이러한 변동에 의해서 추정 속도 및 위치에 오차가 발생하게 된다. 본 논문에서는 이러한 오차의 보상을 위해 MRAS(Model Reference Adaptive System) 방식을 적용한 센서리스 제어를 제안한다.

  • PDF

A 10-bit 1-MHz Cyclic A/D Converter with Time Interleaving Architecture and Digital Error Correction (시분할 구조와 디지털 에러 보상을 사용한 10비트 1MHz 사이클릭 아날로그-디지털 변환기)

  • 성준제;김수환
    • Proceedings of the IEEK Conference
    • /
    • 1998.10a
    • /
    • pp.715-718
    • /
    • 1998
  • 본 논문에서는 시분할 구조와 1.5bit 디지털 에러보상을 사용하여 작은 면적을 갖는 저 전압, 저전력 10bit 1㎒ 사이클릭 A/D 변환기를 제안하였다. 제안된 사이클릭 A/D 변환기는 시분할 구조를 사용함으로서 변환속도의 향상과 저 전력 특성을 가질 수 있었으며 1.5bit 디지털 에러 보상을 사용함으로서 10bit의 고해상도와 저 전력 특성을 구현할 수 있었다. 제안된 사이클릭 A/D 변환기는 0.6㎛ CMOS Nwell 공정 parameter로 simulation 하였으며 layout 결과 칩면적은 1.1㎜×0.8㎜ 이며 이는 비슷한 성능을 갖는 다른 A/D 변환기에 비하여 매우 작은 크기이다. 제안된 사이클릭 A/D 변환기는 3V의 전원전압에 1.6㎽의 전력소모를 갖는다. Matlab simulation 결과 INL, DNL은 각각 0.6LSB, 0.7LSB 이하의 값을 보였다.

  • PDF

Network-adaptive Control of Object Stiffness for Networked Haptic Collaboration System (네트워크 기반 햅틱 협업 시스템의 네트워크 적응적 물체 강도 조절 기법)

  • Son, Seok-Ho;Lee, Seok-Hee;Kim, Jong-Won
    • 한국HCI학회:학술대회논문집
    • /
    • 2007.02a
    • /
    • pp.76-82
    • /
    • 2007
  • 햅틱 협업을 위한 네트워크는 기본적으로 지연, 지터, 손실의 제약을 가진다. 햅틱은 정보의 속도에 민감하므로 네트워크 환경에서 협업을 이루어내기에 많은 제약이 있다. 특히 협업의 품질을 감소시키는 네트워크 지연을 보상하기 위한 연구가 필요하다. 본 논문에서는 물체의 좌표 전송을 기반으로 한 햅틱 협업이 높은 수준의 지연시간을 지닌 네트워크에서 발생할 수 있는 문제를 정의하고 그 원인을 파악하여 안정적인 협업을 유지하기 위하여 네트워크 지연 문제를 보상할 수 있는 기법을 제시한다. 네트워크 지연에 의해서 물체를 밀 때 더 많은 힘을 사용되는 현상과 클라이언트들이 물체를 들어올릴 때 물체가 진동하는 현상이 발생된다. 이 문제를 해결하기 위해 물체의 강도를 변경하는 방법을 제안한다. 지연 시간의 수준이 증가하여도 지연 문제가 발생하지 않게 함과 동시에 최대한 원래 물체 강도를 유지하기 위해서 클라이언트가 물체에 발생시키고자 하는 힘과 서버에서 물체에 발생시키는 힘을 같도록 만드는 수식을 유도한다. 이 수식을 이용하여 지연의 크기에 관계없이 클라이언트가 물체의 위치를 제어할 수 있다. 지연 보상 기법을 통해 햅틱 미디어의 품질을 유지하면서 지연에 의한 문제를 해결하는 방안을 제시하며, 실제 실험을 통하여 결과를 확인한다.

  • PDF

넓은 입력 범위를 갖는 DCM-DCM 단일 역률 보상 AC/DC 컨버터의 Voltage Doubler를 적용한 전압 및 전류 스트레스의 저감

  • Kim, Jun-Ho;Park, Gi-Beom;Jo, Dae-Yeon;Mun, Geon-U
    • Proceedings of the KIPE Conference
    • /
    • 2010.07a
    • /
    • pp.349-350
    • /
    • 2010
  • 본 논문에서는 부스트 컨버터와 플라이백 컨버터가 통합된 단일(Single Stage) 역률 보상 회로의 2차측에 Voltage Doubler를 적용한 새로운 역률 보상회로를 제안한다. 제안하는 회로는 불연속 모드(DCM-DCM)로 동작하며, 스위치 전압 및 전류 스트레스를 저감하고 2차측 다이오드의 전압 스트레스를 저감시키는 특징이 있다. 120 V LED 구동 드라이버 사양의 실험을 통해 제안한 회로의 동작을 검증한다.

  • PDF

SNS Advertisement Brokerage Platform Based On Viral Widget (측정위젯 기반 SNS 광고 중개)

  • Park, Kiung;Kwon, Hee-Gu;Yu, Dong-Kyun;Lee, Jae-Won
    • Proceedings of the Korea Contents Association Conference
    • /
    • 2014.11a
    • /
    • pp.449-450
    • /
    • 2014
  • 온라인 마케팅 요소 중 하나로 개인의 SNS를 통해 이루어지는 바이럴마케팅(Viral Marketing)이 각광 받고 있다. 이러한 흐름 속에서 콘텐츠의 바이럴을 유도하기 위한 수단으로 보상형광 고가 많이 활용되고 있다. 하지만 종래의 보상형광고 추첨을 통해 특정인에게만 지급이 되고 그 당첨확률은 매우 낮았다. 초기에는 매우 번창하였으나 당첨가능성이 없다는 인식이 확대되면서 참여율은 지속적으로 하락하였고, 보상형광고를 통한 바이럴마케팅 유도 사례는 점점 보기 어려워졌다. 이러한 문제점을 해소하기 위해 측정위젯을 기반으로 하여 콘텐츠의 바이럴의 생성과 확산에 기여도가 높은 참여자일수록 성과제로 더 많은 리워딩을 받을 수 있는 솔루션과 함께 광고주와 참여자를 직접 이어 줄 수 있는 플랫폼을 설계하였다.

  • PDF

Trend of Ele ctronic Dispersion Compensation Technique for Optical Transmission (광 전송을 위한 EDC 기술동향)

  • Lee, S.U.;KO, J.S.
    • Electronics and Telecommunications Trends
    • /
    • v.19 no.5 s.89
    • /
    • pp.107-113
    • /
    • 2004
  • 광섬유의 분산특성에 의한 신호의 왜곡을 완화하기 위한 방법의 하나로 수신단에서 전기적 등화에 의한 분산 보상법이 개발되고 있다. 이 기술은 이미 유무선 전송에 널리 사용되었으며 근래에 고속의 광 전송에도 도입되고 있다. 본 논문은 이와 관련된 기술을 소개하고자 한다. 현재까지 비교적 구현이 용이한TF(Transversal Filter)와 DFE(Decision Feedback Equalizer)에 관한 결과가 주로 발표되었다. 전송속도는 대부분이 현재 상용화된 10Gb/s이며 40Gb/s에 관한 결과도 최근 발표되었다. 등화기의 효과적인 적응 제어 방법에 관하여도 몇 가지 기술이 제시되었다. 이 기술의 대표적인 적용분야는 단일모드 광섬유의 편광모드 분산에 대한 보상이며 그 외에 다중모드 광섬유의 모드간 분산 보상에도 활용될 수 있다. 이 기술의 사용으로 전송거리의 확장에 의한 경제성 향상을 기대할 수 있다.

A High Density Memory Device for Next Generation Low-Voltage and High-Speed Operations (차세대 저 전압, 고속 동작 요구에 대응하는 대용량 메모리의 개발)

  • 윤홍일;이현석;유형식;천기철
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2000.11a
    • /
    • pp.3-5
    • /
    • 2000
  • 1.8V,4Gb DDR SDRAM설계 및 제작을 수행하였다. DRAM동작 시 발생하는 Bit Line간 CouplingNoise를 보상하기 위한 Twisted Open Bit Line 구조를 제안하였다. Low Voltage Operation으로 인한 Bit Line Sense Amplifier 의 동작 저하를 보상하기 위한 BL S/A Pre-Sensing 방식 및 Reference Bit Line Voltage Calibration 구조를 제안하였다. Chip면적 증가로 인한 동작속도 감소의 보상을 위해 Repeater Driver 구조를 Core 및 Periphery Circuit에 적용하여 동작 대비 Chip 면적의 증가를 최소화 하도록 하였다.

  • PDF

A Design of Filler Compensated PID Controller via Transfer Function Synthesis (전달함수 합성법에 의한 필터 보상형 PID 제어기 설계)

  • Kim, Jong-Gun;Kim, Ju-Sik;Kim, Hong-Kyu
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.22 no.9
    • /
    • pp.88-93
    • /
    • 2008
  • This paper proposes a frequency transfer function synthesis of a later compensated PID controller for an approximated low order model. The proposed method identifies the parameter vector of PID controller from a linear system that is formed by rearranging a loop frequency transfer function synthesis including the filter compensated PID controller obtained from the given frequency response bounds. And an example for the turbine speed control system of Chungju hydropower plant is given to illustrate the feasibilities of suggested schemes.

A Digital Power Factor Correction(PFC) Control for Input Current Distortion Reduction (입력 전류 왜곡을 저감한 단상 디지털 역률 제어 보상 기법)

  • Youn, Han-Shin;Park, Jin-Sik;Yu, Chan-Hun;Moon, Gun-Woo
    • Proceedings of the KIPE Conference
    • /
    • 2014.07a
    • /
    • pp.279-280
    • /
    • 2014
  • 이 논문에서는 단상 디지털 역률 제어 보상 기법(PFC)을 제안한다. 제안된 방법은 인덕터 전류의 첨두값을 예측하고 기울기 보상 방법을 적용하여 제어기 출력을 생성함으로써 인덕터 전류의 첨두값을 제한하고, 스위칭 한 주기 안에 연속 도통 모드(CCM)과 불연속 도통 모드(DCM) 전류 제어를 완료한다. 따라서 기존 디지털 평균 전류 제어기에서 문제시 되었던 DCM-CCM 변환구간 즉 경계 도통 모드(BCM)에서 입력 전류 왜곡을 저감하였다. 제안된 제어기법의 유효성은 입력 전압 230Vac, 출력 전압 400V, 출력 750W급의 시제품 실험을 통해 검증하였다.

  • PDF

A Feasibility Study on CCM Totem-pole Boost Bridgeless Power Factor Correction Converters using SiC MOSFET (전류연속모드 토템폴 부스트 역률보상회로에서의 SiC MOSFET 적용 연구)

  • Kim, Dong-Hyun;Choi, Sung-Jin;Lee, Hong-Hee;Jang, Paul
    • Proceedings of the KIPE Conference
    • /
    • 2016.11a
    • /
    • pp.147-148
    • /
    • 2016
  • 토템폴 구조는 브리지리스 부스트 역률보상회로 중에서도 저손실, 고효율, 저비용 그리고 낮은 전도 EMI의 특징으로 인해 많이 사용된다. 토템폴 구조의 역률보상 회로는 내부 다이오드의 역회복 문제로 인해 Si MOSFET을 이용한 전류연속모드 구동할 수 없어 전류 불연속 모드 혹은 임계 도통 모드로 동작시키는 것이 통상적이다. 본 논문에서는 역회복 문제를 해결해 전류연속모드 구동하기 위해 기존 Si MOSFET보다 낮은 역회복 전하(Qrr)와 역회복 시간(Trr)를 가지는 SiC MOSFET을 이용하여 토템폴 역률 보상 회로를 구현하고 이를 시뮬레이션과 실험을 통해 검증했다.

  • PDF