• Title/Summary/Keyword: 설계 방식

Search Result 9,631, Processing Time 0.049 seconds

Effect of spatial planning of drainage network layout on peak flows in urban catchments (도시유역 배수망 배치 공간계획에 따른 유출특성 분석)

  • Hwang, Junshik;Seo, Yongwon
    • Proceedings of the Korea Water Resources Association Conference
    • /
    • 2021.06a
    • /
    • pp.366-366
    • /
    • 2021
  • 도시의 기본 인프라인 배수망은 도시의 홍수를 막기위한 중요한 시설로 강우로 발생되는 유출수를 최대한 빨리 도시 밖으로 배수할 수 있도록 설계되어 왔다. 하지만 기후변화로 인하여 극한강우 빈도의 증가 및 급속한 도시화는 도시유역의 유출수를 빨리 배제하는 것이 하류의 홍수부담량을 증가시켜 하류의 홍수피해가 커지는 역설적인 현상을 초래하고 있다. 이러한 현상은 빠른 배수를 목적으로 설계되었던 배수망의 기존 설계방식이 더 이상 유의미하다고 할 수 없으며, 새로운 형태 또는 새로운 개념의 배수망 설계방식이 필요한 시점이라 할 수 있다. 본 연구는 폭함수를 이용하여 유출형태를 분석하였다. 총 512개의 조합된 네트워크를 통하여 각 네트워크별 최대 유출량 및 최대 유로 연장을 분석하여 3개의 그룹으로 분류하였다. 일부 그룹은 상류에 만곡도가 낮은 배수망을 배치하고 하류에 만곡도가 높은 배수망을 배치할 경우 유출량이 크게 증가하였으나, 그 반대의 경우인 상류에 만곡도가 높은 배수망을 배치하고 중류에 만곡도가 낮은 배수망을 배치할 경우 하류의 만곡도에 관계 없이 유출량이 감소하는 결과를 얻을수 있었다. 또한 일부 그룹에서는 상류의 만곡도를 낮게, 중류의 만곡도를 낮게, 하류의 만곡도를 낮게 배치할 경우 유량을 최소화 할 수 있는 것으로 분석되었다. 이러한 결과는 향후 배수망 설계 방식에 대한 새로운 관점을 제시하며, 배수망을 통하여 유출량을 저감시키는 것은 기존의 홍수저감 방식에 사용되는 비용절감 및 인위적 조작이 필요한 홍수저감 시설의 설치를 줄임으로서 지속가능한 도시홍수저감에 도움이 될 것으로 사료된다.

  • PDF

Education Equipment for FPGA Design of Sensor-based IOT System (센서 기반의 IOT 시스템의 FPGA 설계 교육용 장비)

  • Cho, Byung-woo;Kim, Nam-young;Yu, Yun-seop
    • Journal of Practical Engineering Education
    • /
    • v.8 no.2
    • /
    • pp.111-120
    • /
    • 2016
  • Education equipment for field programmable gate array (FPGA) design of sensor-based IOT (Internet Of Thing) system is introduced. Because sensors have different interfaces, several types of interface controller on FPGA need. Using this equipment, several types of interface controller, which can control ADC (analog-to-digital converter) for analog sensor outputs and $I^2C$ (Inter-Integrated Circuit), SPI (Serial Peripheral Interface Bus), and GPIO (General-Purpose Input/Output) for digital sensor outputs, can be designed on FPGA. Image processing hardware using image sensors and display controller for real and image-processed images or videos can be design on FPGA chip. This equipment can design a SOC (System On Chip) consisting of a hard process core on Linux OS and a FPGA block for IOT system which can communicate with wire and wireless networks. Using the education equipment, an example of hardware design using image sensor and accelerometer is described, and an example of syllabus for "Digital system design using FPGA" course is introduced. Using the education equipment, students can develop the ability to design some hardware, and to train the ability for the creative capstone design through conceptual, partial-level, and detail designs.

Gate Array Design Flow using Compass Tool (콤파스툴을 이용한 게이트어레이 설계과정)

  • Lee, C.D.
    • Electronics and Telecommunications Trends
    • /
    • v.8 no.4
    • /
    • pp.186-204
    • /
    • 1993
  • 주문형 집적 회로를 설계하기 위한 툴은 여러 종류가 상용화되어 있다. 반도체 연구단 주문형반도체개발센터는 이의 설계를 위하여 최근 콤파스 툴을 설치했다. 콤파스툴은 게이트 어레이와 셀 방식의 주문형 집적 회로를 설계하기 위한 툴로서 가장 보편적인 툴 중의 하나이다. 본 고는 게이트 어레이 방식 주문형 집적회로의 설계 과정을 상세하게 보임으로써 시스템 설계자 (주문형 집적회로 사용자) 에게는 시스템 설계시 고려할 사항을, 주문형 집적회로 설계자에게는 주문형 집적회로 설계를 위한 지침을 제공하고자 작성하였다. 그리고 주문형 집적회로의 설계 과정을 보다 명확하고 실질적으로 파악하기 위하여 각 설계 과정을 콤파스 툴과 연관하여 설명한다. 그러나, 콤파스 툴은 설계과정을 설명하기 위한 도구로만 사용했으므로 툴 자체에 대한 설명은 생략했다.

Intranet을 기반으로하는 조선소 동시공학 지원시스템 Framework

  • 이창호
    • Proceedings of the Korean Operations and Management Science Society Conference
    • /
    • 1996.10a
    • /
    • pp.262-266
    • /
    • 1996
  • 동시공학적 개념을 선박의 설계에 적용하기 위하여 동시공학 지원 시스템을 구축하는 방법을 제시함이 이 연구의 목적이다. Intranet기술의 개방성과 경제성을 이용한 시스템 개발은 조선 산업의 특성에 맞는 지원체계를 구축하는데 합리적인 대안으로 여겨진다. 그간의 동시공학 적용노력인 단위 시스템의 개발을 통한 방식에서 벗어나 정보시스템과 통합을 가능하게 하는 Intranet 방식은 설계와 생산, Life-cycle정보의 통합을 가능하게 해주는 Framework을 제공해 줄 수 있다. 동시공학 지원 시스템의 주요기능의 파악과 필요한 요소기술들의 경향분석을 이 연구의 주내용으로 하고 있다. 가상 설계의 기능, 동시공학 팀의 Workflow, 의사소통 지원, 데이타베이스 검색, 관리, 타시스템 연계, 설계 데이타 view등이 주요 필요 기능으로 여겨진다.

  • PDF

VHDL Design for spread spectrum communication system with convolutional code (콘벌루션 부호를 사용한 대역확산 통신시스템의 VHDL 설계)

  • 이재성;정운용;강병권;김선형
    • Proceedings of the KAIS Fall Conference
    • /
    • 2003.06a
    • /
    • pp.250-252
    • /
    • 2003
  • 본 논문에서는 콘벌루션 부호를 사용한 대역확산 방식의 디지틀 통신모뎀을 FPGA를 이용하여 설계 및 검증을 하였다. 대역확산 방식에서의 콘벌루tus부호기(K=3, R=1/2), PN code(128chip) generator와 비터비 디코더를 Xilinx사의 FPGA 디자인 툴인 Xilinx Foundations3.1을 사용하여 VHDL simulation과 timing simulation을 수행하였고, FPGA 회로설계 검증 장비인 EDA-Lab 3000 장비를 사용하여 Xilinx사의 SPARTAN2 2S100PQ208칩에 configuration 한 후 Agilent사의 1681A logic analyzer를 사용하여 설계된 회로의 동작을 검증하였다.

  • PDF

Structural Design and Analysis of Coiling Arm Unloading Machine for Submarine Cable (해저케이블 하역용 코일링 암 구조설계 및 해석)

  • Kim, Myung-Hwan;Kim, Dong-Hyun;Ryu, Gyeong-Joong;Sim, Jae-Park;Choo, Heon-Ho;Lee, Seung-Min
    • Proceedings of the Computational Structural Engineering Institute Conference
    • /
    • 2011.04a
    • /
    • pp.574-578
    • /
    • 2011
  • 본 논문에서는 해저케이블 부두 하역용 장비인 코일링 암(coiling arm)에 대한 구조설계 및 해석을 수행하였다. 본 연구에서는 구조설계를 위해 3차원 CAD프로그램을 이용하여 모델링하였고 구조해석 프로그램을 이용하여 유한요소법에 기초한 전산해석 기법으로 해석을 수행하였다. 코일링 암의 목적에 맞추어 케이블을 케이블 탱크에 가이드 할 수 있도록 베어링 및 롤러를 설계하여 메인 암이 회전하고 케이블 가이드가 이동할 수 있도록 하였고, 기존의 외국 모델에서 사용하던 와이어 및 모터 시스템을 이용한 케이블 가이드 작동방식을 유압 시스템을 이용한 작동방식으로 변경하여 설계 및 제작이 쉽고 사용자가 직관적으로 작동할 수 있도록 설계하였다. 자중 및 케이블 하중에 대한 응력 해석을 수행하였고, 유압시스템에 의한 파손 가능성을 고려하였다. 케이블 가이드에 이동 및 지면 경사도에 따른 전복해석을 수행하였으며, 설치 장소를 고려한 풍하중 효과도 추가로 고려하였다. 본 연구를 통해 코일링 암의 작동방식을 개선하였으며 설계 및 해석 방법을 확립과 더불어 국내 최초로 실제 코일링 암을 제작 및 설치하였다.

  • PDF

A Study of Analysis for Impact Assessment of the Cost Risk-Factor on the Design-Build Projects based on Business Process (설계시공일괄방식 사업의 업무단계별 사업비용 리스크요인에 대한 영향도 평가 및 분석)

  • Seo, Jae-Pil;Lee, Sang-Hyun;Song, Young-Woong;Choi, Yoon-Ki
    • Korean Journal of Construction Engineering and Management
    • /
    • v.13 no.3
    • /
    • pp.14-24
    • /
    • 2012
  • Recently, a delivery system has been rapidly changed in the global construction market. Also, construction projects are becoming bigger and more technology-intensive. A lot of projects have been delivered by Design-Build(DB) System; from the standpoint of cost, approximately 40% of delivered constructions by a Public Procurement Service were DB in 2009. Nevertheless, the achievement has not surpassed our expectations on management of the project cost. On the characteristic of DB, the reasons why that happens are that projects contract have been signed after the Design Development Stage; the insufficient review about new technology and up-to-date construction methods; a lack of discussion in process of design. Those reasons cause a risk of increasing Cost of the projects. In order to solve these problems, it is desirable to find Cost-increasing factors in promoting the projects and select on the order of priority for Risk-Factor with careful management. Therefore, this study analyzed the weight of each phase of the project on the authority of properties of DB project, and identified Risk-factors which is increasing the cost on the aspect of project management. Based on this analysis, the impact assessment of Risk-factor is evaluated through the Failure Mode and Effect Analysis(FMEA).

Asynchronous Circuit Design Combined with Power Switch Structure (파워 스위치 구조를 결합한 비동기 회로 설계)

  • Kim, Kyung Ki
    • Journal of Korea Society of Industrial Information Systems
    • /
    • v.21 no.1
    • /
    • pp.17-25
    • /
    • 2016
  • This paper proposes an ultra-low power design methodology for asynchronous circuits which combines with power switch structure used for reducing leakage current in the synchronous circuits. Compared to existing delay-insensitive asynchronous circuits such as static NCL and semi-static NCL, the proposed methodology provides the leakage power reduction in the NULL mode due to the high Vth of the power switches and the switching power reduction at the switching moment due to the smaller area even though it has a reasonable speed penalty. Therefore, it will become a low power design methodology required for IoT system design placing more value on power than speed. In this paper, the proposed methodology has been evaluated by a $4{\times}4$ multiplier designed using 0.11 um CMOS technology, and the simulation results have been compared to the conventional asynchronous circuits in terms of circuit delay, area, switching power and leakage power.

Development on a Relay Lens Type Scope with 70 mm Eye Relief (70 mm Eye Relief를 갖는 릴레이 렌즈 방식 스코프 개발)

  • Park, Seung-Hwan;Lee, Dong-Hee
    • Journal of Korean Ophthalmic Optics Society
    • /
    • v.14 no.3
    • /
    • pp.29-35
    • /
    • 2009
  • Purpose: To develop a relay lens type scope with 70 mm eye relief. Methods: By using Sigma 2000 design program, we designed and manufactured a relay lens type scope with 70 mm eye relief, which is integrated after designing an objective part with relay lenses and an eyepiece part, respectively. Results: The characteristics of the relay lens type scope with 70 mm eye relief whch is designed and manufactured by methods, which integrate after respectively designing an object part with relay lenses and an eyepiece part, have the magnification of $+4{\times}$,the length from 1st lens to last lens of about 105 mm, the barrel diameter of 18mm, and the effective diameter of 13 mm. Also we know that the resolution line width is 275 cycles/rad at the 30% MTF value criterion. Conclusions: We could design and manufacture the relay type scope with 70 mm eye relief, the characteristics of which have the magnification of $+4.0{\times}$the MTF above 30% at 275 cycles/rad, and the length from 1st lens to last lens of about 105 mm.

  • PDF

Analysis of Design Pattern of Engineering Design Curriculum (공학설계 교육과정의 설계방식 분석 - P대학 공학설계 교육과정을 중심으로 -)

  • Lee, Eun-Hwa;Bae, Won-Byong
    • Journal of Engineering Education Research
    • /
    • v.10 no.3
    • /
    • pp.5-20
    • /
    • 2007
  • This study was carried out to analyze the design pattern on engineering design curriculum P University based on the curriculum design model. For this study, the relation model between organizational factors by Drake & Burns(2004) and university curriculum design pattern Toohey(1999) were used as a frame of the analysis. From the analysis, we confirmed following results. Firstly, the relation between the subjects in the engineering design curriculum was designed to acquire the knowledges of facts, topics, and concepts and then to improve low-level skills, broad-range skills, and high-level skills related to engineering design sequently. Secondly, the design pattern of the engineering design curriculum analyzed in this paper is project and problem based structure. This result will be useful for reviewing and improving the relation between engineering design curriculum.