• 제목/요약/키워드: 샘플 제어기

검색결과 151건 처리시간 0.025초

미지 시스템에 대한 퍼지 제어기의 자동조정 (Automatic Tuning of Fuzzy Controller for Unknown Systems)

  • 이상구;추월영웅
    • 한국지능시스템학회논문지
    • /
    • 제7권3호
    • /
    • pp.12-20
    • /
    • 1997
  • 본 논문에서는 동작 특성을 알 수 없는 미지의 프로세스를 제어하는 경우에 있어 제어계의 스텝응답으로부터 제어대상의 특성을 파악하여 제어 방법을 수정하는 학습방법을 제안하였다. 제어기는 이러한 목적에 맞는 퍼지제어기가 선택된다. 본 논문의 주된 목표는 프로세?의 스텝응답으로부터 얻어진 제안된 특성하에서 제어계의 응답을 개선할 수 있는 지식을 얻는 것이다. 이를 위해 많은 제어대항에 대한 시뮬레이션을 수행하였고, 이를 통해 적절한 튜닝 방법을 얻었다. 또한 최적의 샘플링 간격 선정에 대한 연구도 수행하였다.

  • PDF

저 전압 고성능 DSP를 이용한 AC 서보 모터 제어

  • 최치영;홍선기
    • 한국반도체및디스플레이장비학회:학술대회논문집
    • /
    • 한국반도체및디스플레이장비학회 2003년도 춘계학술대회 발표 논문집
    • /
    • pp.8-11
    • /
    • 2003
  • 본 연구는 AC서보 모터의 벡터 제어를 구현하는데 있어 디지털 제어에 의한 시간 지연 및 Af) 변환기, QEP(Quadrature Encoder Pulse Circuit)등 주변 소자의 시간 지연에 의한 노이즈를 최소화하지 위하여 고성능 저 전압형 DSP인 TMX320F2812를 사용하였다. TMX320F2812는 150MIPS의 빠른 연산 속도와 12비트의 AD 컨버터, QEP회로는 물론 공간 전압 벡터 PWM을 발생시킬 수 있는 기능을 가진 모터 제어용 원친 DSP이다. 이와 같이 주변 회로들을 내장한 고성능 DSP의 사용은 모터 제어부의 하드웨어적인 구성을 간소화 시키고 이로 인한 비용 절감을 얻을 수 있다. 또한 전류 샘플을 위한 필터 부분을 디지털 필터화 하여 전류 샘플링 노이즈를 제거하였고, 옵셋 전압을 이용한 SVPWM을 구현하여 연산 시간을 대폭 단축 하였다. TMX320F2812의 단점인 고정 소수점 연산에 대해서는 각 변수에 대한 스케일링을 통해 유효 자리를 확보하였다.

  • PDF

샘플치 $H{\infty}$ 문제: 최악의 외란의 폐경로 표현을 통한 이산화 기법 적용 (The Sampled-Data $H{\infty}$ Problem: Applying the Discretization Method via a Closed-Loop Expression of Worst-Case Disturbance)

  • 조도현;박진홍
    • 한국컴퓨터산업학회논문지
    • /
    • 제2권7호
    • /
    • pp.967-974
    • /
    • 2001
  • 리프팅 기법을 사용하지 않고 최악의 경우에 대한 등가 이산화 절차를 통하여 샘플치 $H{\infty}$ 문제를 다루었다. 이산 문제 특성화를 유도하기 위해서 표준 선형 2차 이론의 결과를 이용하였다. 제안한 방법은 한 번의 행렬 지수함수 풀이만을 필요로 하므로 리프팅 기법에 비해 매우 간단하지만, 리프팅 기법을 사용하여 구한 샘플치 $H{\infty}$ 최적 제어기와의 성능차이가 거의 없었다. 또한, 제안한 방법을 도립진자 모델에 적용하였다

  • PDF

멀티레이트 이산화를 이용한 디지털 제어기 설계 (The Digital Controller Design using Multirate Discretization)

  • 박종우;곽칠성
    • 한국정보통신학회논문지
    • /
    • 제6권1호
    • /
    • pp.1-5
    • /
    • 2002
  • 디지털 제어시스템을 설계하려면, 먼저 아날로그 시스템을 설계한 후, 이산화하여 디지털 시스템을 설계한다. 본 논문에서는 최적 디지털 제어기의 선계에 샘플치 제어이론을 적용한다. 특히, 아날로그 제어기들의 멀티레이트 이산화에 Η$_2$최적화를 이용한다. 멀티레이트 구조상 인과성 제약을 갖는 멀티레이트 Η$_2$최적화를 통해 해를 얻는다. 설계 예제를 통해, 기존 이산화 방법과 비교하여, 멀티레이트 설계방법의 우수성을 확인한다.

유연한 빔을 위한 강인한 샘플치 제어기의 설계 (Robust Sampled-Data Controller Design for a Flexible Beam)

  • 최연욱
    • 동력기계공학회지
    • /
    • 제9권2호
    • /
    • pp.65-72
    • /
    • 2005
  • A new approach is presented to design a robust sampled-data controller for an experimental flexible beam carrying an unknown payload at its free end. The purpose of this paper is to move the free end of the beam to a desired position in the specified time under vibration suppression. We derive a transfer function nominal model for the beam and quantitative description of model uncertainties based on experimentally obtained frequency response data. Robust controllers are designed by applying the sampled-data $H_{\infty}$ control and ${\mu}m-theory$, in which two types of uncertainties, structured and unstructured uncertainties, are adopted for satisfactory performance in terms of hinge position regulation and vibration damping, besides obviously asymptotic stability. The effectiveness of the proposed method is confirmed through simulation and experimentation.

  • PDF

FPGA를 이용한 고속 전류 제어기의 구현 (Implementation of a Fast Current Controller using FPGA)

  • 정은수;이학준;설승기
    • 전력전자학회논문지
    • /
    • 제12권4호
    • /
    • pp.339-345
    • /
    • 2007
  • 본 논문에서는 FPGA(Field Programmable Gate Array) 기반의 전류 제어기를 설계하고 구현하였다. 기존의 DSP(Digital Signal Processor) 기반의 전류 제어기는 알고리즘 연산으로 인해 일반적으로 한 샘플링의 디지털 시지연이 발생한다. 반면에, FPGA 기반의 전류제어기는 FPGA의 높은 연산 능력을 이용하여, 알고리즘 연산에 필요한 시지연을 감소시킬 수 있다. 이로 인해 시지연이 물리적으로 줄기 때문에, 어떠한 시지연 보상 알고리즘 없이 전류 제어기의 대역폭을 향상시킬 수 있다. 구현된 FPGA 기반 전류 제어기의 성능은 실험을 통해 검증되었다.

전동기의 고속 운전 영역에서의 전류 제어 안정화에 대한 연구 (A Research on the Stability of the Current Controller at High Speed Region)

  • 임정식;설승기
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2005년도 전력전자학술대회 논문집
    • /
    • pp.424-426
    • /
    • 2005
  • 운전 속도 영역이 넓은 응용분야에서 극수가 많은 전동기를 설계하는 경우, 고속 운전 영역에서는 동기 좌표계 회전 주파수가 샘플링 및 스위칭 주파수에 가까워진다. 이 경우 하위 전류 제어 회로(inner current control loop)가 불안정해지면서 전류가 발산하는 현상이 발생한다. 본 논문에서는 전동기의 고속 운전 영역에서 하위전류 제어 회로가 불안정해지는 이유를 분석하고, 기존에 쓰이던 전류 제어기의 구조를 개선하여 고속에서도 전류 제어를 안정화시키는 방법을 제안한다.

  • PDF

모듈 통합형 태양광 전력조절기 시스템을 위한 직접 PWM 제어 방법 (Direct PWM control in Module Integrated Converter for photovoltaic power conditioning system)

  • 문솔;김도현;김찬인;서정원;박종후
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2012년도 전력전자학술대회 논문집
    • /
    • pp.341-342
    • /
    • 2012
  • 이 논문에서는 모듈 통합형 태양광 전력조절기 시스템을 간소화하기 위해서 인버터 스테이지 DSP에서 도통률을 결정하여 지그비를 이용한 무선방식으로 전송하고 이를 모듈에서 직접 PWM으로 변환하여 전력조절기를 제어하는 직접 PWM 제어방식을 제안하였다. 각 모듈의 전압, 전류를 지그비 모듈을 통하여 일정 간격으로 샘플링하여 그 값을 인버터 스테이지 DSP에 보내주고 MPPT 동작을 통하여 최대전력점에 해당하는 시비율을 컨버터에 다시 지그비 모듈을 통하여 무선으로 보내주는, 전압제어루프를 사용하지 않는 직접 PWM을 이용하여 부스트 컨버터를 제어하는 방법을 사용하였다. 제안하는 방식을 증명하기 위하여 50W 태양광 전력조절기, 듀얼 솔라 PV시뮬레이터 그리고 지그비 모듈을 사용하여 그 타당성을 입증하였다.

  • PDF

입력지연을 갖는 T-S 퍼지 시스템의 관측기기반 출력궤환 안정화기 설계 (Observer-Based Output Feedback Stochastic Stabilizer for T-S Fuzzy Systems with Input Delay)

  • 이상인;박진배;주영훈
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 B
    • /
    • pp.840-843
    • /
    • 2003
  • 본 논문은 임의의 입력지연을 갖는 Takagi-Sugeno (T-S) 퍼지 시스템의 관측기 기반 출력궤환 제어 시스템을 논의한다. 설계된 연속시간 T-S 퍼지 관측기 시스템을 영차의 샘플/홀드 함수를 이용하여 이산시간 관측기를 설계한다. 이때 플랜트와 관측기의 출력에러가 제어기를 통하여 궤환되기 때문에 이산화 과정에서 발생한 에러를 보정할 수 있다. 여기에서 시스템의 제어 입력은 임의로 변화하는 유한개의 상태를 갖는 마코프 확률과정으로 표현한다. 생성된 시스템의 확률적 안정 가능성 조건은 선형 행렬 부등식의 형태로 표현한다. 이러한 결과를 2자유도 헬리콥터의 모델에 대한 모의실험을 통하여 효용성을 확인한다.

  • PDF

HIV-1 바이오 동역학 모델의 퍼지 모델링 및 제어 (Fuzzy Modeling and Fuzzy Control of HIV-1 Biodynamics)

  • 김도완;주영훈;박진배
    • 한국지능시스템학회:학술대회논문집
    • /
    • 한국퍼지및지능시스템학회 2006년도 춘계학술대회 학술발표 논문집 제16권 제1호
    • /
    • pp.75-78
    • /
    • 2006
  • 본 논문에서 우리는 HIV-1 바이오 동역학모델의 퍼지 모델링 및 디지털 퍼지 제어 기법을 소개한다. 그것의 제어구조는 샘플링 점들에서 측정한 상태로부터 현재 상태를 대략적으로 예측하는 수치적 적분 구조를 사용한다. 제안된 지능형 디지털 재설계에서는 전역 상태-정합과 안정도 조건들을 동시적으로 만족하는 타당한 디지털 제어 이득들을 찾는 것이다. 우리는 보상된 블록-펄스 함수를 이용하여 새로운 전역 상태-정합 조건을 우선 제시하며 그리고 나서 안정도 조건들을 이 조건들에 추가한다. 유도된 조건들은 선형행렬 부등식으로 묘사되며, 그로인해 볼록 최적화 문제로 쉽게 해결될 수 있다. 또한, 안정도 조건으로 인한 성능 하강을 방지하기 위해 두 단계 지능형 디지털 재설계 과정이 제안된다. 첫 번째 단계에서는 전역 상태-정합만을 고려한 디지털 제어 이득을 찾는다. 두 번째 단계에서는 얻어진 디지털 제어하의 폐루프 시스템을 안정화 시키는 추가디지털 제어기를 설계한다.

  • PDF