• Title/Summary/Keyword: 비정질 실리콘 트랜지스터

Search Result 103, Processing Time 0.036 seconds

The study on memory device using amorphous transistor (박막트랜지스터를 이용한 메모리소자에 대한 연구)

  • Hur, Chang-wu
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2009.05a
    • /
    • pp.693-696
    • /
    • 2009
  • 본 연구는 비정질실리콘 박막트랜지스터를 비휘발성 메모리소자로 제작함으로써 스위칭 소자로 사용되는 박막트랜지스터(TFT)의 응용범위를 확대시키고, 비정질 실리콘 사용에 따라 대면적화에 적합하고 아울러 값싼 기판을 사용할 수 있게 한 비정질 실리콘 비휘발성 메모리소자에 관한 것이다. 이와 같은 본 연구는 유리기판과 그 유리기판위에 증착시켜 패터닝한 게이트, 그 게이트를 덮어씌운 제1 절연층, 그 제1 절연층위에 증착시켜 패터닝한 플로우팅 게이트와 그 플로우팅 게이트를 덮어씌운 제2 절연층, 그 제2 절연층위에 비정질실리콘을 증착시킨 액티브층과 그 액티브층위에 n+ 비정질실리콘을 증착시켜 패터닝한 소오스/드레인층 그리고 소오스/드레인층 위에 증착시킨 소오스/드레인층 전극으로 비정질실리콘 박막트랜지스터 비휘발성 메모리소자를 구성한다.

  • PDF

Polarity Inversion Driving Method to Reduce the Threshold Voltage Shift in a-Si:H TFT AMOLED (비정질 실리콘(a-Si:H) 박막 트랜지스터 능동 구동형 유기 발광 소자의 문턱 전압 열화(degradation)효과를 줄이기 위한 극성 반전 구동 방법)

  • Lee, Woo-Cheul;Park, Hyun-Sang;Han, Min-Koo
    • Proceedings of the KIEE Conference
    • /
    • 2007.07a
    • /
    • pp.248-249
    • /
    • 2007
  • 본 연구에서는 능동 구동형 유기 발광 소자(AMOLED)에 쓰이는 수소화된 비정질 실리콘(a-Si:H)의 전류 안정성(stability)을 개선하기 위한 새로운 구동방법(driving method)을 제안한다. 제안된 방식은 한 프레임 시간 중 특정 시간동안 비정질 실리콘 박막 트랜지스터(Thin Film Transistor, TFT)에 음의 화상데이터전압을 인가함으로써 열화(degradation)를 억제한다. 비정질 실리콘 박막트랜지스터의 열화를 회복하기 위한 음의 화상데이터의 진폭은 실제 이미지를 표현하는 이전에 인가한 양의 화상데이터에 의해 결정된다. 본 연구에서 제안된 구동방식을 시뮬레이션을 통하여 화소 회로의 동작을 검증하였고, 이를 통해 비정질 실리콘 박막 트랜지스터의 열화가 억제되는 것과 화면의 균일성(screen uniformity) 개선하고자 한다.

  • PDF

DC magnetron sputtering을 이용하여 증착한 ZnO 기반의 박막 트랜지스터의 특성 및 stability 향상을 위한 후열처리

  • Kim, Gyeong-Taek;Mun, Yeon-Geon;Kim, Ung-Seon;Park, Jong-Wan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.188-188
    • /
    • 2010
  • 최근까지는 주로 비정질 실리콘이 디스플레이의 채널층으로 상용화 되어왔다. 비정질 실리콘 기반의 박막 트랜지스터는 제작의 경제성 및 균일성을 가지고 있어서 널리 상용화되고 있다. 하지만 비정질 실리콘의 구조적인 문제인 낮은 전자 이동도(< 1 cm2/Vs)로 인하여 디스플레이의 대면적화에 부적합하며, 광학적으로 불투명한 특성을 갖기 때문에 차세대 디스플레이의 응용에 불리한 점이 있다. 이런 문제점의 대안으로 현재 국내외 여러 연구 그룹에서 산화물 기반의 반도체를 박막 트랜지스터의 채널층으로 사용하려는 연구가 진행중이다. 산화물 기반의 반도체는 밴드갭이 넓어서 광학적으로 투명하고, 상온에서 증착이 가능하며, 비정질 실리콘에 비해 월등히 우수한 이동도를 가짐으로 디스플레이의 대면적화에 유리하다. 특히 Zinc Oxide, Tin Oxide등의 산화물이 연구되고 있으며, indium이나 aluminum등을 첨가하여 전기적인 특성을 향상시키려는 노력을 보이고 있다. 본 연구에서는 Zinc Oxide 기반의 박막 트랜지스터를 DC magnetron sputtering를 이용하여 상온에서 제작한 후 다양한 조건에서의 후열처리를 통하여 소자의 특성의 최적화를 이루는 것을 시도하였다. 그리고 ITO를 전극으로 사용하여 bottom gate 구조의 박막 트랜지스터를 만들고 air 분위기에서 온도별, 시간별 열처리를 진행하였다. 또한 gate insulator의 처리를 통하여 thin film의 interface 개선을 통하여 소자의 성능 향상을 시도 하였다. semiconductor analyzer로 소자의 출력 특성 및 전이 특성을 평가하였다. 그 결과 기존의 a-Si 기반의 박막 트랜지스터보다 우수한 이동도의 특성을 갖는 ZnO 박막 트랜지스터를 얻었다. 그리고 이를 바탕으로 ZnO를 이용하여 대면적 적합한 디스플레이를 제작할 수 있다는 가능성을 보인다. 그리고 Temperature, Bias Temperature stability, 경시변화 등의 다양한 조건에서의 안정성을 평가하여 안정성이 향상을 확보하여 비정질 실리콘을 대체할 유력한 후보중위 하나가 될 것이라고 생각된다.

  • PDF

The nonvolatile memory device of amorphous silicon transistor (비정질실리콘 박막트랜지스터 비휘발성 메모리소자)

  • Hur, Chang-Wu;Park, Choon-Shik
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.13 no.6
    • /
    • pp.1123-1127
    • /
    • 2009
  • This paper expands the scope of application of the thin film transistor (TFT) in which it is used as the switching element by making the amorphous silicon TFT with the non-volatile memory device,. It is the thing about the amorphous silicon non-volatile memory device which is suitable to an enlargement and in which this uses the additionally cheap substrate according to the amorphous silicon use. As to, the amorphous silicon TFT non-volatile memory device is comprised of the glass substrates and the gate, which evaporates on the glass substrates and in which it patterns the first insulation layer, in which it charges the gate the floating gate which evaporates on the first insulation layer and in which it patterns and the second insulation layer in which it charges the floating gate, and the active layer, in which it evaporates the amorphous silicon on the second insulation layer the source / drain layer which evaporates the n+ amorphous silicon on the active layer and in which it patterns and the source / drain layer electrode in which it evaporates on the source / drain layer.

Thermally Induced Metastability in Boron-Doped Amorphous Silicon Thin Film Transistor (보론 도우핑된 비정질 실리콘 박막 트랜지스터의 열에 의한 준안정성 연구)

  • Lee, Yi-Sang;Chu, Hye-Yong;Jang, Jin
    • Journal of the Korean Institute of Telematics and Electronics
    • /
    • v.26 no.3
    • /
    • pp.130-136
    • /
    • 1989
  • Electrical transport and thermally induced metastability in hydrogenated amorphous silicon (a-Si:H) thin film transistors (TFTs) using boron-doped amorphous silicon as an active layer have been studied. The device characteristics n-channel and p-channel operations. The thermal quenching experiments on amorphous silicon-silicon nitride ambipolar TFT give clear evidence for the co-existence of two distinct metastable changes. The densities of metastable active dopants and dangling bonds increase with the quenching temperature. On the other hand, the interface state density appears to decrease with increasing quenching temperature.

  • PDF

DC magnetron sputtering을 이용하여 증착한 $SnO_2$ 기반의 박막 트랜지스터의 전기적 및 광학적 특성 비교

  • Kim, Gyeong-Taek;Mun, Yeon-Geon;Kim, Ung-Seon;Sin, Sae-Yeong;Park, Jong-Wan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.08a
    • /
    • pp.104-104
    • /
    • 2010
  • 현재 디스플레이 시장은 급변하게 변화하고 있다. 특히, 비정질 실리콘의 경우 디스플레이의 채널층으로 주로 상용화되어 왔다. 비정질 실리콘 기반의 박막 트랜지스터는 제작의 경제성 및 균일성을 가지고 있어서 널리 상용화되고 있다. 하지만 비정질 실리콘의 경우 낮은 전자 이동도(< $1\;cm^2/Vs$)로 인하여 디스플레이의 대면적화에 부적합하며, 광학적으로 불투명한 특성을 갖기 때문에 차세대 디스플레이의 응용에 불리한 점이 있다. 이런 문제점의 대안으로 현재 국내외 여러 연구 그룹에서 산화물 기반의 반도체를 박막 트랜지스터의 채널층으로 사용하려는 연구가 진행중이다. 산화물 기반의 반도체는 밴드갭이 넓어서 광학적으로 투명하고, 상온에서 증착이 가능하며, 비정질 실리콘에 비해 월등히 우수한 이동도를 가짐으로 디스플레이의 대면적화에 유리하다. 특히 Zinc Oxide, Tin Oxide, Titanum Oxide등의 산화물이 연구되고 있으며, indium이나 aluminum등을 첨가하여 전기적인 특성을 향상시키려는 노력을 보이고 있다. Tin oxide의 경우 천연적으로 풍부한 자원이며, 낮은 가격이 큰 이점으로 작용을 한다. 또한, $SnO_2$의 경우 ITO나 ZnO 열적으로 화학적 과정에서 더 안정하다고 알려져 있다. 본 연구에서는 $SnO_2$ 기반의 박막 트랜지스터를 DC magnetron sputtering를 이용하여 상온에서 제작을 하였다. 일반적으로, $SnO_2$의 경우 증착 과정에서 산소 분압 조절과 oxygen vacancy 조절를 통하여 박막의 전도성을 조절할 수 있다. 이렇게 제작된 $SnO_2$의 박막을 High-resolution X-ray diffractometer, photoluminescence spectra, Hall effect measurement를 이용하여 전기적 및 광학적 특성을 알 수 있다. 그리고 후열처리 통하여 박막의 전기적 특성 변화를 확인하였다. gate insulator의 처리를 통하여 thin film의 interface의 trap density를 감소시킴으로써 소자의 성능 향상을 시도하였다. 그리고 semiconductor analyzer로 소자의 출력 특성 및 전이 특성을 평가하였다. 그리고 Temperature, Bias Temperature stability, 경시변화 등의 다양한 조건에서의 안정성을 평가하여 안정성이 확보된다면 비정질 실리콘을 대체할 유력한 후보 중의 하나가 될 것이라고 기대된다.

  • PDF

The effect of hydrogen dilution ratio on the crystallization of hydrogenated amorphous silicon thin films (수소화된 비정질 실리콘 박막의 결정화에 수소의 희석비가 미치는 영향)

  • 이유진;신진국
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2003.03a
    • /
    • pp.98-98
    • /
    • 2003
  • 비정질 실리콘 박막을 태양전지, 박막 트랜지스터, 이미지 센서, 컬러 디텍터 등에 적용하기 위한 많은 연구가 진행되고 있다. 이중 태양전지에 적용하기 위한 비정질 실리콘 박막은 p/i/n 다이오드 구조를 형성하게 되는데, 태양전지의 효율을 증가시키기 위해 결정질을 형성하거나 실리콘 화합물 박막을 적용한다. 본 연구에서는 비정질 태양전지의 흡수층(absorption layer)으로 사용되는 수소화된 비정질 박막의 결정화에 수소의 희석비가 미치는 영향을 파악하고자 하였다. PECVD 장비로 실란(SiH$_4$)과 수소(H$_2$) 가스를 이용하여 실리콘 박막을 증착하였고, 수소의 희석비(dilution ratio)를 변화시켜 비정질 실리콘 박막 내에 결정질 실리콘이 형성되는 정도를 관찰하였다. SEM과 Raman Spectroscopy를 이용해 박막의 두께 및 결정화도를 측정하였다. 실란에 대한 수소의 희석비가 증가할수록 증착률은 낮아지지만, 결정화도가 높아지는 것을 관찰할 수 있었다. 본 연구에서 형성한 결정질 실리콘 박막을 태양전지의 흡수층에 적용하면 효율 증가에 크게 기여할 것으로 판단된다.

  • PDF

a-Si:H TFT Using Self Alignement Technology (자기 정렬 방법을 이용한 박막트랜지스터)

  • 허창우
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2004.05b
    • /
    • pp.627-629
    • /
    • 2004
  • 본 연구는 자기정렬 방법을 기존의 방식과 다르게 적용하여 수소화 된 비정질 실리콘 박막 트랜지스터의 제조공정을 단순화하고, 박막 트랜지스터의 게이트와 소오스-드레인간의 기생용량을 줄인다. 본 연구의 수소화 된 비정질 실리콘 박막 트랜지스터는 Inverted Staggered 형태로 게이트 전극이 하부에 있다 실험 방법은 게이트전극, 절연층, 전도층, 에치스토퍼 및 포토레지스터층을 연속 증착한다. 스토퍼층을 게이트 전극의 패턴으로 남기고, 그 위에 n+a-Si:H 층 및 NPR(Negative Photo Resister)을 형성시킨다. 상부 게이트 전극과 반대의 패턴으로 NPR층을 패터닝하여 그것을 마스크로 상부 n+a-Si:H 층을 식각하고, 남아있는 NPR층을 제거한다. 그 위에 Cr층을 증착한 후 패터닝 하여 소오스-드레인 전극을 위한 Cr층을 형성시켜 박막 트랜지스터를 제조한다. 이렇게 제조하면 기존의 박막 트랜지스터에 비하여 특성은 같고, 제조공정은 줄어들며, 또한 게이트와 소오스-드레인간의 기생용량이 줄어들어 동작속도를 개선시킬 수 있다.

  • PDF

Electrical Characteristics and Mathematical Model of Amorphous Silicon Thin Film Transistor for Flat Panel Display (평판 표시기용 비정질 실리콘 박막 트랜지스터의 전기적인 특성과 수학적인 모델)

  • 최창주;이우선;김병인
    • The Proceedings of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.8 no.5
    • /
    • pp.49-55
    • /
    • 1994
  • 평판 디스플레이용 비정질 실리콘 박막 트랜지스터의 전기적인 특성과 수학적인 모델에 대하여 연구되었고 이론적인 모델은 실험을 통하여 그 타당성을 입증하였다. 게이트전압이 고정된 상태에서 드레인 전압 증가에 따른 드레인 포화전류는 증가되었고 디바이스의 포화는 드레인 전압이 증가될수록 더 증가되었으며 문턱전압은 감소되었다. 세 개의 변수로 구성된 디바이스의 전달특성과 출력특성에 대한 실험 결과값에 대한 모델식이 제시되었는데 이 모델은 디비이스의 기하학적인 구조를 간단화 하기위한 모델식이다.

  • PDF

Fabrication and new model of saturated I-V characteristics of hydrogenerated amorphous silicon thin film transistor (비정질 실리콘 박막 트랜지스터 포화전압대 전류특성의 새로운 모델)

  • 이우선;김병인;양태환
    • Electrical & Electronic Materials
    • /
    • v.6 no.2
    • /
    • pp.147-151
    • /
    • 1993
  • PECVD에 의해 Burried gate 비정질 실리콘 박막트랜지스터를 제작하여 포화 전압 대 전류 특성에 대하여 새로운 해석을 하였고 해석 결과는 실험적으로 증명되었다. 본 연구의 결과 실험된 전달특성과 출력특성을 모델화 하였는데 이 모델식은 I$_{D}$와 V$_{G}$의 실험결과에서 얻어지는 3가지 함수를 기본으로 모델화 되었다. 포화 드레인 전류는 V$_{G}$가 증가할수록 증가되었고 디바이스의 포화는 드레인 전압이 커질수록 증가되었으며 문턱전압은 감소됨을 보였다.

  • PDF