• Title/Summary/Keyword: 박막 구조물

Search Result 479, Processing Time 0.031 seconds

Study on deposition condition of epitaxial $Y_2O_3$ buffer layer deposited on textured metal substrates for $YBa_2Cu_3O_7$ coated conductors (YBCO Coated Conductor를 위한 texture된 금속 기판위의 epitaxial $Y_2O_3$ 완충층 증착 조건에 관한 연구)

  • Shin, K.C.;Ko, R.K.;Park, Y.M.;Chung, J.K.;Shi, Dongqi;Choi, S.J.;Song, K.J.;Park, C.;Son, Y.G.
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2003.07a
    • /
    • pp.565-568
    • /
    • 2003
  • 2세대 초전도 선재로 알려져 있는 $YBa_2Cu_3O_{7-\delta}$ coated conductor는 금속모재/완충층/초전도층/보호층의 구조를 가진다. 2개 이상의 산화물 다층 박막으로 이루어진 완충층은 금속기판의 집합조직을 초전도층까지 전달하는 역할, 금속기판의 금속이 초전도층으로 확산되어 초전도층의 전기적 특성을 열화시키는 것을 막아주는 확산장벽으로의 역할 등을 수행한다. 1차 완충층은 금속기판의 집합조직을 유지하여야하며, 금속기판의 산화를 방지하면서 증착 되어야 한다. coated conductor 제조를 위한 첫 단계로 Pulsed Laser Deposition법을 이용하여 cube texture된 Ni 기판 위에 $Y_2O_3$ 박막을 증착 하였다. 최적의 증착 조건을 찾기 위해 증착 챔버의 산소 및 $H_2/Ar$ 혼합가스 분압과 기판온도를 변화시키면서 증착 하였다. $Y_2O_3$층의 (100) 집합조직은 기판온도 $600{\sim}700^{\circ}C$와 산소 분압 $0.01{\sim}0.1mTorr$에서 증착된 Y2O3 박막에서 금속기판과 유사한 집합조직을 얻을 수 있었다. 최적의 증착 조건에서 $Y_2O_3$ (222) ${\Phi}-scan$의 full width at half maximum (fwhm)이 $11^{\circ}$이고 (400) ${\omega}-scan$ fwhm은 $6^{\circ}$이었다.

  • PDF

고온 GaN 버퍼층 성장방법을 이용한 비극성 a-plane GaN 성장 및 특성평가

  • Park, Seong-Hyeon;Kim, Nam-Hyeok;Lee, Geon-Hun;Yu, Deok-Jae;Mun, Dae-Yeong;Kim, Jong-Hak;Yun, Ui-Jun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.125-125
    • /
    • 2010
  • 극성 [0001] 방향으로 성장된 질화물 기반의 LED (light emitting diode) 는 분극현상에 의해 발생하는 강한 내부 전기장의 영향을 받게 된다. 이러한 내부 전기장은 양자우물 내의 전자와 정공의 공간적 분리를 야기하고 quantum confined Stark effect (QCSE)에 의한 발광 파장의 적색 편이가 발생하며 양자효율의 저하를 가져오게 된다. 이러한 문제를 해결하기 위해 InGaN/GaN이나 AlGaN/GaN 양자 우물구조를 GaN의 m-plane (1$\bar{1}$00) 이나 a-plane (11$\bar{2}$0) 등 비극성면 위에 성장하려는 시도를 하고 있다. 그러나 비극성 면의 비등방성 (anisotropy) 으로 인하여 결정성이 높은 비극성 GaN을 성장하는 데에는 많은 어려움이 있다. GaN 층의 표면을 평탄화하고 결정성을 향상시키기 위해서 저온 GaN 또는 AlN 버퍼층을 성장하는 2단계 방법이나 고온 버퍼층을 이용하여 성장하는 연구들이 많이 진행되고 있다. 본 연구에서는 고온 GaN 버퍼층을 이용하여 기존의 2단계 성장과정을 단순화한 비극성 a-plane GaN을 r-plane 사파이어 기판위에 유기금속 화학증착법 (MOCVD)으로 성장하였다. 사파이어 기판위에 AlN 층을 형성하기 위한 nitridation 과정 후 1030 도에서 두께 45 ~ 800 nm의 고온 GaN 버퍼층을 성장하고 총 박막 두께가 2.7 ~ 3 um 가 되도록 a-plane GaN을 성장하여 표면 양상의 변화와 결정성을 확인하였다. 또한 a-plane GaN 박막 성장 시에 성장 압력을 100 ~ 300 torr 로 조절하며 박막 성장의 변화 양상을 관찰하였다. 고온 GaN 버퍼층 성장 두께가 감소함에 따라 결정성은 증가하였으나 표면의 삼각형 형태의 pit 밀도가 증가함을 확인하였다. 또한 성장 압력이 감소함에 따라 표면 pit은 감소하였으나 결정성도 감소하는 것을 확인하였다. 성장 압력과 버퍼층 성장 두께를 조절하여 표면에 삼각형 형태의 pit이 존재하지 않는 RMS roughness 0.99 nm, 관통전위밀도 $1.78\;{\times}\;10^{10}/cm^2$, XRD 반가폭이 [0001], [1$\bar{1}$00] 방향으로 각 798, 1909 arcsec 인 a-plane GaN을 성장하였다. 이 연구를 통해 고온 GaN 버퍼 성장방법을 이용하여 간소화된 공정으로 LED 소자 제작에 사용할 수 있는 결정성 높은 a-plane GaN을 성장할 수 있는 가능성을 확인하였다.

  • PDF

An Investigation of Electrical Properties in Cation-anion Codoped ZnO by Atomic Layer Deposition (원자층 증착법 기반 양이온-음이온 이중 도핑 효과에 따른 ZnO 박막의 전기적 특성 비교 연구)

  • Dong-eun Kim;Geonwoo Kim;Kyung-Mun Kang;Akendra Singh Chabungbam;Hyung-Ho Park
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.30 no.3
    • /
    • pp.94-101
    • /
    • 2023
  • Zinc oxide(ZnO) is a semiconductor material with a bandgap of 3.37 eV and an exciton binding energy of 60 meV for various applications. Recently ZnO has been proven to enhance its electrical properties for utilization as an alternative for transparent conducting oxide (TCO) materials. In this study, cation(Al, Ga)-anion(F) single and double doped ZnO thin films were grown by atomic layer deposition (ALD) to enhance the electrical properties. The structural and optical properties of doped ZnO thin films were analyzed, and doping effects were confirmed to electrical characteristics. In single doped ZnO, it was observed that the carrier concentration was increased after doping, acting as a donor to ZnO. Among the single doping elements, F doped ZnO(FZO) showed the highest mobility and conductivity due to the passivation effect of oxygen vacancies. In the case of double doping, higher electrical characteristics were observed compared to single doping. Among the samples, Al-F doped ZnO(AFZO) exhibited the lowest resistance value. This results can be attributed to an increase in delocalized electron states and a decrease in lattice distortion resulting from the differences in ionic radius. The partial density of states(PDOS) was also analyzed and observed to be consistent with the experimental results.

Performance enhancement of Amorphous In-Ga-Zn-O junctionless TFT at Low temperature using Microwave Irradiation

  • Kim, Tae-Wan;Choe, Dong-Yeong;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2015.08a
    • /
    • pp.208.2-208.2
    • /
    • 2015
  • 최근 산화물 반도체에 대한 연구가 활발하게 이루어지고 있다. 비정질 산화물 반도체인 In-Ga-Zn-O(IGZO)는 기존의 비정질 실리콘에 비해 공정 단가가 낮으며 넓은 밴드 갭으로 인한 투명성을 가지고 있고, 저온 공정이 가능하여 다양한 기판에 적용이 가능하다. 반도체의 공정 과정에서 열처리는 소자의 특성 개선을 위해 필요하다. 일반적인 열처리 방법으로 furnace 열처리 방식이 주로 이용된다. 그러나 furnace 열처리는 시간이 오래 걸리며 일반적으로 고온에서 이루어지기 때문에 최근 연구되고 있는 유리나 플라스틱, 종이 기판을 이용한 소자의 경우 기판이 손상을 받는 단점이 있다. 이러한 단점들을 극복하기 위하여 저온 공정인 마이크로웨이브를 이용한 열처리 방식이 제안되었다. 마이크로웨이브 열처리 기술은 소자에 에너지를 직접적으로 전달하기 때문에 기존의 다른 열처리 방식들과 비교하여 에너지 전달 효율이 높다. 또한 짧은 공정 시간으로 공정 단가를 절감하고 대량생산이 가능한 장점을 가지고 있으며, 저온의 열처리로 기판의 손상이 없기 때문에 기판의 종류에 국한되지 않은 공정이 가능할 수 있을 것으로 기대된다. 따라서 본 연구에서는 마이크로웨이브 열처리가 소자의 전기적 특성 개선에 미치는 영향을 확인하였다. 제작된 IGZO 박막 트렌지스터는 p-type bulk silicon 위에 thermal SiO2 산화막이 100 nm 형성된 기판을 사용하였다. RCA 클리닝을 진행한 후 RF sputter를 사용하여 In-Ga-Zn-O (1:1:1) 을 70 nm 증착하였다. 이후에 Photo-lithography 공정을 통하여 active 영역을 형성하였고, 전기적 특성 평가가 용이한 junctionless 트랜지스터 구조로 제작하였다. 후속 열처리 방식으로 마이크로웨이브 열처리를 1000 W에서 2분간 실시하였다. 그리고 기존 열처리 방식과의 비교를 위해 furnace를 이용하여 N2 가스 분위기에서 $600^{\circ}C$의 온도로 30분 동안 열처리를 실시하였다. 그 결과, 마이크로웨이브 열처리를 한 소자의 경우 기존의 furnace 열처리 소자와 비교하여 우수한 전기적 특성을 나타내는 것을 확인하였다. 따라서 마이크로웨이브를 이용한 열처리 공정은 향후 저온 공정을 요구하는 소자 공정에 활용될 수 있을 것으로 기대된다.

  • PDF

Performance enhancement of Amorphous In-Ga-Zn-O junctionless TFT at Low temperature using Microwave Irradiation

  • Kim, Tae-Wan;Choe, Dong-Yeong;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2015.08a
    • /
    • pp.210.1-210.1
    • /
    • 2015
  • 최근 산화물 반도체에 대한 연구가 활발하게 이루어지고 있다. 비정질 산화물 반도체인 In-Ga-Zn-O (IGZO)는 기존의 비정질 실리콘에 비해 공정 단가가 낮으며 넓은 밴드 갭으로 인한 투명성을 가지고 있고, 저온 공정이 가능하여 다양한 기판에 적용이 가능하다. 반도체의 공정 과정에서 열처리는 소자의 특성 개선을 위해 필요하다. 일반적인 열처리 방법으로 furnace 열처리 방식이 주로 이용된다. 그러나 furnace 열처리는 시간이 오래 걸리며 일반적으로 고온에서 이루어지기 때문에 최근 연구되고 있는 유리나 플라스틱, 종이 기판을 이용한 소자의 경우 기판이 손상을 받는 단점이 있다. 이러한 단점들을 극복하기 위하여 저온 공정인 마이크로웨이브를 이용한 열처리 방식이 제안되었다. 마이크로웨이브 열처리 기술은 소자에 에너지를 직접적으로 전달하기 때문에 기존의 다른 열처리 방식들과 비교하여 에너지 전달 효율이 높다. 또한 짧은 공정 시간으로 공정 단가를 절감하고 대량생산이 가능한 장점을 가지고 있으며, 저온의 열처리로 기판의 손상이 없기 때문에 기판의 종류에 국한되지 않은 공정이 가능할 수 있을 것으로 기대된다. 따라서 본 연구에서는 마이크로웨이브 열처리가 소자의 전기적 특성 개선에 미치는 영향을 확인하였다. 제작된 IGZO 박막트렌지스터는 p-type bulk silicon 위에 thermal SiO2 산화막이 100 nm 형성된 기판을 사용하였다. RCA 클리닝을 진행한 후 RF sputter를 사용하여 In-Ga-Zn-O (1:1:1)을 70 nm 증착하였다. 이후에 Photo-lithography 공정을 통하여 active 영역을 형성하였고, 전기적 특성 평가가 용이한 junctionless 트랜지스터 구조로 제작하였다. 후속 열처리 방식으로 마이크로웨이브 열처리를 1000 W에서 2분간 실시하였다. 그리고 기존 열처리 방식과의 비교를 위해 furnace를 이용하여 N2 가스 분위기에서 $600^{\circ}C$의 온도로 30분 동안 열처리를 실시하였다. 그 결과, 마이크로웨이브 열처리를 한 소자의 경우 기존의 furnace 열처리 소자와 비교하여 우수한 전기적 특성을 나타내는 것을 확인하였다. 따라서, 마이크로웨이브를 이용한 열처리 공정은 향후 저온 공정을 요구하는 소자 공정에 활용될 수 있을 것으로 기대된다.

  • PDF

그래핀 투명전도막의 전기적 특성에 미치는 Strain 영향

  • Lee, Byeong-Ju;Jeong, Gu-Hwan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.462-462
    • /
    • 2011
  • 그래핀은 탄소원자로 구성된 원자단위 두께의 매우 얇은 2차원의 나노재료로서 높은 투광도 뿐만 아니라 우수한 기계적, 전기적 특성을 지니며 구조적 화학적 으로도 매우 안정한 것으로 알려져 있다. 이러한 그래핀을 얻는 방법에는 물리·화학적 박리법, 탄화규소의 흑연화, 열화학기 상증착법(thermal chemical vapor deposition; TCVD)등 많은 방법들이 존재한다. 이중 TCVD방법이 대면적으로 두께균일도가 높은 그래핀을 얻는데 가장 적합한 방법으로 알려져 있다. 한편 그래핀은 우수한 특성들을 기반으로 센서나 메모리와 같은 기능성 소자로 응용이 가능할 뿐 아니라 투명고분자 기판으로 전사함으로서 유연성 투명전극을 제작 가능하여 기존의 인듐산화물(indium tin oxide; ITO) 투명전극을 대체하여 디스플레이, 터치스크린, 전·자기 차폐재 등의 다양한 분야로의 응용이 가능하다고 예측되고 있다. 본 연구에서는 TCVD법을 이용하여 대면적으로 두께균일도가 높은 그래핀을 합성하여 투명 고분자 기판(polyethylene terephthalate; PET) 위에 전사하여 투명전도막을 제작한 후, 압축변형률(compressive strain)의 변화에 따른 전기적 특성 변화를 측정하였다. 그래핀은 300 nm 두께의 니켈박막이 증착된 산화물 실리콘 기판위에 원료가스로 메탄(CH4)을 사용하여 합성하였다. 합성 결과 단층 그래핀의 면적은 약 80% 이상이었으며, 합성된 그래핀은 분석의 용이함 및 향후 다양한 응용을 위하여 식각공정을 통해 산화막 실리콘 기판과 PET기판으로 전사하였다. PET기판 위로 전사하여 제작한 그래핀 투명전도막의 strain 인가에 따른 전기적 특성을 관찰한 결과, 약 20%의 비교적 높은 strain하에서도 전기적특성이 크게 변화하지 않는 것을 확인하였다. 그래핀의 특성분석을 위해서는 광학현미경, 라만 분광기, 투과전자현미경, 자외 및 가시선 분광광도계, 4탐침측정기 등을 이용하였다.

  • PDF

Characteristics and Thermal Stabilities of W-B-C-N Diffusion Barrier by Using the Incorporation of Boron Impurities (Boron 불순물에 의한 W-B-C-N 확산방지막의 특성 및 열적 안정성 연구)

  • Kim, Soo-In;Lee, Chang-Woo
    • Journal of the Korean Magnetics Society
    • /
    • v.18 no.1
    • /
    • pp.32-35
    • /
    • 2008
  • Thermally stable diffusion barrier of tungsten carbon nitride(W-C-N) and of tungsten boron carbon nitride(W-B-C-N) thin films have studied to investigate the impurity behaviors of boron and nitrogen. In this paper we newly deposited tungsten boron carbon nitride(W-B-C-N) thin film for various $W_2B$ target power on silicon substrate. The impurities of the 100nm-thick W-C-N and W-B-C-N thin films provide stuffing effect for preventing the inter-diffusion between W-C-N or W-B-C-N thin films and silicon during the high temperature($700^{\circ}C{\sim}1000^{\circ}C$) annealing process.

Improvement of Electrical Characteristics in Double Gate a-IGZO Thin Film Transistor

  • Lee, Hyeon-U;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.311-311
    • /
    • 2016
  • 최근 고성능 디스플레이 개발이 요구되면서 기존 비정질 실리콘(a-Si)을 대체할 산화물 반도체에 대한 연구 관심이 급증하고 있다. 여러 종류의 산화물 반도체 중 a-IGZO (amorphous indium-gallium-zinc oxide)가 높은 전계효과 이동도, 저온 공정, 넓은 밴드갭으로 인한 투명성 등의 장점을 가지며 가장 연구가 활발하게 보고되고 있다. 기존에는 SG(단일 게이트) TFT가 주로 제작 되었지만 본 연구에서는 DG(이중 게이트) 구조를 적용하여 고성능의 a-IGZO 기반 박막 트랜지스터(TFT)를 구현하였다. SG mode에서는 하나의 게이트가 채널 전체 영역을 제어하지만, double gate mode에서는 상, 하부 두 개의 게이트가 동시에 채널 영역을 제어하기 때문에 채널층의 형성이 빠르게 이루어지고, 이는 TFT 스위칭 속도를 향상시킨다. 또한, 상호 모듈레이션 효과로 인해 S.S(subthreshold swing)값이 낮아질 뿐만 아니라, 상(TG), 하부 게이트(BG) 절연막의 계면 산란 현상이 줄어들기 때문에 이동도가 향상되고 누설전류 감소 및 안정성이 향상되는 효과를 얻을 수 있다. Dual gate mode로 동작을 시키면, TG(BG)에는 일정한 positive(or negative)전압을 인가하면서 BG(TG)에 전압을 가해주게 된다. 이 때, 소자의 채널층은 depletion(or enhancement) mode로 동작하여 다른 전기적인 특성에는 영향을 미치지 않으면서 문턱 전압을 쉽게 조절 할 수 있는 장점도 있다. 제작된 소자는 p-type bulk silicon 위에 thermal SiO2 산화막이 100 nm 형성된 기판을 사용하였다. 표준 RCA 클리닝을 진행한 후 BG 형성을 위해 150 nm 두께의 ITO를 증착하고, BG 절연막으로 두께의 SiO2를 300 nm 증착하였다. 이 후, 채널층 형성을 위하여 50 nm 두께의 a-IGZO를 증착하였고, 소스/드레인(S/D) 전극은 BG와 동일한 조건으로 ITO 100 nm를 증착하였다. TG 절연막은 BG 절연막과 동일한 조건에서 SiO2를 50 nm 증착하였다. TG는 S/D 증착 조건과 동일한 조건에서, 150 nm 두께로 증착 하였다. 전극 물질과, 절연막 물질은 모두 RF magnetron sputter를 이용하여 증착되었고, 또한 모든 patterning 과정은 표준 photolithography, wet etching, lift-off 공정을 통하여 이루어졌다. 후속 열처리 공정으로 퍼니스에서 질소 가스 분위기, $300^{\circ}C$ 온도에서 30 분 동안 진행하였다. 결과적으로 $9.06cm2/V{\cdot}s$, 255.7 mV/dec, $1.8{\times}106$의 전계효과 이동도, S.S, on-off ratio값을 갖는 SG와 비교하여 double gate mode에서는 $51.3cm2/V{\cdot}s$, 110.7 mV/dec, $3.2{\times}108$의 값을 나타내며 훌륭한 전기적 특성을 보였고, dual gate mode에서는 약 5.22의 coupling ratio를 나타내었다. 따라서 산화물 반도체 a-IGZO TFT의 이중게이트 구조는 우수한 전기적 특성을 나타내며 차세대 디스플레이 시장에서 훌륭한 역할을 할 것으로 기대된다.

  • PDF

Study of etching properties of the $HfAlO_3$ thin film using the inductively coupled plasma (유도결합 플라즈마를 이용한 $HfAlO_3$ 박막의 식각특성 연구)

  • Ha, Tae-Kyung;Kim, Dong-Pyo;Woo, Jong-Chang;Um, Doo-Seung;Yang, Xue;Joo, Young-Hee;Kim, Chang-Il
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2009.06a
    • /
    • pp.73-73
    • /
    • 2009
  • 트렌지스터의 채널 길이가 줄어듦에 따라 절연층으로 쓰이는 $SiO_2$의 두께는 얇아져야 한다. 이에 따라 얇아진 절연층에서 터널링이 발생하여 누설전류가 증가하게 되어 소자의 오동작을 유발한다. 절연층에서의 터널링을 줄여주기 위해서는 High-K와 같은 유전율이 높은 물질을 이용하여 절연층의 두께를 높여주어야 한다. 최근에 각광 받고 있는 High-K의 대표적인 물질은 $HfO_2$, $ZrO_2$$Al_2O_3$등이 있다. $HfO_2$, $ZrO_2$$Al_2O_3$$SiO_2$보다 유전상 수는 높지만 밴드갭 에너지, 열역학적 안정성, 재결정 온도와 같은 특성 면에서 $SiO_2$를 완전히 대체하기는 어려운 실정이다. 최근 연구에 따르면 기존의 High-K물질에 금속을 첨가한 금속산화물의 경우 밴드갭 에너지, 열역학적 안정성, 재결정 온도의 특성이 향상되었다는 결과가 있다. 이 금속 산화물 중 $HfAlO_3$가 대표적이다. $HfAlO_3$는 유전상수 18.2, 밴드캡 에너지 6.5 eV, 재결정 온도 $900\;^{\circ}C$이고 열역학적 안전성이 개선되었다. 게이트 절연층으로 사용될 수 있는 $HfAlO_3$는 전극과 기판사이에 적층구조를 이루고 있어, 이방성 식각인 건식 식각에 대한 연구가 필요하다. 본 연구는 $BCl_3$/Ar 유도결합 플라즈마를 이용하여 $HfAlO_3$ 박막의 식각 특성을 알아보았다. RF Power 700 W, DC-bias -150 V, 공정압력 15 mTorr, 기판온도 $40\;^{\circ}C$를 기본 조건으로 하여, $BCl_3$/Ar 가스비율, RF Power, DC-bias 전압, 공정압력에 의한 식각율 조건과 마스크물질과의 선택비를 알아보았다. 플라즈마 분석은 Optical 이용하여 진행하였고, 식각 후 표면의 화학적 구조는 X-ray Photoelectron Spectroscoopy(XPS) 분석을 통하여 알아보았다.

  • PDF

Improved Electrical Properties by In Situ Nitrogen Incorporation during Atomic Layer Deposition of HfO2 on Ge Substrate (Ge 기판 위에 HfO2 게이트 산화물의 원자층 증착 중 In Situ 질소 혼입에 의한 전기적 특성 변화)

  • Kim, Woo-Hee;Kim, Bum-Soo;Kim, Hyung-Jun
    • Journal of the Korean Vacuum Society
    • /
    • v.19 no.1
    • /
    • pp.14-21
    • /
    • 2010
  • Ge is one of the attractive channel materials for the next generation high speed metal oxide semiconductor field effect transistors (MOSFETs) due to its higher carrier mobility than Si. But the absence of a chemically stable thermal oxide has been the main obstacle hindering the use of Ge channels in MOS devices. Especially, the fabrication of gate oxide on Ge with high quality interface is essential requirement. In this study, $HfO_xN_y$ thin films were prepared by plasma-enhanced atomic layer deposition on Ge substrate. The nitrogen was incorporated in situ during PE-ALD by using the mixture of nitrogen and oxygen plasma as a reactant. The effects of nitrogen to oxygen gas ratio were studied focusing on the improvements on the electrical and interface properties. When the nitrogen to oxygen gas flow ratio was 1, we obtained good quality with 10% EOT reduction. Additional analysis techniques including X-ray photoemission spectroscopy and high resolution transmission electron microscopy were used for chemical and microstructural analysis.