• 제목/요약/키워드: 막열화

검색결과 184건 처리시간 0.024초

PEM 수전해에서 막과 전극의 내구성에 미치는 구동 온도의 영향 (Effect of Operation Temperature on the Durability of Membrane and Electrodes in PEM Water Electrolysis)

  • 유동근;김성민;황병찬;오소형;박권필
    • Korean Chemical Engineering Research
    • /
    • 제61권1호
    • /
    • pp.19-25
    • /
    • 2023
  • PEM (Proton Exchange Membrane) 수전해의 성능향상에 대해 많은 연구개발이 진행되었으나, 내구성에 대한 연구는 아직 초기 단계라고 할 수 있다. 본 연구는 성능향상을 위해 PEM 수전해 구동 온도를 상승시켰을 때, 수전해 내구성에 미치는 영향에 대해 연구하였다. 50~80 ℃ 온도 범위에서 일정 전류 조건으로 구동하면서 전압변화, I-V, CV (Cyclic Voltammetry), LSV (Linear Sweep Voltammetry), Impedance, FER (Fluoride Emission Rate) 등을 측정했다. 운전온도가 상승할수록 열화속도가 증가했다. 50~65 ℃에서는 IrO2 전극 촉매 열화가 PEM 수전해 셀의 내구성에 주로 영향을 주었다. 80 ℃에서는 고분자 막과 전극 열화가 비슷하게 진행되어 short 저항이 1.0 kΩ·cm2 이하로 감소하면서 shorting 현상에 의해 구동한지 144시간 만에 성능이 초기의 약 1/3로 감소하였다.

게이트 산화막에 따른 nMOSFET의 금속 플라즈마 피해 (Metal Plasma-Etching Damages of NMOSFETs with Pure and $N{_2}O$ Gate Oxides)

  • Jae-Seong Yoon;Chang-Wu Hur
    • 한국정보통신학회논문지
    • /
    • 제3권2호
    • /
    • pp.471-475
    • /
    • 1999
  • $N{_2}O$ 게이트 산화막을 사용한 nMOSFET가 금속 플라즈마 식각 피해에 대한 면역도가 동일한 두께의 순수한 산화막을 갖는 nMOSFET보다 향상됨을 보여준다. Area Antenna Ratio(AAR)를 증가시킴에 따라 $N{_2}O$ 산화막을 갖는 nMOSFET는 좁은 초기 분포 특성과 정전계 스트레스하에서 더 작은 열화특성을 보이는 데 이는 Si기판과 산화막 계면에서의 질소기의 영향으로 설명되어진다. 또한 $N{_2}O$ 게이트 산화막을 사용하면 순수한 게이트 산화막을 사용할 때 보다 금속 Area Antenna Ratio(AAR)과 Perimeter Area ratio(PAR) 의 최대 허용 크기를 더 증가할 수 있다. 이러한 $N{_2}O$ 게이트 산화막을 갖는 NMOSFET의 개선은 Si기판과 $N{_2}O$ 산화막 계면에 있는 질소기에 의한 계면 강도의 영향 때문으로 판단된다.

  • PDF

낮은 온도 하에서 수소처리 시킨 다결정 실리콘을 사용한 새로운 구조의 n-TFT에서 개선된 열화특성 (Improved Degradation Characteristics in n-TFT of Novel Structure using Hydrogenated Poly-Silicon under Low Temperature)

  • 송재열;이종형;한대현;이용재
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2008년도 춘계종합학술대회 A
    • /
    • pp.105-110
    • /
    • 2008
  • 식각 형상비에 의해 경사형 스페이스를 갖는 도핑 산화막을 이용한 LDD 영역을 갖도록 제작한 다결정 TFT의 새로운 구조를 제안한다. 소자 특성의 신뢰성을 위해 수소($H_2$)와 수소/플라즈마 처리 공정으로 다결정 실리콘에 수소 처리시킨 n-채널 다결정 실리콘 TFT 소자를 제작하였다. 소자에 최대 누설전류의 게이트 전압 조건에서 소자에 스트레스를 인가시켰다. 게이트 전압 스트레스 조건에 의해 야기되는 열화 특성인자들은 드레인 전류, 문턱전압($V_{th}$), 부-문턱전압 기울기(S), 최대 전달 컨덕턴스($g_m$), 그리고 파워인자 값을 측정/추출하였으며, 수소처리 공정이 소자 특성의 열화 결과에 미치는 관계를 분석하였다. 특성 파라미터의 분석 결과로써, 수소화 처리시킨 n-채널 다결정 실리콘 박막 트랜지스터에서 열화특성의 원인들은 다결정 실리콘/산화막의 계면과 다결정 실리콘의 그레인 경계에서 실리콘-수소 본드의 해리에 의한 현수 본드의 증가이었다. 이 증가가 소자의 핫-캐리어와 결합으로 개선된 열화 특성의 원인이 되었다. 따라서 새로 제안한 다결정 TFT의 구조는 제작 공정 단계가 간단하며, 소자 특성에서 누설전류가 드레인 영역 근처 감소된 수평 전계에 의해 감소되었다.

  • PDF

직접 메탄올 연료전지용 대면적 막-전극 접합체 공기극의 위치별 열화 현상 (Position-Dependent Cathode Degradation of Large Scale Membrane Electrode Assembly for Direct Methanol Fuel Cell)

  • 김수길;이은숙;김이영;김장미;조한익;하흥용
    • 전기화학회지
    • /
    • 제12권2호
    • /
    • pp.148-154
    • /
    • 2009
  • 대면적 ($150cm^2$) 막전극 접합체(MEA)를 사용하는 직접메탄올연료전지(DMFC)의 내구성과 관련하여, 장시간 운전에 따른 공기극의 열화 현상을 공기극면의 위치별로 고찰하였다. 500시간 동안 정전류 조건으로 운전한 대면적 MEA를 공기극 입구, 중간, 출구의 세 부분으로 분할 하여 각각의 MEA에 대한 성능을 관찰한 결과, 대면적 MEA 운전시 홍수 (flooding) 현상이 심했던 공기극 출구 쪽 MEA의 성능 저하가 두드러졌다. 이는 홍수 현상에 의한 촉매의 열화 및 GDL의 박리에 의한 것으로 판단된다. 이 중 특히 촉매의 열화 현상과 관련하여, 출구 방향으로 갈수록 촉매의 전기화학적 활성 면적의 감소가 관찰되나 이는 촉매 입자의 뭉침 (agglomeration) 현상에 의한 것이라기 보다는 촉매 입자의 용해 (dissolution)와 이동 (migration)으로 인한 촉매의 유실 때문인 것으로 판단된다. 전체적인 성능 감소 및 촉매의 열화 정도는 공기극의 홍수와 직접적인 비례관계가 있으며, 이를 해소하기 위한 물관리 기법 및 분리판 디자인의 개선이 요구된다.

Platinum 유기착화합물을 이용한 금속박막의 증착에 관한 연구

  • 유대환;최성창;고석근;최지윤;신구
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.153-153
    • /
    • 1999
  • platinum 유기착화합물을 사용하여 유리 기판 위에 Pt를 증착시켰다. Pt를 증착하기 위하여 Pt 착화합물을 용해 시킨 후, 유리 기판을 용액속에 담근 후 가열하여 Pt막을 증착하였다. 증착 후 Pt의 면저항은 200~75$\Omega$의 값을 나타내어 비교적 높은 저항값을 나타내었다. 높은 저항값을 낮추기 위해 진공 10-5Torr에서 50, 100, 150, 25$0^{\circ}C$로 열처리를 하였다. 이러한 저항값을 변화의 원인을 살펴보기 위하여 X-선 회절법을 이용하여 결정성의 변화를 살펴보았고, 화학적 조성의 변화는 X-ray 광전자 분광법을 이용하여 조사하였다. 열처리 전 Pt막은 비정질 상태를 나타내었으나, 6$0^{\circ}C$에서 30분간 열처리한 후에는 결정성이 증가하는 것으로 관찰되었다. 열처리 후 결정방향은 {111] 방향이 주 방향이였으며 [002] 방향의 피크도 관찰되었다. 따라서 성장된 막은 다결정 막임을 알 수 있었다. XPS를 이용하여 조성을 조사하여 본 결과 열처리하지 않은 시료의 경우 유기물과 반응하여 Pt의 피크가 넓게 나타나나 열처리 후에는 유기물이 분해되어 Pt의 고유한 피크를 관찰할 수 있었다. 따라서 전기전도도의 변화는 유기물의 분해를 통하여 순수한 Pt로 변해가면서 감소하는 것으로 생각되어 지며 결정성 또한 전기전도도 변화에 중요한 역할을 함을 알 수 있었다. 기존의 방법을 이용하여 Pt를 증착할 경우 기판과 쉽게 박리 되는 현상이 관찰되었으나 본 방법을 이용하여 증착된 Pt 박막의 경우 열처리 후에는 기판과의 접착력이 기존의 방법보다 뛰어나 박리되는 현상이 관찰되지 않았다.$ 이상에서 안정한 것을 볼 수 있었다. 텅스텐 박막은 $\alpha$$\beta$-W 구조를 가질 수 있으나 본 연구에서 성장된 텅스텐은 $\alpha$-W 구조를 가지는 것을 XRD 측정으로 확인하였다. 성장된 텅스텐 박막의 저항은 구조에 따라서 변화되는 것으로 알려져 있다. 증착조건에 따른 저항의 변화는 SiH4 대 WF6의 가스비, 증착온도에 따라서 변화하였다. 특히 온도가 40$0^{\circ}C$ 이상, SiH4/WF6의 비가 0.2일 경우 텅스텐을 증착시킨 후에 열처리를 거치지 않은 경우에도 기존에 발표된 저항률인 10$\mu$$\Omega$.cm 대의 값을 얻을 수 있었다. 본 연구를 통하여 산화막과의 접착성 문제를 해결하고 낮은 저항을 얻을 수 있었으나, 텅스텐 박막의 성장과정에 의한 게이트 산화막의 열화는 심각학 문제를 야기하였다. 즉, LPCVD 과정에서 발생한 불소 또는 불소 화합물이 게이트의 산화막에 결함을 발생시킴을 확인하였다. 향후, 불소에 의한 게이트 산화막의 열화를 최소화시킬 수 있는 공정 조건의 최저고하 또는 대체게이트 산화막이 적용될 경우, 개발된 연구 결과를 산업체로 이전할 수 있는 가능성이 높을 것을 기대된다.박막 형성 메카니즘에 큰 영향을 미침을 알 수 있었다. 또한 은의 전기화학적 다층박막 성장은 MSM (monolayer-simultaneous-multilayer) 메카니즘을 따름을 확인하였다. 마지막으로 구조 및 양이 규칙적으로 조절되는 전극의 응용가능성이 간단히 논의될 것이다.l 성장을 하였다는 것을 알 수 있었다. 결정성

  • PDF

레이저 결정화 다결정 실리콘 기판에서의 게이트 산화막두께에 따른 1T-DRAM의 전기적 특성

  • 장현준;김민수;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.201-201
    • /
    • 2010
  • DRAM (dynamic random access memory)은 하나의 트랜지스터와 하나의 캐패시터의 구조 (1T/1C)를 가지는 구조로써 빠른 동작 속도와 고집적에 용이하다. 하지만 고집적화를 위해서는 최소한의 캐패시터 용량 (30 fF/cell)을 충족시켜 주어야 한다. 이에 따라 캐패시터는 stack 혹은 deep trench 구조로 제작되어야 한다. 위와 같은 구조로 소자를 구현할 시 제작공정이 복잡해지고 캐패시터의 집적화에도 한계가 있다. 이러한 문제점을 보완하기 위해 1T-DRAM이 제안되었다. 1T-DRAM은 하나의 트랜지스터로 이루어져 있으며 SOI (silicon-on-insulator) 기판에서 나타나는 floating body effect를 이용하여 추가적인 캐패시터를 필요로 하지 않는다. 하지만 SOI 기판을 이용한 1T-DRAM은 비용측면에서 대량생산화를 시키기는데 어려움이 있으며, 3차원 적층구조로의 적용이 어렵다. 하지만 다결정 실리콘을 이용한 기판은 공정의 대면적화가 가능하고 비용적 측면에서 유리한 장점을 가지고 있으며, 적층구조로의 적용 또한 용이하다. 본 연구에서는 ELA (eximer laser annealing) 방법을 이용하여 비정질 실리콘을 결정화시킨 기판에서 1T-DRAM을 제작하였다. 하지만 다결정 실리콘은 단결정 실리콘에 비해 저항이 크기 때문에, 메모리 소자로서 동작하기 위해서는 높은 바이어스 조건이 필요하다. 게이트 산화막이 얇은 경우, 게이트 산화막의 열화로 인하여 소자의 오작동이 일어나게 되고 게이트 산화막이 두꺼울 경우에는 전력소모가 커지게 된다. 그러므로 메모리 소자로서 동작 할 수 있는 최적화된 게이트 산화막 두께가 필요하다. 제작된 소자는 KrF-248 nm 레이저로 결정화된 ELA 기판위에 게이트 산화막을 10 nm, 20 nm, 30 nm 로 나누어서 증착하여, 전기적 특성 및 메모리 특성을 평가하였다.

  • PDF

그래핀 합성 및 TEM grid막으로의 응용

  • 이병주;정구환
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.461-461
    • /
    • 2011
  • 최근의 나노기술의 발전과 함께 나노미터크기의 물질들의 물성과 미세구조 등을 분석하기 위한 노력들이 활발히 이루어지고 있다. 투과전자현미경(transmission electron microscope; TEM)은 나노물질의 미세구조 관찰, 화학성분 분석, 전자기적 특성평가가 가능한 초정밀 분석장비이다. TEM 관찰을 위한 시편의 제작방법중 TEM 그리드(grid)를 사용하는 방법은, 분석하고자 하는 물질을 망(mesh) 형태의 그리드에 도포하여 샘플을 준비하는 방법으로 다른 방법에 비해 아주 빠르고 간편한 장점이 있다. 그러나 TEM 그리드에 나노물질을 분산/도포하여 공중에 떠있는 형태로 샘플을 제작하려면, 나노물질이 mesh 사이로 빠져나오지 않도록 그리드 mesh의 간격이 아주 미세하여야 하는데, 일반적으로 mesh의 크기가 미세할수록 그리드의 가격은 높아진다. 또한 기존에 사용되고 있는 비정질 탄소박막으로 덮여진 그리드는 극미세 크기의 나노물질 및 탄소나노물질을 분석할 경우, 고해상도의 TEM상을 얻는데 한계가 있다. 한편 그래핀은 2차원의 육각판상의 구조로 탄소원자가 빼곡히 채워진 흑연 한 층의 나노재료이다. 이는 원자단위 두께로 가장 얇은 물질로서 기계적 강도가 우수하여 지지막으로의 응용이 가능하다고 알려져 있다. 따라서 TEM grid막으로 사용할 경우 기존의 고가의 미세한 mesh가 형성된 그리드를 사용하지 않아도 나노물질을 효과적으로 분석할 수 있을 것으로 예상 된다. 본 연구에서는 열화학증기증착법(thermal chemical vapor deposition; TCVD)을 이용하여 300 nm 두께의 니켈박막이 증착된 기판위에 대면적으로 합성한 그래핀을 TEM 관찰용 그리드 위에 전사(transfer)함으로써 나노물질이 그리드 mesh사이로 빠져나오지 않는 저가의 TEM 그리드 제작 방법 및 응용 가능성에 대하여 보고한다.

  • PDF

Fe-(BN, Sin)박막의 미세구조와 자기특성에 관한 연구 (A Study on the Microstructures and Magnetic Properties)

  • 신동훈;이창호;안동훈;남승의;김형준
    • 한국자기학회지
    • /
    • 제8권3호
    • /
    • pp.138-143
    • /
    • 1998
  • 본 연구에서는 RF magnetron reactive sputtering system에 의해 증착된 FeBN막의 자기박막의 자기특성과 비저항의 변화를 연구하엿다. 막의 자기특성과 비저항의 변화는 막내에 첨가되는 B, Si, N의 조성에 따라 큰 변화를 나타내었으며, 소량의 N의 첨가에 따라 우수한 자기 특성과 비저항이 증가하였다. 그러나 과도한 N의 첨가는 Fe4N과 같은 질화물의 형성으로 비저항은 증가하였으나 자기 특성은 열화되었다. 제조된 FeBN과 FeSiN 자성막은 1 Oe이하의 보자력과 18~19kG의 포화자속말도, 그리고 1000이상의 투자율을 갖는 우수한 연자기 특성을 보였다. 이때의 막의 조성은 AES(Auger Electron Spectroscpy)로 분석하여 Fe75(BN)25, Fe78(BN)25이었으며 비저항값은 100~120$\mu$$\Omega$-cm이었다.

  • PDF

Microwave Annealing을 이용한 MOS Capacitor의 특성 개선

  • 조광원;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제45회 하계 정기학술대회 초록집
    • /
    • pp.241.1-241.1
    • /
    • 2013
  • 최근 고집적화된 금속-산화막 반도체 metal oxide semiconductor (MOS) 소자는 크기가 점점 작아짐에 따라 얇은 산화막과 다양한 High-K 물질과 전극에 대하여 연구되고 있다. 이러한 소자의 열적 안정성과 균일성을 얻기 위해 다양한 열처리 방법이 사용되고 있으며, 일반적인 열처리 방법으로는 conventional thermal annealing (CTA)과 rapid thermal annealing (RTA)이 많이 이용되고 있다. 본 실험에서는 microwave radiation에 의한 열처리로 소자의 특성을 개선시킬 수 있다는 사실을 확인하였고, 상대적으로 $100^{\circ}C$ 이하의 저온에서도 공정이 이루어지기 때문에 열에 의한 소자 특성의 열화를 억제할 수 있으며, 또한 짧은 처리 시간 및 공정의 단순화로 비용을 효과적으로 절감할 수 있다. 본 실험에서는 metal-oxide-silicon (MOS) 구조의 capacitor를 제작한 다음, 기존의 CTA나 RTA 처리가 아닌 microwave radiation을 실시하여 MOS capacitor의 전기적인 특성에 미치는 microwave radiation 효과를 평가하였다. 본 실험은 p-type Si 기판에 wet oxidation으로 300 nm 성장된 SiO2 산화막 위에 titanium/aluminium (Ti/Al) 금속 전극을 E-beam evaporator로 형성하여 capacitance-voltage (C-V) 특성 및 current-voltage (I-V) 특성을 평가하였다. 그 결과, microwave 처리를 통해 flat band voltage와 hysteresis 등이 개선되는 것을 확인하였고, microwave radiation 파워와 처리 시간을 최적화하였다. 또한 일반적인 CTA 열처리 소자와 비교하여 유사한 전기적 특성을 확인하였다. 이와 같은 microwave radiation 처리는 매우 낮은 온도에서 공정이 이루어짐에도 불구하고 시료 내에서의 microwave 에너지의 흡수가 CTA나 RTA 공정에서의 열에너지 흡수보다 훨씬 효율적으로 이루어지며, 결과적으로 산화막과 실리콘 기판의 계면 특성 개선에 매우 효과적이라는 것을 나타낸다. 따라서, microwave radiation 처리는 향후 저온공정을 요구하는 nano-scale MOSFET의 제작 및 저온 공정이 필수적인 display 소자 제작의 해결책으로 기대한다.

  • PDF

저온에서 수소 처리시킨 다결정 실리콘 n-TFT의 열화특성 분석 (The Degradation Characteristics Analysis of Poly-Silicon n-TFT the Hydrogenated Process under Low Temperature)

  • 송재열;이종형;한대현;이용재
    • 한국정보통신학회논문지
    • /
    • 제12권9호
    • /
    • pp.1615-1622
    • /
    • 2008
  • 경사형 스페이서와 LDD 영역을 갖는 다결정 실리콘 TFT를 제작하였다. 소자 특성의 신뢰성을 위해 수소($H_2$)와 수소/플라즈마 처리 공정으로 수소 처리된 n-채널 다결정실리콘 TFT 소자를 제작하였다. 소자에 최대 누설전류의 게이트 전압 조건에서 소자에 스트레스를 인가시켰다. 게이트 전압 스트레스 조건에 의해 야기되는 열화 특성인자들인 드레인 전류, 문턱전압($V_{th}$), 부-문턱전압 기울기(S), 최대 전달 컨덕턴스($g_m$), 그리고 파워인자 값을 측정/추출하였으며, 수소처리 공정이 소자 특성의 열화 결과에 미치는 관계를 분석하였다. 특성 파라미터의 분석 결과, 수소화 처리시킨 n-채널 다결정 실리콘 박막 트랜지스터에서 열화특성의 원인들은 다결정실리콘/산화막의 계면과 다결정 실리콘의 그레인 경계에서 실리콘-수소 본드의 해리에 의한 현수 본드의 증가이었다. 따라서 새로 제안한 다결정 TFT의 구조는 제작 공정 단계가 간단하며, 소자 특성에서 누설전류가 드레인 영역 근처 감소된 수평 전계에 의해 감소되었다.