• Title/Summary/Keyword: 마이크로프로세서 제어

Search Result 429, Processing Time 0.029 seconds

A novel PWM control of Full-bridge Inverters for Microprocessor Implementation (마이크로프로세서 구현에 의한 전파 브리지 인버터의 새로운 PWM 제어)

  • 전칠환;이수원
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.4 no.1
    • /
    • pp.283-288
    • /
    • 2000
  • This paper proposes a novel Pulse Width Modulation (PWM) method for microprocessor implementation of full-bridge PWM inverters. In the method, the period of unipolar full-bridge inverters is divided equally into the frequency modulation ratio and the reference fundamental amplitude and the inverter output fundamental amplitude are compared. Using this method, the turn-on time computation of each interval is very favored for the microprocessor implementation. The harmonic analysis shows that the harmonics can be ignored when the modulation ratio is enough large. The simulation and experimental results show the effectiveness of the proposed algorithms.

  • PDF

Design of intelligent Traffic Control System using Multiprocessor Architecture (멀티 프로세서 구조를 이용한 지능형 교통신호 제어시스템 설계)

  • 한경호;정길도
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.12 no.2
    • /
    • pp.62-68
    • /
    • 1998
  • In this paper, we proposed the design of the intelligent traffic control system by using multiprocessor architecture. The inter-processor communication of the architecture is implemented by sharing the serial communication channel. In comparing the conventional traffic control system using single processor architecture, the proposed system uses multiple processors controlling the sub systems such as the signal lights, traffic measurement unit, auxiliary signal lights and peripherals. The main processor controls the communication among the processors and the communication protocol link to the central control center at remote site. The proposed architecture reduces the load and simplifies the program of each processor and enables the real time processing of the add-on features of intelligent traffic control systems. The architecture is implemented and the common channel inter-processor communications and the real time operation is experimented .experimented .

  • PDF

The control of DC Motor using TMS320F2812 (TMS320F2812를 이용한 DC모터의 제어)

  • Rhee, Jin-Phyo;Yang, Oh
    • Proceedings of the KIEE Conference
    • /
    • 2005.07a
    • /
    • pp.887-889
    • /
    • 2005
  • 과거 하나의 시스템을 구축하기 위해서는 여러 개의 주변소자를 접목시켜서 구현해 왔다. 하지만 근래에 들어서 소형화, 간략화를 통해 계속해서 원 칩 마이크로프로세서의 사용이 늘고 있는 실정이다. 본 논문에서는 원 칩 마이크로프로세서인 TMS320F2812의 PWM기능을 이용하고, QEP의 기능을 이용해서 모터에서 출력되는 엔코더 값으로부터 속도를 계측하여 PID 제어이론을 바탕으로 DC 모터의 속도를 제어하였다.

  • PDF

The control of DC Motor using TMS320F2812 (TMS320F2812를 이용한 DC모터의 제어)

  • Rhee, Jin-Phyo;Yang, Oh
    • Proceedings of the KIEE Conference
    • /
    • 2005.07d
    • /
    • pp.3099-3101
    • /
    • 2005
  • 과거 하나의 시스템을 구축하기 위해서는 여러 개의 주변소자를 접목시켜서 구현해 왔다. 하지만 근래에 들어서 소형화, 간략화를 통해 계속해서 원 칩 마이크로프로세서의 사용이 늘고 있는 실정이다. 본 논문에서는 원 칩 마이크로프로세서인 TMS320F2812의 PWM기능을 이용하고, QEP의 기능을 이용해서 모터에서 출력되는 엔코더 값으로부터 속도를 계측하여 PID 제어이론을 바탕으로 DC 모터의 속도를 제어하였다.

  • PDF

The control of DC Motor using TMS320F2812 (TMS320F2812를 이용한 DC모터의 제어)

  • Rhee, Jin-Phyo;Yang, Oh
    • Proceedings of the KIEE Conference
    • /
    • 2005.07c
    • /
    • pp.2447-2449
    • /
    • 2005
  • 과거 하나의 시스템을 구축하기 위해서는 여러 개의 주변소자를 접목시켜서 구현해 왔다. 하지만 근래에 들어서 소형화, 간략화를 통해 계속해서 원 칩 마이크로프로세서의 사용이 늘고 있는 실정이다. 본 논문에서는 원 칩 마이크로프로세서인 TMS320F2812의 PWM기능을 이용하고, QEP의 기능을 이용해서 모터에서 출력되는 엔코더 값으로부터 속도를 계측하여 PID 제어이론을 바탕으로 DC 모터의 속도를 제어하였다.

  • PDF

The control of DC Motor using TMS320F2812 (TMS320F2812를 이용한 DC모터의 제어)

  • Rhee, Jin-Phyo;Yang, Oh
    • Proceedings of the KIEE Conference
    • /
    • 2005.07b
    • /
    • pp.1805-1807
    • /
    • 2005
  • 과거 하나의 시스템을 구축하기 위해서는 여러 개의 주변소자를 접목시켜서 구현해 왔다. 하지만 근래에 들어서 소형화, 간략화를 통해 계속해서 원 칩 마이크로프로세서의 사용이 늘고 있는 실정이다. 본 논문에서는 원 칩 마이크로프로세서인 TMS320F2812의 PWM기능을 이용하고, QEP의 기능을 이용해서 모터에서 출력되는 엔코더 값으로부터 속도를 계측하여 PID 제어이론을 바탕으로 DC 모터의 속도를 제어하였다.

  • PDF

마이크로세서에 의한 전동기의 효율향상

  • 홍정찬
    • 전기의세계
    • /
    • v.34 no.3
    • /
    • pp.175-182
    • /
    • 1985
  • 이상에서 직류전동기와 유도전동기에서 속도 및 토오크에 변화를 주지않고 효율을 향상시키는 원리를 말하고 이를 실현할 수 있는 계통을 구성한 다음 마이크로세서에 의하여 제어하는 방법에 대하연 언급하였다. 이러한 방법에 의하면 고려할만한 크기의 효율향상을 달성할 수 있을 뿐만 아니라 속도제어도 가능하다. 앞으로 주요 부품들의 국산화가 이루어지고 전동기제어용의 마이크로프로세서가 규격화되어 생산되면, 전동기를 고효율을 운전하기 위한 제어계통의 제작 및 설치비용이 대폭 낮아질 것으로 예상되므로 제작 및 설치비용이 대폭 낮아질 것으로 예상되므로 여러 산업체에서 다방면에 사용되는 전동기설비에서 많은 전력을 절약할 수 있을 뿐만 아니라 경제성도 높아딜 것이다. 그동안 눈부신 발전을 하여온 전력전자분야는 이제 마이크로프로세서의 효과적인 응용에 의하여 단순히 속도나 전류를 제어하는 것이 아니라 효율, 고조과, 역률등을 제어할 수 있는 영역으로까지 확대되었다. 앞으로 새로운 제어이론의 도입과 새로운 전력회로 및 제어알고리즘의 개발을 통하여 전력전자분야에 새로운 발전이 이룩될 것을 기대해 본다.

  • PDF

Design of the Expanded Interrupt Controller using VHDL (VHDL을 이용한 확장 인터럽트 제어기의 설계)

  • 박성수;박승엽
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.7 no.3
    • /
    • pp.558-567
    • /
    • 2003
  • Most digital signal processors provide 4 external interrupt input channels. But these are not sufficient for external interrupts of motor controls. Customized programmable interrupt controller, 8259, has 8 interrupt channels. Therefore, in the case of more external interrupt channels are needed, designers must expand by cascading the 8259. And this, 8259 device, have some inconvenience of interfacing the microprocessor in motor controls. In this paper, the expanded interrupt controller with 14 sufficient interrupt input channels for motor controls is designed using VHDL on the purpose of interfacing the microprocessor to the interrupt controller more compatibly and increasing the device utilization of FPGA/CPLD designed another peripherals. The interrupt controller model and each function blocks is proposed and illustrated. Simulation result are presented to estimate the designed interrupt controller.

Design of Communication Module for Virtual Serial Wireless LAN (가상 시리얼 무선랜 통신 모듈 설계)

  • Jang-Geun Ki
    • The Journal of the Institute of Internet, Broadcasting and Communication
    • /
    • v.23 no.5
    • /
    • pp.35-40
    • /
    • 2023
  • In this paper, a serial wireless LAN virtual communication module that allows microprocessors to communicate wirelessly with other peripheral devices is developed as part of a study to build an online virtual experiment system that allows them to practice virtually anytime, anywhere in microprocessor application education in electrical and electronic control engineering. The developed module is connected to the microprocessor in the virtual experiment system through serial interface. The serial data is sent to and received from peripheral devices through the wireless LAN interface of the host computer where the virtual experiment software is being performed. In order to verify the function of the developed serial wireless LAN virtual communication module, experiments were conducted in which a microprocessor in the virtual experiment system exchanged data with an Android smartphone through a wireless LAN interface of a host computer. The developed serial wireless LAN communication module is expected to enable virtual microprocessors to communicate with surrounding real devices through wireless LAN, which can be efficiently used in microprocessor application education.

FImplementation of RF Controller based on Digital System for TRS Repeater (TRS 중계기용 디지털기반 RF 제어 시스템의 구현)

  • Seo, Young-Ho
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.11 no.7
    • /
    • pp.1289-1295
    • /
    • 2007
  • In this paper, we implemented high-performance concurrent control system which manages whole RF systems with digital type and communicates with remote station on both wire and wireless networking. It consists of FPGA (Field Programmable Gate Array) part which controls forward/reverse LPA (Linear Power Amplifier), forward/reverse LNA (Low Noise Amplifier), channel cut wire/wireless TCP/IP, etc, master microprocessor (AVR), which manages the whole control system, Slave microprocessor which communicates SA (Spectrum Analyzer) and observes frequency spectrum of each channel with the resolution of 5KHz, 10 channel card microprocessor which independently observes each channel card and sets frequency synthesizer in channel cut and other peripherals and logics. The whole system is divided to two parts of H/W (hardware) and S/W (software) considering operational efficiency and concurrency, and implementation and cost. H/W consists of FPGA and microprocessor. We expected the optimized operation through H/W and SW co-design and hybrid H/W architecture.